RU2416881C1 - Устройство приема сигнала 8-фм с кодом грея - Google Patents
Устройство приема сигнала 8-фм с кодом грея Download PDFInfo
- Publication number
- RU2416881C1 RU2416881C1 RU2010107414/09A RU2010107414A RU2416881C1 RU 2416881 C1 RU2416881 C1 RU 2416881C1 RU 2010107414/09 A RU2010107414/09 A RU 2010107414/09A RU 2010107414 A RU2010107414 A RU 2010107414A RU 2416881 C1 RU2416881 C1 RU 2416881C1
- Authority
- RU
- Russia
- Prior art keywords
- output
- unit
- input
- signal
- comparator
- Prior art date
Links
Images
Landscapes
- Circuits Of Receivers In General (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Abstract
Изобретение относится к области радиотехники. Технический результат - расширение функциональных возможностей и повышение точности декодирования цифровых данных при приеме сигнала 8-ФМ с кодом Грея. Для этого выделяют каждый бит принимаемых цифровых данных, при этом устройство содержит первый перемножитель 1, первый интегратор со сбросом 2, первый блок формирования дискретных выборок 3, первый компаратор 4, первый триггер 5, второй перемножитель 6, второй интегратор со сбросом 7, второй блок формирования дискретных выборок 8, второй компаратор 9, второй триггер 10, блок выделения колебания несущей частоты 11, фазовращатель на 90° 12, блок формирования синхроимпульсов частоты следования символов сигнала 8-ФМ 13, первый блок вычисления модуля 14, третий компаратор 15, третий триггер 16, второй блок вычисления модуля 17 и блок формирования порога сравнения 18. 2 ил., 1 табл.
Description
Изобретение относится к области радиотехники и предназначено для приема и декодирования цифровых данных, передаваемых в сигнале с модуляцией 8-ФМ, в котором используется код Грея для отображения цифровых данных в фазовые состояния сигнала.
Известно устройство приема сигнала 8-ФМ с кодом Грея, описанное в книге Xiong F. Digital Modulation Techniques. - Artech House, 2000, c.141, рис.4.11 и содержащее последовательно соединенные первый перемножитель и первый интегратор со сбросом, последовательно соединенные второй перемножитель и второй интегратор со сбросом, генератор гармонического сигнала, первый и второй выходы которого соединены соответственно с вторыми входами первого и второго перемножителей, вычислитель, первый и второй входы которого соединены соответственно с выходами первого и второго интеграторов со сбросом, первые входы первого и второго перемножителей соединены между собой и являются входом устройства приема сигнала 8-ФМ, а выход вычислителя является выходом данного устройства.
Наиболее близким к предлагаемому изобретению является устройство приема сигнала 8-ФМ с кодом Грея, описанное в книге Tri Т. Digital Satellite Communication. - McGraw-Hill, New-York, 1990, c. 424, рис.9.24 и содержащее последовательно соединенные первый перемножитель, первый интегратор со сбросом, первый блок формирования дискретных выборок, фазовый детектор, выход которого является выходом устройства приема сигнала 8-ФМ, последовательно соединенные второй перемножитель, второй интегратор со сбросом и второй блок формирования дискретных выборок, выход которого соединен с вторым входом фазового детектора, последовательно соединенные блок выделения колебания несущей частоты и гибридный фазовращатель на 90°, первый и второй выходы которого соединены с вторыми входами первого и второго перемножителей соответственно, блок формирования синхроимпульсов частоты следования символов сигнала 8-ФМ, выход которого соединен с управляющими входами первого и второго блоков формирования дискретных выборок, а вход соединен с первыми входами первого и второго перемножителей, входом блока формирования синхроимпульсов частоты следования символов сигнала 8-ФМ и является входом устройства приема сигнала 8-ФМ.
Недостатком такого устройства приема сигнала 8-ФМ с кодом Грея является то, что на его выходе формируется оценка сразу тройки бит цифровых данных, передаваемых в одном фазовом состоянии, и отсутствует возможность выделения каждого переданного бита цифровых данных в отдельности. Это приводит к увеличению ошибки выделения цифровых данных.
Технической задачей изобретения являются расширение функциональных возможностей и повышение точности декодирования за счет выделения каждого бита цифровых данных при приеме сигнала 8-ФМ с кодом Грея.
Сущность изобретения поясняется чертежами, где на фиг.1 представлена функциональная схема устройства приема сигнала 8-ФМ, на фиг.2 представлена диаграмма фазовых состояний для сигнала 8-ФМ с кодом Грея.
Устройство приема сигнала 8-ФМ с кодом Грея содержит последовательно соединенные первый перемножитель 1, первый интегратор со сбросом 2, первый блок формирования дискретных выборок 3, первый компаратор 4 и первый триггер 5, выход которого является первым выходом устройства приема сигнала 8-ФМ с кодом Грея, последовательно соединенные второй перемножитель 6, второй интегратор со сбросом 7, второй блок формирования дискретных выборок 8, второй компаратор 9 и второй триггер 10, выход которого является вторым выходом устройства приема сигнала 8-ФМ с кодом Грея, последовательно соединенные блок выделения колебания несущей частоты 11 и фазовращатель на 90° 12, выход которого соединен с вторым входом второго перемножителя 6, блок формирования синхроимпульсов частоты следования символов сигнала 8-ФМ 13, выход которого соединен с управляющими входами первого 3 и второго 8 блоков формирования дискретных выборок, с управляющими входами первого 2 и второго 7 интеграторов со сбросом и управляющими входами первого 5 и второго 10 триггеров, последовательно соединенные первый блок вычисления модуля 14, третий компаратор 15 и третий триггер 16, выход которого является третьим выходом устройства приема сигнала 8-ФМ с кодом Грея, а его второй (управляющий) вход соединен с выходом блока формирования синхроимпульсов частоты следования символов сигнала 8-ФМ 13, второй блок вычисления модуля 17, вход которого соединен с выходом второго блока формирования дискретных выборок 8, а выход соединен с вторым входом третьего компаратора 15, блок формирования порога сравнения 18, выход которого соединен с вторыми входами первого 4 и второго 9 компаратора, входы первого 1 и второго 6 перемножителей, вход блока формирования синхроимпульсов частоты следования символов сигнала 8-ФМ и вход блока выделения колебания несущей частоты 11 соединены между собой и являются входом устройства приема сигнала 8-ФМ с кодом Грея, выход блока выделения колебания несущей частоты 11 соединен с вторым входом первого перемножителя 1.
Устройство приема сигнала 8-ФМ с кодом Грея работает следующим образом.
На входе устройства приема сигнала 8-ФМ с кодом Грея принят сигнал s(t,i)=Acos(ωt-φi), А - амплитуда, ω - частота, φi - фаза сигнала, которая может принимать одно из возможных значений , , конкретное значение которой на интервале времени Ts=tk-tk-1 определяется значениями трех передаваемых бит b3, b2, b1 цифровых данных. Для сигнала 8-ФМ с кодом соответствие фазовых состояний и значений трех передаваемых бит b3, b2, b1 определяется следующим образом:
с | φ0 | φ1 | φ2 | φ3 | φ4 | φ5 | φ6 | φ7 |
b3b2b1 | 000 | 001 | 011 | 010 | 110 | 111 | 101 | 100 |
В блоке выделения колебания несущей частоты 11 из входного сигнала s(t,i) выделяется гармоническое колебание u11(t)=cos(ωt) несущей частоты ω, которое в качестве опорного сигнала подается на первый перемножитель 1, а сдвинутое на 90° колебание u12(t)=sin(ωt) с выхода фазовращателя на 90° 12 подается на второй перемножитель 6.
Последовательно соединенные блоки: первый перемножитель 1, первый интегратор со сбросом 2, первый блок формирования дискретных выборок 3 и второй перемножитель 6, второй интегратор со сбросом 7, второй блок формирования дискретных выборок 8, представляют собой два коррелятора, на выходах которых в моменты снятия данных tk формируются отсчеты напряжений
Моменты снятия данных tk задаются синхроимпульсами, формирующимися на выходе блока формирования синхроимпульсов частоты следования символов сигнала 8-ФМ 13 в результате обработки входного сигнала s(t,i), так что частота их следования равна частоте следования символов сигнала 8-ФМ.
Моменты начала tk-1 и конца tk интегрирования в первом 2 и втором 7 интеграторах со сбросом также задаются синхроимпульсами блока формирования синхроимпульсов частоты следования символов сигнала 8-ФМ13.
Значения бит b3, b2, b1 определяются в результате обработки отсчетов u3,k и u8,k с выходов соответственно первого 3 и второго 8 блоков формирования дискретных выборок.
На выходе второго триггера 10 формируется значение третьего бита цифровых данных b3=0 (низкое напряжение), если во втором компараторе 9 выполняется условие u8,k≥uпор18, где uпор18=0 задается блоком формирования порога сравнения 18. Если во втором компараторе 9 выполняется обратное условие u8,k<uпор18, то на выходе второго триггера 10 формируется значение третьего бита цифровых данных b3=1 (высокое напряжение).
На выходе первого триггера 5 формируется значение второго бита цифровых данных b2=0 (низкое напряжение), если в первом компараторе 4 выполняется условие u3,k≥uпор18. Если в первом компараторе 4 выполняется обратное условие u3,k<uпор18, то на выходе первого триггера 5 формируется значение второго бита цифровых данных b2=1 (высокое напряжение).
На выходе третьего триггера 16 формируется значение первого бита цифровых данных b1=0 (низкое напряжение), если в третьем компараторе 15 выполняется условие |u3,k|≥|u8,k|. Значение модулей |u3,k| и |u8,k| отсчетов с выходов первого 3 и второго 8 блоков формирования дискретных выборок формируется соответственно первым 14 и вторым 17 блоками вычисления модуля.
Съем данных с первого 5, второго 10 и третьего 16 триггеров управляется синхроимпульсами с выхода блока формирования синхроимпульсов частоты следования символов сигнала 8-ФМ 13.
Использование изобретения обеспечивает расширение функциональных возможностей и повышение точности декодирования за счет выделения каждого бита цифровых данных при приеме сигнала 8-ФМ, в котором используется код Грея для отображения цифровых данных в фазовые состояния сигнала.
Claims (1)
- Устройство приема сигнала 8-ФМ с кодом Грея, содержащее последовательно соединенные первый перемножитель, первый интегратор со сбросом и первый блок формирования дискретных выборок, последовательно соединенные второй перемножитель, второй интегратор со сбросом и второй блок формирования дискретных выборок, последовательно соединенные блок выделения колебания несущей частоты и фазовращатель на 90°, выход которого соединен со вторым входом второго перемножителя, блок формирования синхроимпульсов частоты следования символов сигнала 8-ФМ, выход которого соединен с управляющими входами первого и второго блоков формирования дискретных выборок, выход блока выделения колебания несущей частоты соединен со вторым входом первого перемножителя, входы первого и второго перемножителей, вход блока формирования синхроимпульсов частоты следования символов сигнала 8-ФМ и вход блока выделения колебания несущей частоты соединены между собой и являются входом устройства приема сигнала 8-ФМ с кодом Грея, отличающееся тем, что в него введены последовательно соединенные первый компаратор и первый триггер, выход которого является первым выходом устройства приема сигнала 8-ФМ с кодом Грея, последовательно соединенные второй компаратор и второй триггер, выход которого является вторым выходом устройства приема сигнала 8-ФМ с кодом Грея, последовательно соединенные первый блок вычисления модуля, третий компаратор и третий триггер, выход которого является третьим выходом устройства приема сигнала 8-ФМ с кодом Грея, второй блок вычисления модуля, вход которого соединен с первым входом второго компаратора и с выходом второго блока формирования дискретных выборок, а выход соединен со вторым входом третьего компаратора, блок формирования порога сравнения, выход которого соединен со вторыми входами первого и второго компараторов, выход блока формирования синхроимпульсов частоты следования символов сигнала 8-ФМ соединен с управляющими входами первого, второго и третьего триггеров и с управляющими входами первого и второго интеграторов со сбросом, выход первого блока формирования дискретных выборок соединен с первым входом первого компаратора и с входом первого блока вычисления модуля.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2010107414/09A RU2416881C1 (ru) | 2010-03-01 | 2010-03-01 | Устройство приема сигнала 8-фм с кодом грея |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2010107414/09A RU2416881C1 (ru) | 2010-03-01 | 2010-03-01 | Устройство приема сигнала 8-фм с кодом грея |
Publications (1)
Publication Number | Publication Date |
---|---|
RU2416881C1 true RU2416881C1 (ru) | 2011-04-20 |
Family
ID=44051465
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2010107414/09A RU2416881C1 (ru) | 2010-03-01 | 2010-03-01 | Устройство приема сигнала 8-фм с кодом грея |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2416881C1 (ru) |
-
2010
- 2010-03-01 RU RU2010107414/09A patent/RU2416881C1/ru not_active IP Right Cessation
Non-Patent Citations (1)
Title |
---|
DIGITAL SATELLITE COMMUNICATION, McGraw-Hill, New-York, 1990, с.424, рис.9.24. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9048938B2 (en) | Chirp communications | |
CN109541617B (zh) | 一种高速非相干通信测距装置及方法 | |
PH12016500537B1 (en) | Methods, devices and systems for receiving and decoding a signal in the presence of noise using slices and warping | |
CN106506038B (zh) | 一种基于uqpsk统一信号模型下的测控通信实现方法 | |
CN103414493A (zh) | 一种通用的非相干直接序列扩频信号跟踪方法 | |
CN106301652A (zh) | 一种基于连续相位调制信号相位变化特征的码元同步方法 | |
EP3188428A2 (en) | Ultra low power wideband asynchronous binary phase shift keying demodulation circuit using first order sideband filters aligned at zero degree phase | |
CN103792552A (zh) | 一种卫星导航基带信号生成系统及方法 | |
CN102611447A (zh) | 一种基于fpga的加噪信号同步时钟提取装置 | |
KR20060121126A (ko) | 대역통과 샘플링 수신기 및 샘플링 방법 | |
RU2007126507A (ru) | Способ передачи информации с помощью шумоподобных сигналов и устройство для его реализации | |
RU141688U1 (ru) | Устройство установления тактовой синхронизации по информационному составному последовательному сигналу | |
KR101414342B1 (ko) | 아날로그 글리치 제거 회로를 사용한 생체 이식용 저전력 비동기식 이산 위상 편이 복조 회로 | |
RU2416881C1 (ru) | Устройство приема сигнала 8-фм с кодом грея | |
RU122818U1 (ru) | Демодулятор фазоманипулированных сигналов | |
CN111273322B (zh) | 卫星导航接收机基带芯片跟踪通道系统及其时分复用方法 | |
EP3958464A3 (en) | Phase synchronized lo generation | |
RU2099893C1 (ru) | Корреляционный приемник сигналов с относительной фазовой модуляцией | |
RU95207U1 (ru) | Устройство приема сигнала 8-фм с кодом грея | |
CN106716292B (zh) | 高速率正弦曲线序列的生成 | |
US8588355B2 (en) | Timing recovery controller and operation method thereof | |
CN111092714B (zh) | 一种高速信号时钟恢复方法及装置 | |
RU2357359C2 (ru) | Устройство синхронизации приемника шумоподобных сигналов с минимальной частотной манипуляцией | |
Elmiligi et al. | Design and implementation of BPSK MODEM for IEEE 802.15. 4/ZigBee devices | |
RU2633183C1 (ru) | Цифровой когерентный демодулятор сигналов с двоичной фазовой манипуляцией |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | The patent is invalid due to non-payment of fees |
Effective date: 20160302 |