RU2294594C1 - Реляторный селектор - Google Patents

Реляторный селектор Download PDF

Info

Publication number
RU2294594C1
RU2294594C1 RU2005134172/09A RU2005134172A RU2294594C1 RU 2294594 C1 RU2294594 C1 RU 2294594C1 RU 2005134172/09 A RU2005134172/09 A RU 2005134172/09A RU 2005134172 A RU2005134172 A RU 2005134172A RU 2294594 C1 RU2294594 C1 RU 2294594C1
Authority
RU
Russia
Prior art keywords
relator
relators
input
output
inputs
Prior art date
Application number
RU2005134172/09A
Other languages
English (en)
Inventor
Дмитрий Васильевич Андреев (RU)
Дмитрий Васильевич Андреев
Original Assignee
Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" filed Critical Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет"
Priority to RU2005134172/09A priority Critical patent/RU2294594C1/ru
Application granted granted Critical
Publication of RU2294594C1 publication Critical patent/RU2294594C1/ru

Links

Images

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение относится к автоматике и вычислительной технике и может использоваться для построения функциональных узлов аналоговых вычислительных машин. Достигаемый технический результат - повышение быстродействия. Реляторный селектор содержит реляторы, каждый из которых содержит компаратор, булевый элемент ИСКЛЮЧАЮЩЕЕ ИЛИ и размыкающий и замыкающий ключи, все реляторы сгруппированы в V+1 групп так, что (V+1)-я группа содержит V-1 реляторов, в каждой группе выход предыдущего релятора соединен с первым входом последующего релятора, а выход (V-1)-го релятора (V+1)-й группы является выходом реляторного селектора, при этом
Figure 00000001
(n≠1 есть любое натуральное число, m=0,5(n+1) либо m=0,5n при нечетном либо четном n соответственно), i-я
Figure 00000002
группа содержит m-1 реляторов, причем выход (m-1)-го релятора первой и выходы (m-1)-ых реляторов второй,..., V-й групп соединены соответственно с первым входом первого и вторыми входами первого,..., (V-1)-го реляторов (V+1)-й группы, подключенных входами управления к m-му настроечному входу реляторного селектора. 2 ил.

Description

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления и др.
Известны реляторные селекторы (см., например, фиг.1 в описании изобретения к патенту РФ 2192045, кл. G 06 G 7/52, 2002 г.), которые обеспечивают выбор из четырех входных аналоговых сигналов х1,..., x4 сигнала x(r) любого заданного ранга r∈{1,..., 4}
Figure 00000005
К причине, препятствующей достижению указанного ниже технического результата при использовании известных реляторных селекторов, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка n входных аналоговых сигналов.
Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является, принятый за прототип, реляторный селектор (фиг.1 в описании изобретения к патенту РФ 2192044, кл. G 06 G 7/52, 2002 г.), который содержит реляторы и обеспечивает выбор из n входных аналоговых сигналов х1,..., xn сигнала x(r) любого заданного ранга r∈{1,..., n}
Figure 00000006
К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относится низкое быстродействие, обусловленное тем, что максимальное время задержки распространения сигнала в прототипе определяется выражением
Figure 00000007
где τP есть время задержки релятора;
Figure 00000008
m=0,5(n+1) (m=0,5n) при нечетном (четном) n, n≠1 - любое натуральное число.
Техническим результатом изобретения является повышение быстродействия при сохранении функциональных возможностей прототипа.
Указанный технический результат при осуществлении изобретения достигается тем, что в реляторном селекторе, содержащем реляторы, каждый из которых содержит компаратор, подключенный выходом к первому входу булевого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора, присоединенные соответственно к входам замыкающего и размыкающего ключей, все реляторы сгруппированы в V+1 групп так, что (V+1)-я группа содержит V-1 реляторов, в каждой группе выход предыдущего релятора соединен с первым входом последующего релятора, а выход (V-1)-го релятора (V+1)-й группы является выходом реляторного селектора, при этом
Figure 00000009
(n≠1 есть любое натуральное число, m=0,5(n+1) либо m=0,5n при нечетном либо четном n соответственно), особенность заключается в том, что i-я
Figure 00000010
группа содержит m-1 реляторов, причем выход (m-1)-го релятора первой и выходы (m-1)-ых реляторов второй,..., V-й групп соединены соответственно с первым входом первого и вторыми входами первого,..., (V-1)-го реляторов (V+1)-й группы, подключенных входами управления к m-му настроечному входу реляторного селектора, j-й
Figure 00000011
настроечный вход которого образован объединенными входами управления j-ых реляторов первой,..., V-й групп.
На фиг.1 и фиг.2 представлены соответственно схема предлагаемого реляторного селектора и схема релятора, использованного при построении указанного селектора.
Реляторный селектор содержит реляторы 111,..., 1(V+1)(V-1), где
Figure 00000012
n≠1 есть любое натуральное число, m=0,5(n+1) (m=0,5n) при нечетном (четном) n. Каждый релятор содержит компаратор 2, подключенный выходом к первому входу булевого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 3, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей 41 и 42, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора 2, присоединенные соответственно к входам ключей 41 и 42. Все реляторы сгруппированы в V+1 групп так, что i-я
Figure 00000010
и (V+1)-я группы содержат соответственно реляторы 1i1,..., 1i(m-1) и 1(V+1)1,..., 1(V+1)(V-1), в каждой группе выход предыдущего релятора подключен к первому входу последующего релятора, а выход релятора 11(m-1) и выходы реляторов 12(m-1),..., 1V(m-1) соединены соответственно с первым входом релятора 1(V+1)1 и вторыми входами реляторов 1(V+1)1,..., 1(V+1)(V-1), подключенных входами управления к m-му настроечному входу реляторного селектора, выход и j-й
Figure 00000011
настроечный вход которого образованы соответственно выходом релятора 1(V+1)(V-1) и объединенными входами управления реляторов 11j,..., 1Vj.
Работа предлагаемого реляторного селектора осуществляется следующим образом. На его первом,..., m-ом настроечных входах фиксируются соответственно необходимые управляющие сигналы f1,..., fm∈{0,1} (m=0,5(n+1) либо m=0,5n при нечетном либо четном n соответственно, n≠1 - любое натуральное число). Когда n>2, на первый вход релятора 1i1, вторые входы реляторов 1i1,..., 1i(m-1)
Figure 00000013
подается соответственно неповторяющийся набор xi1,..., хim входных аналоговых сигналов - напряжений (xi1,..., хim∈{х1,..., xn}, i1≠...≠im), причем неповторяющиеся наборы x11,..., x1m-xV1,..., xVm должны быть сформированы с учетом того, что подмножества {x1u,..., x1m}-{xNu,..., xNm}
Figure 00000014
Figure 00000015
- число сочетаний из n по m+1-u) есть сочетания из n переменных (сигналов) x1,..., xn по m+1-u. Примеры упомянутых наборов при n=5 приведены в таблице.
I xi1 xi2 xi3 i xi1 xi2 xi3
1 x3 x1 x2 6 x5 x2 x4
2 x4 x1 x3 7 x1 x2 x5
3 x2 x1 x4 8 x5 x3 x4
4 x3 x1 x5 9 x2 x3 x5
5 x4 x2 x3 10 x1 x4 x5
Когда n=2, имеем m=1, V=2 и неповторяющиеся входные аналоговые сигналы х11, х21∈{х1, x2} подаются соответственно на первый, второй входы единственного релятора 131. Если на входе управления релятора присутствует логический "0" (логическая "1") и сигнал на его первом входе больше либо меньше сигнала на его втором входе, то ключ 41 соответственно замкнут (разомкнут) либо разомкнут (замкнут), а ключ 42 соответственно разомкнут (замкнут) либо замкнут (разомкнут). Следовательно, если на входе управления релятора присутствует логический "0" (логическая "1"), то этот релятор будет выделять на своем выходе наибольший (наименьший) из сигналов, действующих на его первом и втором входах. Таким образом, сигнал на выходе предлагаемого реляторного селектора определяется выражением
Figure 00000016
где символами ∨ и · обозначены соответственно операции max и min (базовые операции бесконечнозначной логики); D() есть оператор замены всех операций max и min соответственно на операции min и max. Логическая формула в k-й
Figure 00000017
сверху строке выражения (1) является при k=n-r+1 частной реализацией поисковой функции
Figure 00000018
(функция (6.7) на стр.117 в книге Левин В.И. Бесконечнозначная логика в задачах кибернетики. М.: Радио и связь, 1982 г. - Л1), которая реализует алгоритм поиска (выбора) элемента х(r) заданного ранга r∈{1,..., n} в множестве {х1,..., хn}
Figure 00000019
Кроме того, из анализа дизъюнктивной и конъюнктивной нормальных форм (см. формулы (2.26) и (2.27) на стр.24 в Л1) поисковой функции следует равенство
Figure 00000020
С учетом указанного, на выходе селектора (фиг.1) окончательно имеем
Figure 00000021
Вышеизложенные сведения позволяют сделать вывод, что предлагаемый реляторный селектор обеспечивает выбор из n входных аналоговых сигналов х1,..., хn сигнала х(r) любого заданного ранга r∈{1,..., n} и обладает более высоким по сравнению с прототипом быстродействием, так как максимальное время задержки распространения сигнала в предлагаемом реляторном селекторе определяется выражением τ=(m+V-2)τP, где τP есть время задержки релятора; m=0,5(n+1) (m=0,5n) при нечетном (четном) n, n≠1 - любое натуральное число;
Figure 00000022

Claims (1)

  1. Реляторный селектор, содержащий реляторы, каждый из которых содержит компаратор, подключенный выходом к первому входу булевого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора, присоединенные соответственно к входам замыкающего и размыкающего ключей, все реляторы сгруппированы в V+1 групп так, что (V+1)-я группа содержит V-1 реляторов, в каждой группе выход предыдущего релятора соединен с первым входом последующего релятора, а выход (V-1)-го релятора (V+1)-й группы является выходом реляторного селектора, при этом
    Figure 00000023
    n≠1 есть любое натуральное число, m=0,5(n+1) либо m=0,5n при нечетном либо четном n соответственно,
    отличающийся тем, что i-я
    Figure 00000024
    группа содержит m-1 реляторов, причем выход (m-1)-го релятора первой и выходы (m-1)-ых реляторов второй,..., пятой групп соединены соответственно с первым входом первого и вторыми входами первого,..., (V-1)-го реляторов (V+1)-й группы, подключенных входами управления к m-му настроечному входу реляторного селектора, j-й
    Figure 00000025
    настроечный вход которого образован объединенными входами управления j-х реляторов первой,..., пятой групп.
RU2005134172/09A 2005-11-03 2005-11-03 Реляторный селектор RU2294594C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2005134172/09A RU2294594C1 (ru) 2005-11-03 2005-11-03 Реляторный селектор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2005134172/09A RU2294594C1 (ru) 2005-11-03 2005-11-03 Реляторный селектор

Publications (1)

Publication Number Publication Date
RU2294594C1 true RU2294594C1 (ru) 2007-02-27

Family

ID=37990800

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2005134172/09A RU2294594C1 (ru) 2005-11-03 2005-11-03 Реляторный селектор

Country Status (1)

Country Link
RU (1) RU2294594C1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2717628C1 (ru) * 2019-03-11 2020-03-24 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Импульсный селектор

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2717628C1 (ru) * 2019-03-11 2020-03-24 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Импульсный селектор

Similar Documents

Publication Publication Date Title
Cakalli A variation on statistical ward continuity
RU2281545C1 (ru) Логический преобразователь
RU2595960C1 (ru) Импульсный селектор
RU2294594C1 (ru) Реляторный селектор
RU2542916C1 (ru) Импульсный селектор
Wang et al. Sequential estimate for linear regression models with uncertain number of effective variables
RU2284650C1 (ru) Ранговый фильтр
RU2542893C1 (ru) Ранговый фильтр
RU2676886C1 (ru) Ранговый фильтр
RU2620199C1 (ru) Ранговый фильтр
RU2230360C1 (ru) Ранговый фильтр
RU2702968C1 (ru) Ранговый фильтр
RU2621376C1 (ru) Логический модуль
East Partition monoids and embeddings in 2-generator regular∗-semigroups
RU2713863C1 (ru) Ранговый селектор
RU2758190C1 (ru) Ранговый фильтр
RU2294008C1 (ru) Логический процессор
RU2491625C1 (ru) Реляторный модуль
RU2630395C1 (ru) Ранговый фильтр
RU2546316C1 (ru) Логический модуль
RU2336555C1 (ru) Логический вычислитель
RU2580805C1 (ru) Ранговый фильтр
RU2514784C1 (ru) Аналоговый логический элемент
RU2717628C1 (ru) Импульсный селектор
RU2629450C1 (ru) Ранговый фильтр

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20071104