RU2240598C1 - Ранговый селектор - Google Patents

Ранговый селектор Download PDF

Info

Publication number
RU2240598C1
RU2240598C1 RU2003115795/09A RU2003115795A RU2240598C1 RU 2240598 C1 RU2240598 C1 RU 2240598C1 RU 2003115795/09 A RU2003115795/09 A RU 2003115795/09A RU 2003115795 A RU2003115795 A RU 2003115795A RU 2240598 C1 RU2240598 C1 RU 2240598C1
Authority
RU
Russia
Prior art keywords
input
output
relator
inputs
rank
Prior art date
Application number
RU2003115795/09A
Other languages
English (en)
Other versions
RU2003115795A (ru
Inventor
Д.В. Андреев (RU)
Д.В. Андреев
Original Assignee
Ульяновский государственный технический университет
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ульяновский государственный технический университет filed Critical Ульяновский государственный технический университет
Priority to RU2003115795/09A priority Critical patent/RU2240598C1/ru
Application granted granted Critical
Publication of RU2240598C1 publication Critical patent/RU2240598C1/ru
Publication of RU2003115795A publication Critical patent/RU2003115795A/ru

Links

Images

Landscapes

  • Electronic Switches (AREA)

Abstract

Изобретение относится к вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров. Техническим результатом является упрощение настройки за счет обеспечения селекции из n+1 аналоговых сигналов сигнала любого заданного ранга r∈{1,...n+1} с помощью меньшего количества периодов импульсного сигнала настройки. Устройство содержит n+1 релятор, каждый из которых состоит из замыкающего и размыкающего ключа, двух устройств выборки/хранения, элементов “MIN” и “МАХ”, булевого инвертора. 3 ил., 1 табл.

Description

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др.
Известны ранговые селекторы (см., например, авт. св. СССР 1262531, кл. G06G7/25, 1986г.), которые выполняют селекцию сигнала только (n+1)-го ранга (наибольшего сигнала) из нескольких аналоговых сигналов х1,...,хn+1.
К причине, препятствующей достижению указанного ниже технического результата при использовании известных ранговых селекторов, относится ограниченные функциональные возможности, обусловленные тем, что не выполняется селекция сигнала любого заданного ранга r∈ {1,...,n+1}.
Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип ранговый селектор (фиг.1 в описании изобретения к патенту РФ 2172980, кл. G06G 7/25, 2001 г.), состоящий из n реляторов, каждый из которых содержит замыкающий и размыкающий ключи, два устройства выборки/хранения, булевый инвертор и выполняющий селекцию из n+1 аналоговых сигналов сигнала любого заданного ранга r∈ {1,...,n+1}.
К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относится сложная настройка, обусловленная тем, что для обеспечения селекции из n+1 аналоговых сигналов сигнала r-го (r∈ {1,...,n+1}) ранга необходимо 2n+1-r периодов импульсного сигнала настройки.
Техническим результатом изобретения является упрощение настройки за счет обеспечения селекции из n+1 аналоговых сигналов сигнала любого заданного ранга r∈ {1,..., n+1} с помощью меньшего количества периодов импульсного сигнала настройки.
Указанный технический результат при осуществлении изобретения достигается тем, что в ранговом селекторе, содержащем n реляторов, каждый из которых содержит объединенные выходами замыкающий и размыкающий ключи, два устройства выборки/хранения и булевый инвертор, вход которого соединен с входом записи второго устройства выборки/хранения и вторым управляющим входом релятора, особенность заключается в том, что в него дополнительно введен аналогичный упомянутым (n+1)-й релятор и в каждый релятор дополнительно введены элемент “MIN” и элемент “МАХ”, причем первый, второй входы и выход элемента “MIN” соединены соответственно с входом размыкающего ключа, выходом первого устройства выборки/хранения и входом замыкающего ключа, выход которого соединен с информационным входом второго устройства выборки/хранения, подключенного выходом к первому входу элемента “МАХ”, второй вход и выход которого соединены соответственно с информационным входом первого устройства выборки/хранения, подключенного входом записи к выходу булевого инвертора, и выходом релятора, первый, второй информационные и первый управляющий входы которого соединены соответственно с первым входом элемента “MIN”, вторым входом элемента “МАХ” и входом управления замыкающего, размыкающего ключей, выход каждого предыдущего релятора подключен к второму информационному входу последующего релятора, а выход (n+1)-го релятора является выходом рангового селектора, первый и второй настроечные входы которого образованы соответственно объединенными первыми и объединенными вторыми управляющими входами первого -(n+1)-го реляторов.
На фиг.1, 2 и 3 представлены соответственно схема предлагаемого рангового селектора, схема релятора, использованного при построении этого селектора, и временные диаграммы сигналов настройки.
Ранговый селектор содержит n+1 реляторов 11,...,1n+1. Каждый релятор содержит замыкающий и размыкающий ключи 21 и 22, первое и второе устройства выборки/хранения 31 и 32, элемент “MIN” 4, элемент “МАХ” 5 и булевый инвертор 6, причем первый, второй входы и выход элемента 4 соединены соответственно с входом ключа 22, выходом устройства 31 и входом ключа 21, выход которого соединен с выходом ключа 22 и информационным входом устройства 32, подключенного входом записи и выходом соответственно к объединенным входу инвертора 6, второму управляющему входу релятора и первому входу элемента 5, второй вход и выход которого соединены соответственно с информационным входом устройства 31, подключенного входом записи к выходу инвертора 6, и выходом релятора, первый, второй информационные и первый управляющий входы которого соединены соответственно с первым входом элемента 4, вторым входом элемента 5 и входом управления ключей 21, 22. Выход каждого предыдущего релятора подключен к второму информационному входу последующего релятора, а выход релятора 1n+1 является выходом рангового селектора, первый и второй настроечные входы которого образованы соответственно объединенными первыми и объединенными вторыми управляющими входами реляторов 11,...,1n+1.
Работа предлагаемого рангового селектора осуществляется следующим образом. На первые информационные входы реляторов 11,...,1n+1 подаются подлежащие обработке аналоговые сигналы (напряжения) x1,...,хn+1 соответственно; на втором информационном входе релятора 11 фиксируется опорное напряжение хmin1,...,хn+1; на первый, второй настроечные входы селектора подаются соответственно цифровые сигналы y1,y2∈ {0,1} (фиг.3). Если y1=1 (y1=0), то ключ 21 замкнут (разомкнут), а ключ 22 разомкнут (замкнут). При у2=1 (у2=0) устройства 32 и 31 работают соответственно в режимах выборки (хранения) и хранения (выборки). Элементы 4 и 5 воспроизводят базовые операции бесконечнозначной логики (БЛ): соответственно БЛ-конъюнкцию (min) и БЛ-дизъюнкцию (mах), то есть осуществляют выбор соответственно наименьшего и наибольшего из двух аналоговых сигналов, действующих на их входа. Следовательно, напряжение на выходе релятора
Figure 00000002
будет определяться рекуррентным выражением
Figure 00000003
где символами ∨ и обозначены соответственно операции mах и min;
Figure 00000004
есть номер периода Тj сигнала у2 (фиг.3); Wi1i∨ W(i-1)1; W0j=xmin. Длительность Δ t половины периода Тj=2Δ t сигнала y2 должна удовлетворять условию Δ t>>τ (n+1), где τ есть длительность задержки, вносимой элементом 5. В представленной ниже таблице приведены значения выражения (1) при n=3.
С учетом данных, приведенных в таблице, нетрудно вывести непосредственное выражение для W(n+1)j:
Figure 00000005
где
Figure 00000006
Figure 00000007
есть количество неповторяющихся БЛ-конъюнкций
Figure 00000008
определяемое как число сочетаний из n+1 по n+1-j. При j=n+2-r выражение (2) совпадает с видом поисковой функции (функция (6.7) на стр.117 в книге Левин В.И. Бесконечнозначная логика в задачах кибернетики. М.: Радио и связь, 1982 г.), которая реализует алгоритм поиска (селекции) элемента х(r) заданного ранга r∈ {1,..,n+1} в множестве {x1,…,xn+1} {x(1)=min(x1,...,xn+1),...,x(n+1)=max{x1,...,xn+1)}. Таким образом, селектор (фиг.1) будет воспроизводить операцию
Figure 00000009
согласно которой селекция из n+1 сигналов х1,...,хn+1 сигнала х(r) (r∈ {1,...,n+1}) осуществляется с помощью n+2-r периодов сигнала у2.
Вышеизложенные сведения позволяют сделать вывод, что предлагаемый ранговый селектор обладает более простой по сравнению с прототипом настройкой, так как обеспечивает селекцию из n+1 аналоговых сигналов сигнала любого заданного ранга r∈ {1,...,n+1} с помощью на n-1 меньшего количества периодов импульсного сигнала настройки.
Figure 00000010

Claims (1)

  1. Ранговый селектор, состоящий из n реляторов, каждый из которых содержит объединенные выходами замыкающий и размыкающий ключи, два устройства выборки/хранения и булевый инвертор, вход которого соединен с входом записи второго устройства выборки/хранения и вторым управляющим входом релятора, отличающийся тем, что в него дополнительно введен аналогичный упомянутым (n+1)-й релятор и в каждый релятор дополнительно введены элемент “MIN” и элемент “МАХ”, причем первый, второй входы и выход элемента “MIN” соединены соответственно с входом размыкающего ключа, выходом первого устройства выборки/хранения и входом замыкающего ключа, выход которого соединен с информационным входом второго устройства выборки/хранения, подключенного выходом к первому входу элемента “МАХ”, второй вход и выход которого соединены соответственно с информационным входом первого устройства выборки/хранения, подключенного входом записи к выходу булевого инвертора, и выходом релятора, первый, второй информационные и первый управляющий входы которого соединены соответственно с первым входом элемента “MIN”, вторым входом элемента “МАХ” и входом управления замыкающего, размыкающего ключей, выход каждого предыдущего релятора подключен к второму информационному входу последующего релятора, а выход (n+1)-го релятора является выходом рангового селектора, первый и второй настроечные входы которого образованы соответственно объединенными первыми и объединенными вторыми управляющими входами первого-(n+1)-го реляторов.
RU2003115795/09A 2003-05-27 2003-05-27 Ранговый селектор RU2240598C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2003115795/09A RU2240598C1 (ru) 2003-05-27 2003-05-27 Ранговый селектор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2003115795/09A RU2240598C1 (ru) 2003-05-27 2003-05-27 Ранговый селектор

Publications (2)

Publication Number Publication Date
RU2240598C1 true RU2240598C1 (ru) 2004-11-20
RU2003115795A RU2003115795A (ru) 2004-12-10

Family

ID=34310915

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2003115795/09A RU2240598C1 (ru) 2003-05-27 2003-05-27 Ранговый селектор

Country Status (1)

Country Link
RU (1) RU2240598C1 (ru)

Similar Documents

Publication Publication Date Title
US5939913A (en) DLL circuit and semiconductor memory device using same
CN107113003B (zh) 基于逐次逼近寄存器的模数转换器
US5818273A (en) Configurable multifunction flip-flop
US5295174A (en) Shifting circuit and shift register
JPH10162572A (ja) データ転送システム及びデータ転送方法
RU2595960C1 (ru) Импульсный селектор
US5508967A (en) Line memory
RU2417516C1 (ru) Импульсный селектор
US5787273A (en) Multiple parallel identical finite state machines which share combinatorial logic
RU2240598C1 (ru) Ранговый селектор
RU2284572C1 (ru) Ранговый селектор
RU2248041C1 (ru) Ранговый селектор
KR20030040035A (ko) 분주 회로
RU2324223C1 (ru) Ранговый сортировщик
RU2292586C1 (ru) Ранговый селектор
RU2338249C1 (ru) Ранговый сортировщик
JP2820462B2 (ja) データ列発生装置
RU2479023C1 (ru) Импульсный селектор
RU2324222C1 (ru) Ранговый сортировщик
RU2284573C1 (ru) Ранговый сортировщик
RU2273090C2 (ru) Импульсный селектор
RU2266564C1 (ru) Ранговый сортировщик
RU2620199C1 (ru) Ранговый фильтр
RU2383052C2 (ru) Устройство сортировки двоичных чисел
RU2260845C1 (ru) Ранговый сортировщик

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20050528