RU2212653C1 - Device establishing characteristics of materials - Google Patents

Device establishing characteristics of materials Download PDF

Info

Publication number
RU2212653C1
RU2212653C1 RU2002113961/28A RU2002113961A RU2212653C1 RU 2212653 C1 RU2212653 C1 RU 2212653C1 RU 2002113961/28 A RU2002113961/28 A RU 2002113961/28A RU 2002113961 A RU2002113961 A RU 2002113961A RU 2212653 C1 RU2212653 C1 RU 2212653C1
Authority
RU
Russia
Prior art keywords
input
output
control
unit
adder
Prior art date
Application number
RU2002113961/28A
Other languages
Russian (ru)
Other versions
RU2002113961A (en
Inventor
В.В. Медведев
О.Ю. Троицкий
Original Assignee
Томский политехнический университет
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Томский политехнический университет filed Critical Томский политехнический университет
Priority to RU2002113961/28A priority Critical patent/RU2212653C1/en
Application granted granted Critical
Publication of RU2212653C1 publication Critical patent/RU2212653C1/en
Publication of RU2002113961A publication Critical patent/RU2002113961A/en

Links

Images

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

FIELD: equipment determining thermophysical characteristics of solid materials. SUBSTANCE: device includes source of pulse heating, synchronizer, thermocouple measuring surface temperature of specimen. Thermocouple is connected to inputs of commutators. Signals which values are proportional to length of heating pulse, time interval from operation of transmitter to operation of comparator and discretization step of value of surface temperature of specimen are formed across outputs of integrators. Operational logic of device is ensured by comparators, commutators and frequency dividers. Control unit controls setting of initial conditions in each computation cycle and operation of multipliers, adders, subtracters and dividers. EFFECT: device enables characteristics of single-layer and multilayer objects to be established with single-side access. 1 dwg

Description

Текст описания в факсимильном виде (см. графическую часть). Т Description text in facsimile form (see graphic part). T

Claims (1)

Устройство для определения характеристик материалов, содержащее источник импульсного нагрева, вход которого через синхронизатор соединен с пусковой клеммой, термопару, подключенную к входу усилителя, два компаратора, пять интеграторов, масштабный усилитель, датчик длительности импульса нагрева, блок умножения, сумматор, два делителя частоты, запоминающее устройство, блок управления и источник опорного напряжения, при этом выход синхронизатора соединен с первым входом управления первого интегратора, второй вход управления которого соединен с выходом датчика длительности импульса нагрева, а выход соединен с первым входом первого компаратора, информационные входы с первого по четвертый интеграторов соединены с выходом источника опорного напряжения, выход второго интегратора соединен через первый масштабный усилитель с первым входом второго компаратора, второй вход которого соединен с выходом третьего интегратора, а выход соединен с первым входом управления третьего интегратора и первым входом первого делителя частоты, выход которого соединен с первым входом блока управления, второй вход которого соединен с выходом второго компаратора, отличающееся тем, что оно дополнительно содержит два компаратора, три масштабных усилителя, три блока умножения, три сумматора, девять запоминающих устройств, три коммутатора, пять квадраторов, три блока вычитания и два блока деления, при этом первый вход управления пятого интегратора соединен с выходом датчика длительности импульса нагрева, первым входом управления второго интегратора и первым входом второго делителя частоты, второй вход которого соединен с выходом первого компаратора, вторым входом управления пятого интегратора и третьим входом блока управления, а выход соединен с четвертым входом блока управления, пятый вход которого соединен с вторым входом первого делителя частоты и выходом третьего компаратора, первый вход которого соединен с выходом четвертого интегратора, а второй вход соединен через второй масштабный усилитель с выходом второго интегратора, выход усилителя соединен с входом первого коммутатора, первый выход которого соединен с входом первого запоминающего устройства, выход которого соединен с первым входом первого сумматора, первым входом второго сумматора и входом первого квадратора, выход которого соединен с первым входом третьего сумматора, второй вход которого соединен с выходом второго квадратора, вход которого соединен с вторым входом первого сумматора, вторым входом второго сумматора и выходом второго запоминающего устройства, вход которого соединен с вторым выходом первого коммутатора, третий выход которого соединен с входом третьего запоминающего устройства, выход которого соединен с третьим входом первого сумматора, третьим входом второго сумматора и входом третьего квадратора, выход которого соединен с третьим входом третьего сумматора, четвертый вход которого соединен с выходом четвертого квадратора, вход которого соединен с четвертым входом первого сумматора, четвертым входом второго сумматора и выходом четвертого запоминающего устройства, вход которого соединен с четвертым выходом первого коммутатора, выход первого сумматора соединен с входом пятого квадратора, первым входом первого блока умножения и первым входом второго блока умножения, второй вход которого соединен с выходом второго сумматора и первым входом третьего блока умножения, второй вход которого соединен с входом третьего масштабного усилителя и выходом третьего сумматора, а выход соединен с первым входом первого блока вычитания, второй вход которого соединен с выходом первого блока умножения, а выход соединен с первым входом первого блока деления, второй вход которого соединен с выходом второго блока вычитания и первым входом второго блока деления, второй вход которого соединен с выходом третьего блока вычитания, а выход соединен с первым выходом устройства и первым входом четвертого компаратора, второй вход которого соединен с выходом первого блока деления и вторым выходом устройства, а выход соединен с вторым входом управления второго интегратора, вторым входом управления третьего интегратора, входом управления четвертого интегратора и шестым входом блока управления, выход усилителя соединен с входом второго коммутатора, первый выход которого соединен с входом пятого запоминающего устройства, а второй выход соединен с входом шестого запоминающего устройства, выход которого соединен с первым входом четвертого блока умножения, второй вход которого соединен с выходом пятого запоминающего устройства, а выход соединен с входом третьего коммутатора, первый выход которого соединен с входом седьмого запоминающего устройства, выход которого соединен с первым входом четвертого сумматора, второй вход которого соединен с выходом восьмого запоминающего устройства, вход которого соединен с вторым выходом третьего коммутатора, третий выход которого соединен с входом девятого запоминающего устройства, а четвертый выход соединен с входом десятого запоминающего устройства, выход которого соединен с третьим входом четвертого сумматора, четвертый вход которого соединен с выходом девятого запоминающего устройства, а выход соединен с вторым входом первого блока умножения и входом четвертого масштабного усилителя, выход которого соединен с первым входом третьего блока вычитания, второй вход которого соединен с выходом второго блока умножения, выход пятого интегратора соединен с вторым входом первого компаратора, выход третьего масштабного усилителя соединен с первым входом второго блока вычитания, второй вход которого соединен с выходом пятого квадратора, первый выход блока управления соединен с входом управления первого коммутатора и входом управления второго коммутатора, второй выход блока управления соединен с входом управления четвертого блока умножения, третий выход блока управления соединен с входом управления третьего коммутатора, четвертый выход блока управления соединен с входом управления первого сумматора и входом управления третьего сумматора, пятый выход блока управления соединен с входом управления второго блока вычитания, шестой выход блока управления соединен с входом управления второго сумматора и входом управления четвертого сумматора, седьмой выход блока управления соединен с входом управления первого блока умножения, второго блока умножения и третьего блока умножения, восьмой выход блока управления соединен с входом управления первого блока вычитания и входом управления третьего блока вычитания, девятый выход блока управления соединен с входом управления первого блока деления и входом управления второго блока деления, выход первого делителя частоты соединен с третьим выходом устройства, выход первого масштабного усилителя соединен с четвертым выходом устройства. A device for determining the characteristics of materials, containing a pulse heating source, the input of which through a synchronizer is connected to the start terminal, a thermocouple connected to the amplifier input, two comparators, five integrators, a scale amplifier, a heating pulse duration sensor, a multiplication unit, an adder, two frequency dividers, a storage device, a control unit and a reference voltage source, while the output of the synchronizer is connected to the first control input of the first integrator, the second control input of which is single with the output of the heating pulse duration sensor, and the output is connected to the first input of the first comparator, the information inputs from the first to fourth integrators are connected to the output of the reference voltage source, the output of the second integrator is connected through the first scale amplifier to the first input of the second comparator, the second input of which is connected to the output of the third integrator, and the output is connected to the first control input of the third integrator and the first input of the first frequency divider, the output of which is connected to the first input of the block control, the second input of which is connected to the output of the second comparator, characterized in that it additionally contains two comparators, three scale amplifiers, three multiplication units, three adders, nine storage devices, three switches, five quadrants, three subtraction units and two division blocks, the first control input of the fifth integrator is connected to the output of the heating pulse duration sensor, the first control input of the second integrator and the first input of the second frequency divider, the second input of which is connected to the output ohm of the first comparator, the second control input of the fifth integrator and the third input of the control unit, and the output is connected to the fourth input of the control unit, the fifth input of which is connected to the second input of the first frequency divider and the output of the third comparator, the first input of which is connected to the output of the fourth integrator, and the second the input is connected through the second large-scale amplifier to the output of the second integrator, the output of the amplifier is connected to the input of the first switch, the first output of which is connected to the input of the first storage device the output of which is connected to the first input of the first adder, the first input of the second adder and the input of the first quadrator, the output of which is connected to the first input of the third adder, the second input of which is connected to the output of the second quadrator, the input of which is connected to the second input of the first adder, the second input of the second adder and the output of the second storage device, the input of which is connected to the second output of the first switch, the third output of which is connected to the input of the third storage device, the output of which is connected to the input of the first adder, the third input of the second adder and the input of the third quadrator, the output of which is connected to the third input of the third adder, the fourth input of which is connected to the output of the fourth quadrator, the input of which is connected to the fourth input of the first adder, the fourth input of the second adder and the output of the fourth storage device the input of which is connected to the fourth output of the first switch, the output of the first adder is connected to the input of the fifth quadrator, the first input of the first multiplication unit and the first the course of the second multiplication unit, the second input of which is connected to the output of the second adder and the first input of the third multiplication unit, the second input of which is connected to the input of the third scale amplifier and the output of the third adder, and the output is connected to the first input of the first subtraction unit, the second input of which is connected to the output the first unit of multiplication, and the output is connected to the first input of the first division unit, the second input of which is connected to the output of the second subtraction unit and the first input of the second division unit, the second input of which is connected with the output of the third subtraction unit, and the output is connected to the first output of the device and the first input of the fourth comparator, the second input of which is connected to the output of the first division unit and the second output of the device, and the output is connected to the second control input of the second integrator, the second control input of the third integrator, input control of the fourth integrator and the sixth input of the control unit, the output of the amplifier is connected to the input of the second switch, the first output of which is connected to the input of the fifth storage device, and the second One is connected to the input of the sixth storage device, the output of which is connected to the first input of the fourth multiplication unit, the second input of which is connected to the output of the fifth storage device, and the output is connected to the input of the third switch, the first output of which is connected to the input of the seventh storage device, the output of which is connected to the first input of the fourth adder, the second input of which is connected to the output of the eighth storage device, the input of which is connected to the second output of the third switch, the third output of which о is connected to the input of the ninth storage device, and the fourth output is connected to the input of the tenth storage device, the output of which is connected to the third input of the fourth adder, the fourth input of which is connected to the output of the ninth storage device, and the output is connected to the second input of the first multiplication unit and the fourth scale input an amplifier whose output is connected to the first input of the third subtraction unit, the second input of which is connected to the output of the second multiplication unit, the output of the fifth integrator is connected to the second the input of the first comparator, the output of the third large-scale amplifier is connected to the first input of the second subtraction unit, the second input of which is connected to the output of the fifth quadrator, the first output of the control unit is connected to the control input of the first switch and the control input of the second switch, the second output of the control unit is connected to the control input fourth multiplication unit, the third output of the control unit is connected to the control input of the third switch, the fourth output of the control unit is connected to the control input of the first the controller and the control input of the third adder, the fifth output of the control unit is connected to the control input of the second subtraction unit, the sixth output of the control unit is connected to the control input of the second adder and the control input of the fourth adder, the seventh output of the control unit is connected to the control input of the first multiplication unit, the second multiplication unit and the third multiplication block, the eighth output of the control unit is connected to the control input of the first subtraction unit and the control input of the third subtraction unit, the ninth output of the unit board connected to the control input of the first division unit and the control input of the second division unit, the output of the first frequency divider is connected to the third output of the device, the output of the first large-scale amplifier is connected to the fourth output of the device.
RU2002113961/28A 2002-05-28 2002-05-28 Device establishing characteristics of materials RU2212653C1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2002113961/28A RU2212653C1 (en) 2002-05-28 2002-05-28 Device establishing characteristics of materials

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2002113961/28A RU2212653C1 (en) 2002-05-28 2002-05-28 Device establishing characteristics of materials

Publications (2)

Publication Number Publication Date
RU2212653C1 true RU2212653C1 (en) 2003-09-20
RU2002113961A RU2002113961A (en) 2004-03-10

Family

ID=29777751

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2002113961/28A RU2212653C1 (en) 2002-05-28 2002-05-28 Device establishing characteristics of materials

Country Status (1)

Country Link
RU (1) RU2212653C1 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8560265B2 (en) 2009-10-21 2013-10-15 Schlumberger Technology Corporation Method and device for determination of thermal properties of solid bodies
RU2544312C1 (en) * 2013-10-14 2015-03-20 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Национальный исследовательский Томский политехнический университет" Device for determination of characteristics of materials

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8560265B2 (en) 2009-10-21 2013-10-15 Schlumberger Technology Corporation Method and device for determination of thermal properties of solid bodies
RU2544312C1 (en) * 2013-10-14 2015-03-20 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Национальный исследовательский Томский политехнический университет" Device for determination of characteristics of materials

Also Published As

Publication number Publication date
RU2002113961A (en) 2004-03-10

Similar Documents

Publication Publication Date Title
EA200501099A1 (en) METHOD AND DEVICE OF STORAGE PROGRAM FOR DIGITAL DERIVATIVE PRESSURE
RU2212653C1 (en) Device establishing characteristics of materials
RU2010138434A (en) METER LOSS OF ELECTRIC POWER INDICATED LOSS OF POWER (OPTIONS)
RU2007121226A (en) DEVICE FOR DETERMINING THE OPTIMAL PERIOD OF MAINTENANCE OF THE PRODUCT
JP6623604B2 (en) Housing surface temperature estimation method and electronic device
RU2007106124A (en) DEVICE FOR DETERMINING THE OPTIMAL SYSTEM MAINTENANCE PROGRAM
Sonowal et al. Linearizing thermistor characteristics by piecewise linear interpolation in real time FPGA
Najafi et al. Energy-efficient near-sensor convolution using pulsed unary processing
Zaher On the discretization of continuous-time chaotic systems for digital implementations
RU2307344C1 (en) Device for determining characteristic of materials
Berberkic Measurement of small signal variations using one-dimensional chaotic maps
RU2683180C1 (en) Broad-pulse converter
RU2255340C1 (en) Device for measuring accelerations
RU2013145896A (en) DEVICE FOR DETERMINING CHARACTERISTICS OF MATERIALS
JPH08129043A (en) Surface potential measuring instrument
JPS5850400B2 (en) Multi-point input measuring device
TW201405135A (en) Power testing circuit
Macnichol An analog computer to simulate systems of coupled bimolecular reactions
KR100882473B1 (en) Floating point speed sensing apparatus for motor encoder
RU2389065C1 (en) Multiplication-division unit
SU1622887A2 (en) Multiplier of electric signals
RU2184943C1 (en) Temperature measuring procedure
RU2481588C1 (en) Accelerometer
RU2005124900A (en) METHOD FOR MEASUREMENT OF LAYING MEDIA PARAMETERS AND DEVICE FOR ITS IMPLEMENTATION
RU2478212C1 (en) Compensation accelerometer

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20040529