RU2029395C1 - Пиковый детектор - Google Patents
Пиковый детектор Download PDFInfo
- Publication number
- RU2029395C1 RU2029395C1 SU4918914/24A SU4918914A RU2029395C1 RU 2029395 C1 RU2029395 C1 RU 2029395C1 SU 4918914/24 A SU4918914/24 A SU 4918914/24A SU 4918914 A SU4918914 A SU 4918914A RU 2029395 C1 RU2029395 C1 RU 2029395C1
- Authority
- RU
- Russia
- Prior art keywords
- input
- output
- sampling
- maximum value
- signal
- Prior art date
Links
Landscapes
- Measurement Of Current Or Voltage (AREA)
- Tone Control, Compression And Expansion, Limiting Amplitude (AREA)
Abstract
Изобретение относится к аналоговой технике и может быть использовано для выборки огибающей входного сигнала и выдачи дискретной информации об огибающей входного сигнала на аналого-цифровой преобразователь. Целью изобретения является повышение достоверности информации о максимальном значении сигнала за счет исключения влияния длительности импульса сброса, а также расширение области применения за счет обеспечения неизменности выходного напряжения между импульсами сброса. Цель достигается за счет введения триггера 3, а также за счет введения дополнительного блока 5 выборки и хранения. Использование триггера 3 позволяет повысить достоверность информации о максимальном значении входного сигнала на периоде дискретизации, а использование блока 5 позволяет сохранить максимальное значение этого сигнала на весь период дискретизации. 1 з.п. ф-лы, 1 ил.
Description
Изобретение относится к аналоговой технике и может быть использовано для выборки огибающей входного сигнала и выдачи дискретной информации об огибающей входного сигнала на аналого-цифровой преобразователь.
Цель изобретения - повышение достоверности информации о максимальном значении входного сигнала на периоде дискретизации за счет исключения влияния длительности импульса сброса на выделение максимального значения этого сигнала и расширение области применения за счет обеспечения неизменности выходного напряжения между импульсами сброса пикового детектора.
На чертеже приведена функциональная схема пикового детектора.
Пиковый детектор содержит основной блок 1 выборки и хранения, компаратор 2, триггер 3, элемент ИЛИ 4 и дополнительный блок 5 выборки.
Пиковый детектор работает следующим образом.
В исходном состоянии сигнал сброса (выборки нового значения максимума) на управляющем входе отсутствует и соответствует нулевому уровню. При этом блок 5 находится в режиме хранения, триггер 3 - в нулевом состоянии.
Входной сигнал поступает на аналоговый вход блока 1 и первый вход компаратора 2. Выходной сигнал блока 1 поступает на аналоговый вход блока 5 и второй вход компаратора 2. Если сигнал на аналоговом входе блока 1 превышает сигнал на его выходе, то компаратор 2 на своем выходе формирует сигнал высокого уровня, который через элемент ИЛИ 4 поступает на управляющий вход блока 1 и поддерживает его в режиме выборки. Если сигнал на аналоговом входе блока 1 становится меньше сигнала на его выходе, то компаратор 2 переключается в нулевое состояние и через элемент ИЛИ 4 снимает сигнал с управляющего входа блока 1, переводя его в режим хранения. В результате до прихода сигнала сброса на управляющий вход детектора блок 1 отслеживает огибающую входного сигнала и выделяет его максимальное значение.
При приходе сигнала сброса блок 5 переходит в режим выборки, при этом выходной сигнал блока 1 транслируется через блок 5 на выходную шину 6.
При снятии сигнала сброса с управляющего входа пикового детектора блок 5 переходит в режим хранения максимального значения входного сигнала, а триггер 3 по спаду сигнала выборки переключается в единичное состояние и через элемент ИЛИ 4 переводит по управляющему входу блок 1 в режим выборки, осуществляя тем самым сброс до текущего значения входного сигнала. С этого момента блок 1 готов к выделению максимального значения входного сигнала на следующем периоде дискретизации. При превышении входным сигналом на аналоговом входе блока 1 значения сигнала на его выходе компаратор 2 переключается в единичное состояние и сбрасывает триггер 3 в нулевое состояние, который через элемент ИЛИ 4 снимает сигнал с управляющего входа блока 1, переводя его в режим выборки. Если при спаде сигнала сброса на управляющем входе детектора входной сигнал на аналоговом входе блока 1 превышает значение сигнала на его выходе, то компаратор 2 находится в единичном состоянии и поддерживает по R-входу триггер 3 в нулевом состоянии, исключая в этом случае сигнал сброса. В результате длительность внешнего сигнала сброса не влияет на достоверность выбора максимального значения входного сигнала пикового детектора на периоде дискретизации. При этом максимальное значение входного сигнала на каждом периоде дискретизации хранится и поступает с выхода блока 5 на выход пикового детектора в виде, пригодном для дальнейшего аналого-цифрового преобразования.
Предложенное аналоговое запоминающее устройство может быть выполнено полностью на специализированных микросхемах типа 1100СК2, 521СА3, 564ТМ2, 564ЛЕ5.
Таким образом, применение в аналоговом запоминающем устройстве триггера 3 позволяет повысить достоверность информации о максимальном значении входного сигнала на периоде дискретизации, а применение блока 5 позволяет сохранить максимальное значение этого на весь период дискретизации. В результате предложенное устройство позволяет производить обработку входного сигнала по огибающей, несущей основную информацию о сигнале.
Claims (2)
1. ПИКОВЫЙ ДЕТЕКТОР, содержащий основной блок выборки и хранения, аналоговый вход которого является информационным входом детектора, а вход выборки соединен с выходом элемента ИЛИ, первый вход которого соединен с выходом компаратора, инвертирующий и неинвертирующий входы которого подключены соответственно к выходу и информационному входу основного блока выборки и хранения, отличающийся тем, что, с целью повышения достоверности информации о максимальном значении сигнала путем исключения влияния длительности импульса сброса, в него введен триггер, счетный вход которого является входом сброса пикового детектора, вход установки в нулевое состояние соединен с выходом компаратора, а выход - с вторым входом элемента ИЛИ.
2. Детектор по п.1, отличающийся тем, что, с целью расширения области применения путем обеспечения неизменности выходного напряжения между импульсами сброса, в него введен дополнительный блок выборки и хранения, аналоговый вход которого соединен с выходом основного блока выборки и хранения, вход выборки - со счетным входом триггера, а выход - с вторым входом элемента ИЛИ.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU4918914/24A RU2029395C1 (ru) | 1991-03-14 | 1991-03-14 | Пиковый детектор |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU4918914/24A RU2029395C1 (ru) | 1991-03-14 | 1991-03-14 | Пиковый детектор |
Publications (1)
Publication Number | Publication Date |
---|---|
RU2029395C1 true RU2029395C1 (ru) | 1995-02-20 |
Family
ID=21564903
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU4918914/24A RU2029395C1 (ru) | 1991-03-14 | 1991-03-14 | Пиковый детектор |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2029395C1 (ru) |
-
1991
- 1991-03-14 RU SU4918914/24A patent/RU2029395C1/ru not_active IP Right Cessation
Non-Patent Citations (2)
Title |
---|
Авторское свидетельство СССР N 1191943, кл. G 11C 27/00, 1983. * |
Гнатюк Ю.Р. Справочник по цифроаналоговым и аналого-цифровым преобразователям. - М.: Радио и связь, 1982, с.453, рис.6.21. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0506223B1 (en) | Very fast autoscale topology for digitizing oscilloscopes | |
EP0336715B1 (en) | Analog-to-digital converter arrangement | |
RU2029395C1 (ru) | Пиковый детектор | |
JPS5466030A (en) | Data input device | |
US4517473A (en) | Solid-state automatic injection control device | |
SU1665380A1 (ru) | Устройство дл ввода аналоговой информации | |
SU1714620A1 (ru) | Статистический анализатор | |
SU1275477A1 (ru) | Адаптивный временной дискретизатор | |
SU1688203A1 (ru) | Устройство дл фиксации электрических величин аварийного режима | |
GB2042779A (en) | Measuring circuit including means for integrating electrical signals to be measured | |
SU1735870A1 (ru) | Статистический анализатор | |
JPS6229965Y2 (ru) | ||
SU1265629A1 (ru) | Аналого-цифровой пиковый детектор | |
SU1339541A1 (ru) | Устройство дл ввода информации | |
SU794356A1 (ru) | Устройство выборки минимально-гО зНАчЕНи лиНЕйНОгО РАзМЕРА | |
SU1406533A1 (ru) | Устройство дл регистрации формы однократных электрических сигналов | |
SU1008900A1 (ru) | Преобразователь код-аналог | |
SU1188885A1 (ru) | Делитель частоты следовани импульсов | |
SU1406588A1 (ru) | Устройство дл ввода информации от абонентов | |
SU1221726A1 (ru) | Устройство дл задержки импульсов | |
KR950006827Y1 (ko) | 병렬 데이타 인터 페이스 회로 | |
SU1539684A1 (ru) | Измеритель переходной характеристики четырехполюсников | |
SU1325701A1 (ru) | Аналого-цифровой преобразователь поразр дного кодировани | |
JPS55159169A (en) | Analytical processing system of gamma ray pulse crest spectrum | |
JPS5698026A (en) | Analog-digital conversion system |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | The patent is invalid due to non-payment of fees |
Effective date: 20050315 |