RU2017114719A - Встроенное средство отладки по универсальной последовательной шине (usb) (eud) для многоинтерфейсной отладки в электронных системах - Google Patents

Встроенное средство отладки по универсальной последовательной шине (usb) (eud) для многоинтерфейсной отладки в электронных системах Download PDF

Info

Publication number
RU2017114719A
RU2017114719A RU2017114719A RU2017114719A RU2017114719A RU 2017114719 A RU2017114719 A RU 2017114719A RU 2017114719 A RU2017114719 A RU 2017114719A RU 2017114719 A RU2017114719 A RU 2017114719A RU 2017114719 A RU2017114719 A RU 2017114719A
Authority
RU
Russia
Prior art keywords
usb
eud
debug
debugging
electronic system
Prior art date
Application number
RU2017114719A
Other languages
English (en)
Other versions
RU2017114719A3 (ru
Inventor
Терренс Брайан РЕМПЛ
Дуэйн Юджин ЭЛЛИС
Сассан ШАХРОКХИНИЯ
Виктор Кам Кин ВОН
Original Assignee
Квэлкомм Инкорпорейтед
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Квэлкомм Инкорпорейтед filed Critical Квэлкомм Инкорпорейтед
Publication of RU2017114719A publication Critical patent/RU2017114719A/ru
Publication of RU2017114719A3 publication Critical patent/RU2017114719A3/ru

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing
    • G06F11/267Reconfiguring circuits for testing, e.g. LSSD, partitioning
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/221Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test buses, lines or interfaces, e.g. stuck-at or open line faults
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing
    • G06F11/263Generation of test inputs, e.g. test vectors, patterns or sequences ; with adaptation of the tested hardware for testability with external testers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0042Universal serial bus [USB]

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Information Transfer Systems (AREA)
  • Debugging And Monitoring (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Claims (90)

1. Встроенное средство отладки по универсальной последовательной шине (USB) (EUD) в электронной системе, содержащее:
концентратор USB, содержащий:
по меньшей мере один восходящий интерфейс, соединенный с физическим уровнем (PHY) USB в электронной системе; и
множество нисходящих интерфейсов, соединенных с возможностью связи с по меньшей мере одним восходящим интерфейсом; и
множество отладочных периферийных модулей, соединенных с множеством нисходящих интерфейсов, при этом каждый отладочный периферийный модуль сконфигурирован для обмена форматированными под USB пакетами данных с концентратором USB по одному из множества нисходящих интерфейсов;
при этом отладочный периферийный модуль из числа множества отладочных периферийных модулей соединен с возможностью связи с по меньшей мере одной отладочной функцией из числа множества отладочных функций, сконфигурированных для сбора отладочной информации с множеством типов отладочной информации в электронной системе, чтобы принимать отладочную информацию на основе поддерживаемого типа отладочной информации из числа множества типов отладочной информации от по меньшей мере одной отладочной функции;
при этом отладочный периферийный модуль дополнительно сконфигурирован для преобразования отладочной информации, принятой от по меньшей мере одной отладочной функции, из поддерживаемого типа отладочной информации в форматированные под USB пакеты данных, подлежащие предоставлению концентратору USB; и
при этом концентратор USB сконфигурирован для предоставления PHY USB форматированных под USB пакетов данных по меньшей мере по одному восходящему интерфейсу.
2. EUD по п. 1, дополнительно содержащее:
источник питания EUD, соединенный с PHY USB, при этом источник питания EUD сконфигурирован для предоставления EUD рабочего питания; и
генератор EUD, соединенный с PHY USB, при этом генератор EUD сконфигурирован для предоставления EUD тактового импульса.
3. EUD по п. 1, дополнительно содержащее источник питания EUD, соединенный с PHY USB, при этом источник питания EUD сконфигурирован для предоставления EUD рабочего питания независимо от того, установлены ли напряжения цифрового источника питания в электронной системе на нерабочий уровень.
4. EUD по п. 1, дополнительно содержащее генератор EUD, соединенный с PHY USB, при этом генератор EUD сконфигурирован для предоставления EUD тактового импульса независимо от того, выключены ли другие системные тактовые генераторы в электронной системе.
5. EUD по п. 1, дополнительно содержащее обходной выключатель, сконфигурированный для разрешения режима отладки для электронной системы.
6. EUD по п. 5, в котором обходной выключатель содержит:
первый обходной выключатель, соединенный с по меньшей мере одним восходящим интерфейсом и PHY USB; и
второй обходной выключатель, соединенный с контроллером USB в электронной системе и одним из множества нисходящих интерфейсов.
7. EUD по п. 6, дополнительно содержащее разъединитель, сконфигурированный для отсоединения контроллера USB от концентратора USB путем удерживания разъединителя разомкнутым.
8. EUD по п. 6, дополнительно содержащее разъединитель, сконфигурированный для присоединения контроллера USB к концентратору USB путем удерживания разъединителя замкнутым.
9. EUD по п. 1, дополнительно содержащее обходной выключатель, сконфигурированный для разрешения режима выполнения задания для электронной системы путем подключения PHY USB напрямую к контроллеру USB.
10. EUD по п. 9, в котором обходной выключатель содержит:
первый обходной выключатель, соединенный с PHY USB и отсоединенный от по меньшей мере одного восходящего интерфейса; и
второй обходной выключатель, соединенный с контроллером USB в электронной системе и первым обходным выключателем.
11. EUD по п. 1, в котором отладочный периферийный модуль соединен с отладочной функцией Объединенной группы по автоматизации тестирования (JTAG) в электронной системе и сконфигурирован для отправки или приема отладочной информации JTAG с помощью соответствующей отладочной функции JTAG.
12. EUD по п. 1, в котором отладочный периферийный модуль соединен с отладочной функцией последовательного проводного средства отладки (SWD) в электронной системе и сконфигурирован для отправки или приема отладочной информации SWD с помощью соответствующей отладочной функции SWD.
13. EUD по п. 1, в котором отладочный периферийный модуль соединен с отладочной функцией системной трассировки в электронной системе и сконфигурирован для отправки или приема отладочной информации системной трассировки с помощью соответствующей отладочной функции системной трассировки.
14. EUD по п. 1, в котором отладочный периферийный модуль соединен с отладочной функцией порта связи (COM-порта) в электронной системе и сконфигурирован для отправки или приема отладочной информации COM-порта с помощью соответствующей отладочной функции COM-порта.
15. EUD по п. 1, при этом PHY USB является высокоскоростным интерфейсом USB или сверхскоростным интерфейсом USB.
16. EUD по п. 1, при этом электронная система является интегральной схемой (ИС) системы на кристалле (SOC).
17. EUD по п. 1, при этом электронная система является электронной системой на основе системы в корпусе (SIP), содержащей по меньшей мере одну вторичную электронную систему, при этом по меньшей мере одна вторичная электронная система содержит вторичное EUD, имеющее по меньшей мере один вторичный восходящий интерфейс.
18. EUD по п. 17, в котором один из множества нисходящих интерфейсов соединен с по меньшей мере одним вторичным восходящим интерфейсом для отправки или приема отладочной информации с помощью по меньшей мере одной вторичной электронной системы.
19. Способ для обеспечения возможности процесса отладки в электронной системе с использованием встроенного средства отладки по универсальной последовательной шине (USB) (EUD), содержащий этапы, на которых:
присоединяют электронную систему к USB-хосту;
обнаруживают наличие USB-хоста с помощью EUD;
обнаруживают с помощью EUD, разрешен ли процесс отладки в электронной системе;
принимают по меньшей мере одну конфигурацию EUD от USB-хоста;
принимают от USB-хоста по меньшей мере одну команду отладки с помощью EUD; и
собирают отладочную информацию на основе поддерживаемого типа отладочной информации из числа множества типов отладочной информации в соответствии с по меньшей мере одной командой отладки.
20. Способ по п. 19, в котором этап, на котором обнаруживают, разрешен ли процесс отладки в электронной системе, содержит этап, на котором обнаруживают перемычку запрета отладки в состоянии "ложь".
21. Способ по п. 19, в котором этап, на котором подключают электронную систему к USB-хосту, содержит этап, на котором подключают физический уровень (PHY) USB электронной системы к персональному компьютеру (ПК).
22. Основанная на встроенном средстве отладки по универсальной последовательной шине (USB) (EUD) система проверки, содержащая:
USB-хост, содержащий интерфейс USB-хоста; и
электронную систему, содержащую:
физический уровень (PHY) USB, соединенный с USB-хостом посредством кабеля USB;
EUD, содержащее:
концентратор USB, содержащий:
по меньшей мере один восходящий интерфейс;
по меньшей мере один первый нисходящий интерфейс, соединенный с возможностью связи с по меньшей мере одним восходящим интерфейсом; и
множество вторых нисходящих интерфейсов, соединенных с возможностью связи с по меньшей мере одним восходящим интерфейсом;
множество отладочных периферийных модулей, соединенных с множеством вторых нисходящих интерфейсов и множеством отладочных функций, сконфигурированных для сбора отладочной информации с множеством типов отладочной информации, при этом по меньшей мере один отладочный периферийный модуль из числа множества отладочных периферийных модулей cконфигурирован для приема отладочной информации на основе поддерживаемого типа отладочной информации из числа множества типов отладочной информации от по меньшей мере одной отладочной функции, соединенной с по меньшей мере одним отладочным периферийным модулем;
разъединитель, соединенный с по меньшей мере одним первым нисходящим интерфейсом;
обходной выключатель, содержащий:
проводящий провод;
первый обходной выключатель, сконфигурированный для поочередного подключения по меньшей мере к одному восходящему интерфейсу и проводящему проводу; и
второй обходной выключатель, сконфигурированный для поочередного подключения к проводящему проводу и разъединителю;
источник питания EUD, соединенный с PHY USB; и
генератор EUD, соединенный с PHY USB; и
контроллер USB, соединенный со вторым обходным выключателем.
23. Основанная на EUD система проверки по п. 22, в которой USB-хост является персональным компьютером (ПК).
24. Основанная на EUD система проверки по п. 22, в которой интерфейс USB-хоста является высокоскоростным интерфейсом USB или сверхскоростным интерфейсом USB.
25. Основанная на EUD система проверки по п. 22, в которой PHY USB является высокоскоростным интерфейсом USB или сверхскоростным интерфейсом USB.
26. Основанная на EUD система проверки по п. 22, в которой по меньшей мере один отладочный периферийный модуль сконфигурирован как периферийный модуль управления отладкой.
27. Основанная на EUD система проверки по п. 22, в которой разъединитель является программным двухпозиционным коммутационным переключателем или аппаратным двухпозиционным коммутационным переключателем.
28. Основанная на EUD система проверки по п. 22, в которой разъединитель объединен с по меньшей мере одним первым нисходящим интерфейсом.
29. Основанная на EUD система проверки по п. 22, в которой первый обходной выключатель и второй обходной выключатель являются трехпозиционными переключателями.
30. Основанная на EUD система проверки по п. 22, в которой по меньшей мере один первый нисходящий интерфейс и множество вторых нисходящих интерфейсов являются нисходящими интерфейсами USB.
31. Встроенное средство отладки по универсальной последовательной шине (USB) (EUD) в электронной системе, содержащее:
концентратор USB, содержащий:
по меньшей мере один восходящий интерфейс, подлежащий соединению с физическим уровнем (PHY) USB в электронной системе; и
множество нисходящих интерфейсов, соединенных с возможностью связи с по меньшей мере одним восходящим интерфейсом; и
множество отладочных периферийных модулей, соединенных с множеством нисходящих интерфейсов, при этом каждый отладочный периферийный модуль сконфигурирован для обмена форматированными под USB пакетами данных с концентратором USB по одному из множества нисходящих интерфейсов;
при этом по меньшей мере один отладочный периферийный модуль из числа множества отладочных периферийных модулей соединен с возможностью связи с по меньшей мере одной отладочной функцией из числа множества отладочных функций, сконфигурированных для сбора отладочной информации с множеством типов отладочной информации в электронной системе, чтобы отправлять управляющую информацию и/или принимать отладочную информацию на основе поддерживаемого типа отладочной информации из числа множества типов отладочной информации от по меньшей мере одной отладочной функции;
при этом по меньшей мере один отладочный периферийный модуль дополнительно сконфигурирован для преобразования отладочной информации, принятой от по меньшей мере одной отладочной функции, из поддерживаемого типа отладочной информации в форматированные под USB пакеты данных, подлежащие предоставлению концентратору USB;
при этом каждый отладочный периферийный модуль дополнительно сконфигурирован для управления электронной системой; и
при этом концентратор USB сконфигурирован для предоставления PHY USB форматированных под USB пакетов данных по меньшей мере по одному восходящему интерфейсу.
32. Встроенное средство отладки по универсальной последовательной шине (USB) (EUD) в электронной системе, содержащее:
средство для присоединения электронной системы к USB-хосту;
средство для обнаружения наличия USB-хоста с помощью EUD;
средство для обнаружения с помощью EUD, разрешен ли процесс отладки в электронной системе;
средство для приема посредством EUD от USB-хоста по меньшей мере одной конфигурации EUD;
средство для приема посредством EUD от USB-хоста по меньшей мере одной команды отладки; и
средство для сбора отладочной информации, сконфигурированное для приема отладочной информации на основе поддерживаемого типа отладочной информации из числа множества типов отладочной информации в соответствии с по меньшей мере одной командой отладки.
33. Встроенное средство отладки по универсальной последовательной шине (USB) (EUD) в электронной системе, содержащее:
концентратор USB, содержащий:
по меньшей мере один восходящий интерфейс, соединенный с физическим уровнем (PHY) USB в электронной системе; и
множество нисходящих интерфейсов, соединенных с возможностью связи с по меньшей мере одним восходящим интерфейсом; и
отладочный периферийный модуль, соединенный с одним из множества нисходящих интерфейсов, при этом отладочный периферийный модуль сконфигурирован для обмена форматированными под USB пакетами данных с концентратором USB по одному из множества нисходящих интерфейсов;
при этом отладочный периферийный модуль соединен с возможностью связи с по меньшей мере одной отладочной функцией из числа множества отладочных функций в электронной системе для приема отладочной информации, выбранной из группы, состоящей из: отладочной информации последовательной проводной отладки (SWD); отладочной информации системной трассировки; отладочной информации универсального асинхронного приемопередатчика (UART); и отладочной информации порта связи (COM-порта), от по меньшей мере одной отладочной функции;
при этом отладочный периферийный модуль дополнительно сконфигурирован для преобразования отладочной информации, принятой от по меньшей мере одной отладочной функции, в форматированные под USB пакеты данных, подлежащие предоставлению концентратору USB; и
при этом концентратор USB сконфигурирован для предоставления PHY USB форматированных под USB пакетов данных по меньшей мере по одному восходящему интерфейсу.
RU2017114719A 2014-10-30 2015-10-05 Встроенное средство отладки по универсальной последовательной шине (usb) (eud) для многоинтерфейсной отладки в электронных системах RU2017114719A (ru)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US14/527,873 2014-10-30
US14/527,873 US9684578B2 (en) 2014-10-30 2014-10-30 Embedded universal serial bus (USB) debug (EUD) for multi-interfaced debugging in electronic systems
PCT/US2015/053938 WO2016069206A1 (en) 2014-10-30 2015-10-05 Embedded universal serial bus (usb) debug (eud) for multi-interfaced debugging in electronic systems

Publications (2)

Publication Number Publication Date
RU2017114719A true RU2017114719A (ru) 2018-12-03
RU2017114719A3 RU2017114719A3 (ru) 2019-04-24

Family

ID=54293427

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2017114719A RU2017114719A (ru) 2014-10-30 2015-10-05 Встроенное средство отладки по универсальной последовательной шине (usb) (eud) для многоинтерфейсной отладки в электронных системах

Country Status (16)

Country Link
US (1) US9684578B2 (ru)
EP (1) EP3213215B1 (ru)
JP (1) JP6594972B2 (ru)
KR (1) KR20170078662A (ru)
CN (1) CN107077409B (ru)
AU (1) AU2015339839A1 (ru)
BR (1) BR112017008712A2 (ru)
CA (1) CA2962771A1 (ru)
CL (1) CL2017001033A1 (ru)
CO (1) CO2017003937A2 (ru)
MX (1) MX2017005636A (ru)
PH (1) PH12017500531A1 (ru)
RU (1) RU2017114719A (ru)
SG (1) SG11201702090QA (ru)
TW (1) TWI689813B (ru)
WO (1) WO2016069206A1 (ru)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201627862A (zh) * 2015-01-26 2016-08-01 鴻海精密工業股份有限公司 除錯電路、除錯請求電路及除錯系統
US20170138998A1 (en) * 2015-11-16 2017-05-18 Mediatek Inc. Testing Device for Connection Interface and Related Testing Methods
US10503683B2 (en) * 2015-11-20 2019-12-10 Parade Technologies, Ltd. Service redirect over USB Type-C
US10705142B2 (en) * 2016-12-29 2020-07-07 Intel Corporation Device, system and method for providing on-chip test/debug functionality
KR102376750B1 (ko) 2018-09-13 2022-03-21 한국전자통신연구원 디버깅을 위한 네트워크를 포함하는 시스템 온 칩
US10846201B1 (en) * 2018-09-21 2020-11-24 Amazon Technologies, Inc. Performance debug for networks
FR3089657B1 (fr) * 2018-12-06 2021-05-28 Idemia Identity & Security France Dispositif tel qu’un objet connecté pourvu de moyens pour contrôler l’exécution d’un programme exécuté par le dispositif
KR20200123680A (ko) * 2019-04-22 2020-10-30 에스케이하이닉스 주식회사 테스트 기판
TWI748297B (zh) 2019-12-04 2021-12-01 瑞軒科技股份有限公司 自動化測試方法
TWI710778B (zh) * 2019-12-04 2020-11-21 瑞軒科技股份有限公司 自動化測試系統及其裝置
CN112416835A (zh) * 2021-01-25 2021-02-26 智道网联科技(北京)有限公司 智能车载网联终端主板、智能车载网联终端及调试方法

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6732301B1 (en) * 2000-03-06 2004-05-04 Hewlett-Packard Development Company, L.P. Serial bus diagnostic port of a digital system
US6823224B2 (en) 2001-02-21 2004-11-23 Freescale Semiconductor, Inc. Data processing system having an on-chip background debug system and method therefor
JP4479002B2 (ja) 2004-03-31 2010-06-09 日本電気株式会社 Cpuの省電力機能を有する機器のデバッグシステム及び方法
US20050268195A1 (en) * 2004-04-29 2005-12-01 Lund Morten W Apparatus and method for improving emulation speed of high-level languages in on-chip emulation systems
CN100435110C (zh) * 2004-11-26 2008-11-19 上海芯华微电子有限公司 片上系统的片上调试器
JP4222370B2 (ja) 2006-01-11 2009-02-12 セイコーエプソン株式会社 デバッグ支援装置及びデバッグ処理方法をコンピュータに実行させるためのプログラム
JP4422134B2 (ja) * 2006-09-29 2010-02-24 Okiセミコンダクタ株式会社 Usbテスト回路
US8205095B2 (en) 2007-11-02 2012-06-19 Nvidia Corporation Method and system for remotely debugging a failed computer machine
US8296469B2 (en) * 2008-12-31 2012-10-23 Intel Corporation Scalable method and apparatus for link with reconfigurable ports
US8332641B2 (en) * 2009-01-30 2012-12-11 Freescale Semiconductor, Inc. Authenticated debug access for field returns
US8683221B2 (en) * 2010-05-18 2014-03-25 Lsi Corporation Configurable memory encryption with constant pipeline delay in a multi-core processor
US8487655B1 (en) * 2009-05-05 2013-07-16 Cypress Semiconductor Corporation Combined analog architecture and functionality in a mixed-signal array
TW201145016A (en) * 2010-06-15 2011-12-16 Nat Univ Chung Cheng Non-intrusive debugging framework for parallel software based on super multi-core framework
GB2483907A (en) * 2010-09-24 2012-03-28 Advanced Risc Mach Ltd Privilege level switching for data processing circuitry when in a debug mode
US9037911B2 (en) * 2010-12-09 2015-05-19 Advanced Micro Devices, Inc. Debug state machines and methods of their operation
US8826081B2 (en) 2011-08-25 2014-09-02 Ultrasoc Technologies, Ltd. Data processing apparatus and related methods of debugging processing circuitry
GB2500074B (en) 2012-07-09 2014-08-20 Ultrasoc Technologies Ltd Debug architecture
US9927486B2 (en) 2012-07-09 2018-03-27 Ultrasoc Technologies Ltd. Debug architecture
GB2500441B (en) 2012-07-09 2014-03-05 Ultrasoc Technologies Ltd Data prioritisation in a debug architecture
CN103226506B (zh) * 2013-04-28 2015-04-22 杭州士兰微电子股份有限公司 内嵌于芯片的usb转jtag调试装置及其调试方法
US9404968B1 (en) * 2013-10-25 2016-08-02 Altera Corporation System and methods for debug connectivity discovery
TWM483532U (zh) * 2014-01-21 2014-08-01 Elitegroup Computer Sys Co Ltd 主機板及除錯裝置
CN203838699U (zh) * 2014-05-29 2014-09-17 国家电网公司 一种多功能调试接口转换装置

Also Published As

Publication number Publication date
BR112017008712A2 (pt) 2017-12-19
TWI689813B (zh) 2020-04-01
PH12017500531A1 (en) 2017-08-07
JP2017537382A (ja) 2017-12-14
KR20170078662A (ko) 2017-07-07
US20160124822A1 (en) 2016-05-05
JP6594972B2 (ja) 2019-10-23
EP3213215A1 (en) 2017-09-06
RU2017114719A3 (ru) 2019-04-24
AU2015339839A1 (en) 2017-04-13
CL2017001033A1 (es) 2018-01-05
TW201633128A (zh) 2016-09-16
CN107077409A (zh) 2017-08-18
CN107077409B (zh) 2021-01-15
SG11201702090QA (en) 2017-05-30
MX2017005636A (es) 2017-06-29
CA2962771A1 (en) 2016-05-06
EP3213215B1 (en) 2019-11-20
US9684578B2 (en) 2017-06-20
WO2016069206A1 (en) 2016-05-06
CO2017003937A2 (es) 2017-07-11

Similar Documents

Publication Publication Date Title
RU2017114719A (ru) Встроенное средство отладки по универсальной последовательной шине (usb) (eud) для многоинтерфейсной отладки в электронных системах
CN108475227B (zh) 测试功能组件及数据调试方法
CN102981093B (zh) 一种针对cpu模块的测试系统
CN103136138B (zh) 一种芯片、芯片调试方法以及芯片与外部设备通信的方法
CN103019991B (zh) 接口系统及切换方法、USB key及UART终端
JP2017537382A5 (ru)
CN102662835A (zh) 一种针对嵌入式系统的程序调试方法及嵌入式系统
CN203242716U (zh) 一种电池、电池类型检测电路及移动终端
CN102880235B (zh) 基于龙芯2f cpu的单板计算机及其复位管理和使用方法
CN203606875U (zh) 航空发动机数字式历史记录仪
CN113268386B (zh) 一种系统软件和鉴定级原理样机用调试系统
CN104408213A (zh) 一种便携式数据采集卡
CN110058809A (zh) 存储装置及其调试系统
US9158609B2 (en) Universal serial bus testing device
CN101995512A (zh) 电压侦测装置
CN105589026A (zh) 大型开关矩阵测试装置
CN103425123A (zh) 一种基于软件脚本的can总线自动化测试方法
CN105242603A (zh) 一种具有usb otg接口的电力采集终端及其调试升级方法
CN202721686U (zh) 带状态检测的网络处理控制器卡
US11953550B2 (en) Server JTAG component adaptive interconnection system and method
CN104572515A (zh) 跟踪模块、方法、系统和片上系统芯片
CN107895475A (zh) 一种电力用电信息采集通信链路故障综合检测装置及方法
CN203520383U (zh) 一种飞腾主板故障显示电路和显示卡
CN202650547U (zh) 寄存器电路模块
CN217426107U (zh) 一种多用途测试治具和一种智能终端

Legal Events

Date Code Title Description
FA94 Acknowledgement of application withdrawn (non-payment of fees)

Effective date: 20200625