RU2009123162A - Улучшенная конструкция для защиты пк - Google Patents
Улучшенная конструкция для защиты пк Download PDFInfo
- Publication number
- RU2009123162A RU2009123162A RU2009123162/08A RU2009123162A RU2009123162A RU 2009123162 A RU2009123162 A RU 2009123162A RU 2009123162/08 A RU2009123162/08 A RU 2009123162/08A RU 2009123162 A RU2009123162 A RU 2009123162A RU 2009123162 A RU2009123162 A RU 2009123162A
- Authority
- RU
- Russia
- Prior art keywords
- circuit
- connections
- transition interface
- connection
- interface
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0275—Security details, e.g. tampering prevention or detection
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F21/00—Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
- G06F21/70—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
- G06F21/86—Secure or tamper-resistant housings
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/14—Structural association of two or more printed circuits
- H05K1/141—One or more single auxiliary printed circuits mounted on a main printed circuit, e.g. modules, adapters
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/04—Assemblies of printed circuits
- H05K2201/049—PCB for one component, e.g. for mounting onto mother PCB
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10431—Details of mounted components
- H05K2201/10507—Involving several components
- H05K2201/10545—Related components mounted on both sides of the PCB
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10613—Details of electrical connections of non-printed components, e.g. special leads
- H05K2201/10621—Components characterised by their electrical contacts
- H05K2201/10674—Flip chip
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/30—Assembling printed circuits with electric components, e.g. with resistor
- H05K3/32—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
- H05K3/34—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
- H05K3/341—Surface mounted components
- H05K3/3431—Leadless components
- H05K3/3436—Leadless components having an array of bottom contacts, e.g. pad grid array or ball grid array components
Landscapes
- Engineering & Computer Science (AREA)
- Computer Security & Cryptography (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Software Systems (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Storage Device Security (AREA)
- Burglar Alarm Systems (AREA)
Abstract
1. Устройство для улучшения защиты компонентов, включающее ! переходной интерфейс с верхним соединением, а также первым и вторым нижними соединениями; первую схему, вставленную в переходной интерфейс и подсоединенную напрямую к верхнему соединению; вторую схему, вставленную в переходной интерфейс и подсоединенную напрямую к первому нижнему соединению; и печатную плату, соединенную напрямую со вторым нижним соединением переходного интерфейса, причем вторая схема физически окружена комбинацией из переходного интерфейса сверху, печатной платы снизу и вторым нижним соединением сбоку от второй схемы. ! 2. Устройство по п.1, дополнительно содержащее первое сигнальное соединение между верхним соединением и первым нижним соединением. ! 3. Устройство по п.1, в котором на первой схеме больше контактов, чем на второй схеме. ! 4. Устройство по п.1, в котором вторая схема содержит функцию защиты, приспособленную по меньшей мере частично для обеспечения защиты первой схемы. ! 5. Устройство по п.1, в котором первая схема имеет более высокую степень интеграции, чем вторая схема. ! 6. Устройство по п.1, в котором печатная плата содержит множество сигнальных линий, которые не соединены со вторым нижним соединением и ограничены опорной поверхностью переходного интерфейса. ! 7. Устройство по п.1, в котором переходной интерфейс дополнительно содержит верхние тестовые соединения, обеспечивающие электрический доступ ко второй схеме. ! 8. Устройство по п.1, дополнительно содержащее теплоотвод. ! 9. Способ обеспечения устойчивости к попыткам несанкционированного доступа, содержащий этапы, на которых обеспечивают переходной интерфейс, у кот
Claims (20)
1. Устройство для улучшения защиты компонентов, включающее
переходной интерфейс с верхним соединением, а также первым и вторым нижними соединениями; первую схему, вставленную в переходной интерфейс и подсоединенную напрямую к верхнему соединению; вторую схему, вставленную в переходной интерфейс и подсоединенную напрямую к первому нижнему соединению; и печатную плату, соединенную напрямую со вторым нижним соединением переходного интерфейса, причем вторая схема физически окружена комбинацией из переходного интерфейса сверху, печатной платы снизу и вторым нижним соединением сбоку от второй схемы.
2. Устройство по п.1, дополнительно содержащее первое сигнальное соединение между верхним соединением и первым нижним соединением.
3. Устройство по п.1, в котором на первой схеме больше контактов, чем на второй схеме.
4. Устройство по п.1, в котором вторая схема содержит функцию защиты, приспособленную по меньшей мере частично для обеспечения защиты первой схемы.
5. Устройство по п.1, в котором первая схема имеет более высокую степень интеграции, чем вторая схема.
6. Устройство по п.1, в котором печатная плата содержит множество сигнальных линий, которые не соединены со вторым нижним соединением и ограничены опорной поверхностью переходного интерфейса.
7. Устройство по п.1, в котором переходной интерфейс дополнительно содержит верхние тестовые соединения, обеспечивающие электрический доступ ко второй схеме.
8. Устройство по п.1, дополнительно содержащее теплоотвод.
9. Способ обеспечения устойчивости к попыткам несанкционированного доступа, содержащий этапы, на которых обеспечивают переходной интерфейс, у которого имеются верхняя и нижняя стороны, набор верхних соединений на верхней стороне, первый набор нижних соединений и второй набор нижних соединений на нижней стороне, причем первый набор нижних соединений окружен вторым набором нижних соединений; выполняют прямое соединение первой схемы с набором верхних соединений; выполняют прямое соединение второй схемы с первым набором нижних соединений; выполняют прямое соединение второго набора нижних соединений с печатной платой, посредством чего вторая схема окружена переходным интерфейсом, печатной платой и вторым набором нижних соединений.
10. Способ по п.9, в котором при обеспечении переходного интерфейса обеспечивают переходной интерфейс, имеющий по меньшей мере одно сигнальное соединение между набором верхних соединений и первым набором нижних соединений.
11. Способ по п.9, в котором при обеспечении переходного интерфейса обеспечивают переходной интерфейс с набором верхних соединений, включающим в себя контрольную точку, подключенную к первому набору нижних соединений.
12. Способ по п.9, дополнительно содержащий этап, на котором обеспечивают по меньшей мере одну сигнальную линию от печатной платы к первой схеме через вторую схему.
13. Способ по п.9, дополнительно содержащий этап, на котором первую и вторую схемы и переходной интерфейс заключают в оболочку.
14. Способ по п.9, дополнительно содержащий этап, на котором устанавливают тактовый генератор в нижней части переходного интерфейса.
15. Способ по п.9, дополнительно содержащий этап, на котором на второй схеме контролируют подачу электропитания на первую схему.
16. Способ по п.9, дополнительно содержащий этап, на котором на второй схеме управляют пропусканием передач сигналов на первую схему.
17. Способ по п.9, дополнительно содержащий этап, на котором проводят множество сигнальных линий под переходным интерфейсом, причем эти сигнальные линии отсоединены от второго набора нижних соединений.
18. Способ защиты компонента в электронном устройстве содержащий: окружение компонента множеством схемных компонентов, при этом по меньшей мере один из этого множества схемных компонентов имеет сигнальные соединения с упомянутым компонентом; управление работой по меньшей мере одного из упомянутого множества схемных компонентов посредством упомянутого компонента с использованием упомянутых сигнальных соединений с этим компонентом; деактивацию упомянутого по меньшей мере одного из упомянутого множества схемных компонентов при обнаружении попытки несанкционированного доступа к упомянутому компоненту или любому из упомянутого множества схемных компонентов.
19. Способ по п.18, в котором деактивация по меньшей мере одного из упомянутого множества схемных компонентов содержит вывод из строя сигнальной линии, ведущей к упомянутому по меньшей мере одному из упомянутого множества схемных компонентов.
20. Способ по п.18, в котором окружение компонента множеством схемных компонентов подразумевает окружение этого компонента и тактового генератора упомянутым множеством схемных компонентов.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/612,436 | 2006-12-18 | ||
US11/612,436 US7979721B2 (en) | 2004-11-15 | 2006-12-18 | Enhanced packaging for PC security |
Publications (1)
Publication Number | Publication Date |
---|---|
RU2009123162A true RU2009123162A (ru) | 2010-12-27 |
Family
ID=39536728
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2009123162/08A RU2009123162A (ru) | 2006-12-18 | 2007-12-18 | Улучшенная конструкция для защиты пк |
Country Status (6)
Country | Link |
---|---|
US (1) | US7979721B2 (ru) |
CN (1) | CN101558412A (ru) |
BR (1) | BRPI0718781A2 (ru) |
MX (1) | MX2009005409A (ru) |
RU (1) | RU2009123162A (ru) |
WO (1) | WO2008077051A1 (ru) |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7370212B2 (en) | 2003-02-25 | 2008-05-06 | Microsoft Corporation | Issuing a publisher use license off-line in a digital rights management (DRM) system |
US20060242406A1 (en) | 2005-04-22 | 2006-10-26 | Microsoft Corporation | Protected computing environment |
US8347078B2 (en) | 2004-10-18 | 2013-01-01 | Microsoft Corporation | Device certificate individualization |
US8464348B2 (en) | 2004-11-15 | 2013-06-11 | Microsoft Corporation | Isolated computing environment anchored into CPU and motherboard |
US8336085B2 (en) | 2004-11-15 | 2012-12-18 | Microsoft Corporation | Tuning product policy using observed evidence of customer behavior |
US8438645B2 (en) * | 2005-04-27 | 2013-05-07 | Microsoft Corporation | Secure clock with grace periods |
US8725646B2 (en) | 2005-04-15 | 2014-05-13 | Microsoft Corporation | Output protection levels |
US9363481B2 (en) | 2005-04-22 | 2016-06-07 | Microsoft Technology Licensing, Llc | Protected media pipeline |
US9436804B2 (en) * | 2005-04-22 | 2016-09-06 | Microsoft Technology Licensing, Llc | Establishing a unique session key using a hardware functionality scan |
US20060265758A1 (en) | 2005-05-20 | 2006-11-23 | Microsoft Corporation | Extensible media rights |
US8353046B2 (en) | 2005-06-08 | 2013-01-08 | Microsoft Corporation | System and method for delivery of a modular operating system |
FR2938953B1 (fr) * | 2008-11-21 | 2011-03-11 | Innova Card | Dispositif de protection d'un boitier de circuit integre electronique contre les intrusions par voie physique ou chimique. |
US8880968B2 (en) * | 2011-04-26 | 2014-11-04 | Texas Instruments Incorporated | Interposer having functional leads, TAP, trigger unit, and monitor circuitry |
AU2012256550B2 (en) | 2011-05-13 | 2016-08-25 | Samsung Electronics Co., Ltd. | Bit allocating, audio encoding and decoding |
JP5893351B2 (ja) * | 2011-11-10 | 2016-03-23 | キヤノン株式会社 | プリント回路板 |
US9426159B2 (en) * | 2014-09-26 | 2016-08-23 | Intel Corporation | Securing sensor data |
CN108780491A (zh) * | 2015-11-03 | 2018-11-09 | Ictk控股有限公司 | 安全装置及其操作方法 |
EP3376482B1 (en) * | 2017-03-17 | 2022-06-22 | Wincor Nixdorf International GmbH | Document of value processing device and method for operating a document of value processing device |
US10873446B2 (en) * | 2017-04-28 | 2020-12-22 | University Of South Florida | False key-controlled aggressive voltage scaling |
EP3840551A1 (en) * | 2019-12-20 | 2021-06-23 | ZKW Group GmbH | Car module |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE50004245D1 (de) | 1999-01-29 | 2003-12-04 | Infineon Technologies Ag | Kontaktlose chipkarte |
MXPA05006454A (es) | 2002-12-20 | 2005-08-19 | Nagracard Sa | Dispositivo de aseguramiento para conector de modulo de seguridad. |
US8464348B2 (en) | 2004-11-15 | 2013-06-11 | Microsoft Corporation | Isolated computing environment anchored into CPU and motherboard |
-
2006
- 2006-12-18 US US11/612,436 patent/US7979721B2/en active Active
-
2007
- 2007-12-18 BR BRPI0718781-5A patent/BRPI0718781A2/pt not_active Application Discontinuation
- 2007-12-18 CN CNA2007800465149A patent/CN101558412A/zh active Pending
- 2007-12-18 MX MX2009005409A patent/MX2009005409A/es not_active Application Discontinuation
- 2007-12-18 RU RU2009123162/08A patent/RU2009123162A/ru not_active Application Discontinuation
- 2007-12-18 WO PCT/US2007/087960 patent/WO2008077051A1/en active Application Filing
Also Published As
Publication number | Publication date |
---|---|
CN101558412A (zh) | 2009-10-14 |
BRPI0718781A2 (pt) | 2013-12-03 |
US7979721B2 (en) | 2011-07-12 |
MX2009005409A (es) | 2009-06-01 |
US20100037325A1 (en) | 2010-02-11 |
WO2008077051A1 (en) | 2008-06-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2009123162A (ru) | Улучшенная конструкция для защиты пк | |
DK0920714T3 (da) | Elektrisk eller elektronisk apparat | |
TW200509420A (en) | Heatsinking electronic devices | |
KR960705363A (ko) | 집적회로장치(integrated circuit device) | |
TW200603499A (en) | Alien next compensation for adjacently placed connectors | |
TW200601922A (en) | A printed circuit board and its fabrication method | |
WO2007005516A3 (en) | Connector-to-pad pcb translator for a tester and method of fabricatio | |
TW200723972A (en) | Circuit board module and forming method thereof | |
TW200710810A (en) | Signal transmission circuit, electro-optical device, and electronic apparatus | |
WO2009039263A3 (en) | Thin circuit module and method | |
MY122960A (en) | Method and apparatus for testing electronic devices | |
KR20000056973A (ko) | 컴퓨터섀시 식별 방법 | |
TW200833203A (en) | Electronic device with flip module having low height | |
ATE386419T1 (de) | Leiterplattenanordnung | |
TW200509461A (en) | Electrical connector | |
TW200603487A (en) | Connecting design of a flexible circuit board | |
KR200414686Y1 (ko) | 탄성고무 커넥터를 갖는 메모리 모듈. | |
TW200736632A (en) | Integrated circuit testing apparatus | |
US20100067187A1 (en) | Motherboard | |
TW200608655A (en) | Connector module | |
US8630834B2 (en) | Simulating apparatus for simulating integrated circuit | |
GB2405249B (en) | Holder for module and method therefor | |
US20100263918A1 (en) | Layout method and circuit board | |
TW200834092A (en) | Circuit boards including removable test point portions and configurable testing platforms | |
TW200518295A (en) | Conversion medium of chip stage |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
FA93 | Acknowledgement of application withdrawn (no request for examination) |
Effective date: 20101220 |