RU2008138297A - ANALOG OUTPUT OF TWO SIGNALS - Google Patents

ANALOG OUTPUT OF TWO SIGNALS Download PDF

Info

Publication number
RU2008138297A
RU2008138297A RU2008138297/09A RU2008138297A RU2008138297A RU 2008138297 A RU2008138297 A RU 2008138297A RU 2008138297/09 A RU2008138297/09 A RU 2008138297/09A RU 2008138297 A RU2008138297 A RU 2008138297A RU 2008138297 A RU2008138297 A RU 2008138297A
Authority
RU
Russia
Prior art keywords
current
channel
inputs
terminal
stabilizing
Prior art date
Application number
RU2008138297/09A
Other languages
Russian (ru)
Other versions
RU2389072C1 (en
Inventor
Николай Николаевич Прокопенко (RU)
Николай Николаевич Прокопенко
Даниил Николаевич Конев (RU)
Даниил Николаевич Конев
Петр Сергеевич Будяков (RU)
Петр Сергеевич Будяков
Original Assignee
Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экон
Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС")
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экон, Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС") filed Critical Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экон
Priority to RU2008138297/09A priority Critical patent/RU2389072C1/en
Publication of RU2008138297A publication Critical patent/RU2008138297A/en
Application granted granted Critical
Publication of RU2389072C1 publication Critical patent/RU2389072C1/en

Links

Landscapes

  • Amplifiers (AREA)

Abstract

Аналоговый перемножитель двух сигналов, содержащий множительную ячейку (1) на основе двух дифференциальных каскадов, имеющую первый (2) и второй (3) потенциальные входы канала «X», первый (4) и второй (5) токовые входы канала «Y», цепь нагрузки (6), связанную с первым (7) и вторым (8) токовыми выходами множительной ячейки (1), первый (9) и второй (10) токостабилизирующие двухполюсники, соединенные с соответствующими первым (4) и вторым (5) токовыми входами канала «Y», двухполюсный преобразователь (11) «сигнал канала «Y» - ток», связанный со вторым (5) токовым входом канала «Y», отличающийся тем, что первый (9) и второй (10) токостабилизирующие двухполюсники реализованы соответственно на основе первого (14) и второго (15) дополнительных транзисторов, базы которых связаны с источником напряжения смещения (16), а эмиттеры соединены с шиной (17) источника питания через вспомогательные двухполюсники (18) и (19), причем двухполюсный преобразователь (11) «сигнал канала «Y» - ток» включен между вторым (5) токовым входом канала «Y» и эмиттером первого (14) дополнительного транзистора.An analog multiplier of two signals, containing a multiplier cell (1) based on two differential stages, having the first (2) and second (3) potential inputs of the channel “X”, the first (4) and second (5) current inputs of the channel “Y”, load circuit (6) associated with the first (7) and second (8) current outputs of the multiplier cell (1), the first (9) and second (10) current-stabilizing two-terminal connected to the corresponding first (4) and second (5) current channel “Y” inputs, bipolar converter (11) “channel Y signal - current”, connected to the second (5) current input ohm channel “Y”, characterized in that the first (9) and second (10) current-stabilizing two-terminal devices are implemented respectively on the basis of the first (14) and second (15) additional transistors, the bases of which are connected to a bias voltage source (16), and emitters connected to the bus (17) of the power source through auxiliary two-terminal (18) and (19), and the two-pole converter (11) "channel signal" Y "- current" is connected between the second (5) current input of the channel "Y" and the emitter of the first ( 14) an additional transistor.

Claims (1)

Аналоговый перемножитель двух сигналов, содержащий множительную ячейку (1) на основе двух дифференциальных каскадов, имеющую первый (2) и второй (3) потенциальные входы канала «X», первый (4) и второй (5) токовые входы канала «Y», цепь нагрузки (6), связанную с первым (7) и вторым (8) токовыми выходами множительной ячейки (1), первый (9) и второй (10) токостабилизирующие двухполюсники, соединенные с соответствующими первым (4) и вторым (5) токовыми входами канала «Y», двухполюсный преобразователь (11) «сигнал канала «Y» - ток», связанный со вторым (5) токовым входом канала «Y», отличающийся тем, что первый (9) и второй (10) токостабилизирующие двухполюсники реализованы соответственно на основе первого (14) и второго (15) дополнительных транзисторов, базы которых связаны с источником напряжения смещения (16), а эмиттеры соединены с шиной (17) источника питания через вспомогательные двухполюсники (18) и (19), причем двухполюсный преобразователь (11) «сигнал канала «Y» - ток» включен между вторым (5) токовым входом канала «Y» и эмиттером первого (14) дополнительного транзистора. An analog multiplier of two signals, containing a multiplier cell (1) based on two differential stages, having the first (2) and second (3) potential inputs of the channel “X”, the first (4) and second (5) current inputs of the channel “Y”, load circuit (6) associated with the first (7) and second (8) current outputs of the multiplier cell (1), the first (9) and second (10) current-stabilizing two-terminal connected to the corresponding first (4) and second (5) current channel “Y” inputs, bipolar converter (11) “channel Y signal - current”, connected to the second (5) current input ohm channel “Y”, characterized in that the first (9) and second (10) current-stabilizing two-terminal devices are implemented respectively on the basis of the first (14) and second (15) additional transistors, the bases of which are connected to a bias voltage source (16), and emitters connected to the bus (17) of the power source through auxiliary two-terminal (18) and (19), and the two-pole converter (11) "channel signal" Y "- current" is connected between the second (5) current input of the channel "Y" and the emitter of the first ( 14) an additional transistor.
RU2008138297/09A 2008-09-25 2008-09-25 Analog multiplier of two signals RU2389072C1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2008138297/09A RU2389072C1 (en) 2008-09-25 2008-09-25 Analog multiplier of two signals

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2008138297/09A RU2389072C1 (en) 2008-09-25 2008-09-25 Analog multiplier of two signals

Publications (2)

Publication Number Publication Date
RU2008138297A true RU2008138297A (en) 2010-03-27
RU2389072C1 RU2389072C1 (en) 2010-05-10

Family

ID=42138141

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2008138297/09A RU2389072C1 (en) 2008-09-25 2008-09-25 Analog multiplier of two signals

Country Status (1)

Country Link
RU (1) RU2389072C1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2450353C1 (en) * 2011-04-13 2012-05-10 Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС") Analogue mixer of two signals with output cascode

Also Published As

Publication number Publication date
RU2389072C1 (en) 2010-05-10

Similar Documents

Publication Publication Date Title
KR100768240B1 (en) Voltage level converting circuit
RU2007144676A (en) DIFFERENTIAL NEGATIVE FEEDBACK SYMPHAS
ATE524874T1 (en) CONVERTER WITH DIFFERENTIAL INPUTS CONNECTED IN PARALLEL
US9246448B2 (en) Amplification circuit
RU2008135624A (en) FAST-OPERATING OPERATIONAL AMPLIFIER BASED ON "OVER" CASCODE
US11362669B2 (en) Track and hold circuit
RU2008138297A (en) ANALOG OUTPUT OF TWO SIGNALS
RU2008109765A (en) HIGH FREQUENCY DIFFERENTIAL AMPLIFIER
RU2008134978A (en) COMPLETE CASCODE DIFFERENTIAL AMPLIFIER WITH CONTROLLED AMPLIFICATION
RU2008132239A (en) CONTROLLED TWO-STAGE DIFFERENTIAL AMPLIFIER WITH NEGATIVE FEEDBACK ON SYMPHAS SIGNAL
US8493150B2 (en) Class-AB output stage
RU2008110769A (en) MULTIDIFFERENTIAL AMPLIFIER
RU2008103997A (en) CASCODE DIFFERENTIAL AMPLIFIER
CN104506151B (en) A kind of operational amplifier for medical electronics
JP2012114610A (en) Electronic circuit
RU2008109506A (en) CASCODE LOW VOLTAGE DIFFERENTIAL AMPLIFIER
RU2383099C2 (en) Differential amplifier with low-resistance inputs
RU2008138517A (en) ANALOG OUTPUT OF TWO SIGNALS
CN101958715B (en) Audio digital-to-analog converter
RU2008138006A (en) ANALOGUE VOLTAGE TERMINAL
RU2008113266A (en) CASCODE DIFFERENTIAL AMPLIFIER
RU2008134977A (en) CASKED DIFFERENTIAL AMPLIFIER WITH CONTROLLED AMPLIFICATION
RU2423779C1 (en) Differential amplifier with low-voltage input transistors
JP2018107641A (en) Balance output type amplifier
RU2008109771A (en) CASCODE DIFFERENTIAL AMPLIFIER

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20130926