RU2008114199A - Самосинхронный триггер с однофазным информационным входом - Google Patents
Самосинхронный триггер с однофазным информационным входом Download PDFInfo
- Publication number
- RU2008114199A RU2008114199A RU2008114199/09A RU2008114199A RU2008114199A RU 2008114199 A RU2008114199 A RU 2008114199A RU 2008114199/09 A RU2008114199/09 A RU 2008114199/09A RU 2008114199 A RU2008114199 A RU 2008114199A RU 2008114199 A RU2008114199 A RU 2008114199A
- Authority
- RU
- Russia
- Prior art keywords
- input
- inputs
- group
- output
- storage unit
- Prior art date
Links
- 238000006243 chemical reaction Methods 0.000 claims abstract 19
- 238000009434 installation Methods 0.000 claims 19
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/027—Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/08—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
- H03K19/094—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors
- H03K19/096—Synchronous circuits, i.e. using clock signals
- H03K19/0966—Self-timed logic
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Train Traffic Observation, Control, And Security (AREA)
- Logic Circuits (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
1. Самосинхронный триггер с однофазным информационным входом, содержащий блок хранения, однофазный информационный вход, вход управления, информационный выход и индикаторный выход, причем блок хранения имеет прямую и инверсную составляющие парафазного информационного входа, вход управления, информационный выход и индикаторный выход, информационный выход блока хранения подключен к информационному выходу триггера, прямая составляющая парафазного информационного входа блока хранения соединена с однофазным информационным входом триггера, индикаторный выход блока хранения подключен к индикаторному выходу триггера, отличающийся тем, что в него введен блок конвертирования информационного сигнала и сигнала управления, имеющий информационный вход, вход управления, информационный выход и выход сигнала управления, информационный вход блока конвертирования подключен к однофазному информационному входу триггера, вход управления блока конвертирования соединен с входом управления триггера, информационный выход блока конвертирования подключен к инверсной составляющей парафазного информационного входа блока хранения, выход сигнала управления блока конвертирования соединен с входом управления блока хранения. ! 2. Самосинхронный триггер с однофазным информационным входом по п.1, отличающийся тем, что в схему введены инверсные информационные выходы блока хранения и триггера, соединенные друг с другом. ! 3. Самосинхронный триггер с однофазным информационным входом по п.1 или 2, отличающийся тем, что в схему введен выход обратной связи, подключенный к выходу сигнала управления блока конвертирования. ! 4. Самосинхр�
Claims (29)
1. Самосинхронный триггер с однофазным информационным входом, содержащий блок хранения, однофазный информационный вход, вход управления, информационный выход и индикаторный выход, причем блок хранения имеет прямую и инверсную составляющие парафазного информационного входа, вход управления, информационный выход и индикаторный выход, информационный выход блока хранения подключен к информационному выходу триггера, прямая составляющая парафазного информационного входа блока хранения соединена с однофазным информационным входом триггера, индикаторный выход блока хранения подключен к индикаторному выходу триггера, отличающийся тем, что в него введен блок конвертирования информационного сигнала и сигнала управления, имеющий информационный вход, вход управления, информационный выход и выход сигнала управления, информационный вход блока конвертирования подключен к однофазному информационному входу триггера, вход управления блока конвертирования соединен с входом управления триггера, информационный выход блока конвертирования подключен к инверсной составляющей парафазного информационного входа блока хранения, выход сигнала управления блока конвертирования соединен с входом управления блока хранения.
2. Самосинхронный триггер с однофазным информационным входом по п.1, отличающийся тем, что в схему введены инверсные информационные выходы блока хранения и триггера, соединенные друг с другом.
3. Самосинхронный триггер с однофазным информационным входом по п.1 или 2, отличающийся тем, что в схему введен выход обратной связи, подключенный к выходу сигнала управления блока конвертирования.
4. Самосинхронный триггер с однофазным информационным входом по п.1, отличающийся тем, что блок конвертирования содержит инвертор и элемент И-ИЛИ-НЕ, вход инвертора подключен к информационному входу блока конвертирования и второму входу первой группы входов И элемента И-ИЛИ-НЕ, а выход инвертора соединен с информационным выходом блока конвертирования и с первым входом первой группы входов И элемента И-ИЛИ-НЕ, вход управления блока конвертирования соединен с входом второй группы входов И элемента И-ИЛИ-НЕ, выход которого подключен к выходу управления блока конвертирования.
5. Самосинхронный триггер с однофазным информационным входом по п.1, отличающийся тем, что блок конвертирования содержит инвертор и элемент ИЛИ-И-НЕ, вход инвертора подключен к информационному входу блока конвертирования и второму входу первой группы входов ИЛИ элемента ИЛИ-И-НЕ, а выход инвертора соединен с информационным выходом блока конвертирования и с первым входом первой группы входов ИЛИ элемента ИЛИ-И-НЕ, вход управления блока конвертирования соединен с входом второй группы входов ИЛИ элемента ИЛИ-И-НЕ, выход которого подключен к выходу управления блока конвертирования.
6. Самосинхронный триггер с однофазным информационным входом по п.4, причем блок хранения содержит три элемента И-ИЛИ-НЕ, прямая составляющая парафазного информационного входа блока хранения подключена к первым входам первых групп входов И второго и третьего элементов И-ИЛИ-НЕ, инверсная составляющая парафазного информационного входа блока хранения подключена к первым входам первой группы входов И первого элемента И-ИЛИ-НЕ и второй группы входов И третьего элемента И-ИЛИ-НЕ, вход управления блока хранения соединен со вторыми входами первых групп входов И первого и второго элементов И-ИЛИ-НЕ и третьими входами первой и второй групп входов И третьего элемента И-ИЛИ-НЕ, выход первого элемента И-ИЛИ-НЕ подключен к входу второй группы входов И второго элемента И-ИЛИ-НЕ, второму входу первой группы входов И третьего элемента И-ИЛИ-НЕ и информационному выходу блока хранения, выход второго элемента И-ИЛИ-НЕ подключен к входу второй группы входов И первого элемента И-ИЛИ-НЕ и второму входу второй группы входов И третьего элемента И-ИЛИ-НЕ, выход которого подключен к индикаторному выходу блока хранения, отличающийся тем, что в схему введены вход установки нуля и инверсный информационный выход блока хранения, во вторую группу входов И второго элемента И-ИЛИ-НЕ блока хранения введен второй вход, подключенный к входу установки нуля, а инверсный информационный выход блока хранения подключен к выходу второго элемента И-ИЛИ-НЕ.
7. Самосинхронный триггер с однофазным информационным входом по п.4, причем блок хранения содержит три элемента И-ИЛИ-НЕ, прямая составляющая парафазного информационного входа блока хранения подключена к первым входам первых групп входов И второго и третьего элемента И-ИЛИ-НЕ, инверсная составляющая парафазного информационного входа блока хранения подключена к первым входам первой группы входов И первого элемента И-ИЛИ-НЕ и второй группы входов И третьего элемента И-ИЛИ-НЕ, вход управления блока хранения соединен со вторыми входами первых групп входов И первого и второго элементов И-ИЛИ-НЕ и третьими входами первой и второй групп входов И третьего элемента И-ИЛИ-НЕ, выход первого элемента И-ИЛИ-НЕ подключен к входу второй группы входов И второго элемента И-ИЛИ-НЕ, второму входу первой группы входов И третьего элемента И-ИЛИ-НЕ и информационному выходу блока хранения, выход второго элемента И-ИЛИ-НЕ подключен к входу второй группы входов И первого элемента И-ИЛИ-НЕ и второму входу второй группы входов И третьего элемента И-ИЛИ-НЕ, выход которого подключен к индикаторному выходу блока хранения, отличающийся тем, что в схему введены вход установки единицы и инверсный информационный выход блока хранения, во вторую группу входов И первого элемента И-ИЛИ-НЕ блока хранения введен второй вход, подключенный к входу установки единицы, а инверсный информационный выход блока хранения подключен к выходу второго элемента И-ИЛИ-НЕ.
8. Самосинхронный триггер с однофазным информационным входом по п.6, отличающийся тем, что в него введен вход установки единицы и во вторую группу входов И первого элемента И-ИЛИ-НЕ блока хранения введен второй вход, подключенный к входу установки единицы.
9. Самосинхронный триггер с однофазным информационным входом по п.5, причем блок хранения содержит три элемента ИЛИ-И-НЕ, прямая составляющая парафазного информационного входа блока хранения подключена к первым входам первых групп входов ИЛИ второго и третьего элементов ИЛИ-И-НЕ, инверсная составляющая парафазного информационного входа блока хранения подключена к первым входам первой группы входов ИЛИ первого элемента ИЛИ-И-НЕ и второй группы входов ИЛИ третьего элемента ИЛИ-И-НЕ, вход управления блока хранения соединен со вторыми входами первых групп входов ИЛИ первого и второго элементов ИЛИ-И-НЕ и третьими входами первой и второй групп входов ИЛИ третьего элемента ИЛИ-И-НЕ, выход первого элемента ИЛИ-И-НЕ подключен к входу второй группы входов ИЛИ второго элемента ИЛИ-И-НЕ, второму входу первой группы входов ИЛИ третьего элемента ИЛИ-И-НЕ и информационному выходу блока хранения, выход второго элемента ИЛИ-И-НЕ подключен к входу второй группы входов ИЛИ первого элемента ИЛИ-И-НЕ и второму входу второй группы входов ИЛИ третьего элемента ИЛИ-И-НЕ, выход которого подключен к индикаторному выходу блока хранения, отличающийся тем, что в схему введены вход установки нуля и инверсный информационный выход блока хранения, во вторую группу входов ИЛИ первого элемента ИЛИ-И-НЕ блока хранения введен второй вход, подключенный к входу установки нуля, а инверсный информационный выход блока хранения подключен к выходу второго элемента ИЛИ-И-НЕ.
10. Самосинхронный триггер с однофазным информационным входом по п.5, причем блок хранения содержит три элемента ИЛИ-И-НЕ, прямая составляющая парафазного информационного входа блока хранения подключена к первым входам первой группы входов ИЛИ второго элемента ИЛИ-И-НЕ и первой группы входов ИЛИ третьего элемента ИЛИ-И-НЕ, инверсная составляющая парафазного информационного входа блока хранения подключена к первым входам первой группы входов ИЛИ первого элемента ИЛИ-И-НЕ и второй группы входов ИЛИ третьего элемента ИЛИ-И-НЕ, вход управления блока хранения соединен со вторыми входами первых групп входов ИЛИ первого и второго элементов ИЛИ-И-НЕ и третьими входами первой и второй групп входов ИЛИ третьего элемента ИЛИ-И-НЕ, выход первого элемента ИЛИ-И-НЕ подключен к входу второй группы входов ИЛИ второго элемента ИЛИ-И-НЕ, второму входу первой группы входов ИЛИ третьего элемента ИЛИ-И-НЕ и информационному выходу блока хранения, выход второго элемента ИЛИ-И-НЕ подключен к входу второй группы входов ИЛИ первого элемента ИЛИ-И-НЕ и второму входу второй группы входов ИЛИ третьего элемента ИЛИ-И-НЕ, выход которого подключен к индикаторному выходу блока хранения, отличающийся тем, что в схему введены вход установки единицы и инверсный информационный выход блока хранения, во вторую группу входов ИЛИ второго элемента ИЛИ-И-НЕ блока хранения введен второй вход, подключенный к входу установки единицы, а инверсный информационный выход блока хранения подключен к выходу второго элемента ИЛИ-И-НЕ.
11. Самосинхронный триггер с однофазным информационным входом по п.9, отличающийся тем, что в него введен вход установки единицы и во вторую группу входов ИЛИ второго элемента ИЛИ-И-НЕ блока хранения введен второй вход, подключенный к входу установки единицы.
12. Самосинхронный триггер с однофазным информационным входом по п.4, причем блок хранения содержит три элемента И-ИЛИ-НЕ, два элемента ИЛИ-И-НЕ, прямая составляющая парафазного информационного входа блока хранения подключена к первому входу первой группы входов И первого элемента И-ИЛИ-НЕ и второму входу третьей группы входов И третьего элемента И-ИЛИ-НЕ, инверсная составляющая парафазного информационного входа блока хранения подключена к первому входу первой группы входов И второго элемента И-ИЛИ-НЕ и второму входу второй группы входов И третьего элемента И-ИЛИ-НЕ, вход управления блока хранения соединен со вторыми входами первых групп входов И первого и второго элементов И-ИЛИ-НЕ и первых групп входов ИЛИ первого и второго элементов ИЛИ-И-НЕ, с третьим входом второй группы входов И и первым входом третьей группы входов И третьего элемента И-ИЛИ-НЕ, выход первого элемента И-ИЛИ-НЕ подключен ко второму входу первой группы входов И и первому входу второй группы входов И третьего элемента И-ИЛИ-НЕ, входу второй группы входов И второго элемента И-ИЛИ-НЕ и первому входу первой группы входов ИЛИ первого элемента ИЛИ-И-НЕ, выход которого соединен с входом второй группы входов ИЛИ второго элемента ИЛИ-И-НЕ, первым входом первой группы входов И третьего элемента И-ИЛИ-НЕ и информационным выходом блока хранения, выход второго элемента И-ИЛИ-НЕ соединен с третьим входом третьей группы входов И и первым входом четвертой группы входов И третьего элемента И-ИЛИ-НЕ, входом второй группы входов И первого элемента И-ИЛИ-НЕ и первым входом первой группы входов ИЛИ второго элемента ИЛИ-И-НЕ, выход которого соединен с входом второй группы входов ИЛИ первого элемента ИЛИ-И-НЕ и вторым входом четвертой группы входов И третьего элемента И-ИЛИ-НЕ, выход которого подключен к индикаторному выходу блока хранения, отличающийся тем, что в него введены вход установки нуля и инверсный информационный выход блока хранения, во вторую группу входов И первого элемента И-ИЛИ-НЕ блока хранения введен второй вход, подключенный к входу установки нуля, а инверсный информационный выход блока хранения подключен к выходу второго элемента ИЛИ-И-НЕ.
13. Самосинхронный триггер с однофазным информационным входом по п.4, причем блок хранения содержит три элемента И-ИЛИ-НЕ, два элемента ИЛИ-И-НЕ, прямая составляющая парафазного информационного входа блока хранения подключена к первому входу первой группы входов И первого элемента И-ИЛИ-НЕ и второму входу третьей группы входов И третьего элемента И-ИЛИ-НЕ, инверсная составляющая парафазного информационного входа блока хранения подключена к первому входу первой группы входов И второго элемента И-ИЛИ-НЕ и второму входу второй группы входов И третьего элемента И-ИЛИ-НЕ, вход управления блока хранения соединен со вторыми входами первых групп входов И первого и второго элементов И-ИЛИ-НЕ и первых групп входов ИЛИ первого и второго элементов ИЛИ-И-НЕ, с третьим входом второй группы входов И и первым входом третьей группы входов И третьего элемента И-ИЛИ-НЕ, выход первого элемента И-ИЛИ-НЕ подключен ко второму входу первой группы входов И и первому входу второй группы входов И третьего элемента И-ИЛИ-НЕ, входу второй группы входов И второго элемента И-ИЛИ-НЕ и первому входу первой группы входов ИЛИ первого элемента ИЛИ-И-НЕ, выход которого соединен с входом второй группы входов ИЛИ второго элемента ИЛИ-И-НЕ, первым входом первой группы входов И третьего элемента И-ИЛИ-НЕ и информационным выходом блока хранения, выход второго элемента И-ИЛИ-НЕ соединен с третьим входом третьей группы входов И и первым входом четвертой группы входов И третьего элемента И-ИЛИ-НЕ, входом второй группы входов И первого элемента И-ИЛИ-НЕ и первым входом первой группы входов ИЛИ второго элемента ИЛИ-И-НЕ, выход которого соединен с входом второй группы входов ИЛИ первого элемента ИЛИ-И-НЕ и вторым входом четвертой группы входов И третьего элемента И-ИЛИ-НЕ, выход которого подключен к индикаторному выходу блока хранения, отличающийся тем, что в него введены вход установки единицы и инверсный информационный выход блока хранения, во вторую группу входов И второго элемента И-ИЛИ-НЕ блока хранения введен второй вход, подключенный к входу установки единицы, а инверсный информационный выход блока хранения подключен к выходу второго элемента ИЛИ-И-НЕ.
14. Самосинхронный триггер с однофазным информационным входом по п.12, отличающийся тем, что в него введен вход установки единицы и во вторую группу входов И второго элемента И-ИЛИ-НЕ блока хранения введен второй вход, подключенный к входу установки единицы.
15. Самосинхронный триггер с однофазным информационным входом по п.12, отличающийся тем, что в первую и четвертую группы входов И третьего элемента И-ИЛИ-НЕ блока хранения введены третьи входы, подключенные к входу установки нуля.
16. Самосинхронный триггер с однофазным информационным входом по п.13, отличающийся тем, что в первую и четвертую группы входов И третьего элемента И-ИЛИ-НЕ блока хранения введены третьи входы, подключенные к входу установки единицы.
17. Самосинхронный триггер с однофазным информационным входом по п.14, отличающийся тем, что в первую и четвертую группы входов И третьего элемента И-ИЛИ-НЕ блока хранения введены третьи и четвертые входы, подключенные к входам установки нуля и установки единицы соответственно.
18. Самосинхронный триггер с однофазным информационным входом по п.5, причем блок хранения содержит три элемента ИЛИ-И-НЕ, два элемента И-ИЛИ-НЕ, прямая составляющая парафазного информационного входа блока хранения подключена к первому входу первой группы входов ИЛИ первого элемента ИЛИ-И-НЕ и второму входу третьей группы входов ИЛИ третьего элемента ИЛИ-И-НЕ, инверсная составляющая парафазного информационного входа блока хранения подключена к первому входу первой группы входов ИЛИ второго элемента ИЛИ-И-НЕ и второму входу второй группы входов ИЛИ третьего элемента ИЛИ-И-НЕ, вход управления блока хранения соединен со вторыми входами первых групп входов ИЛИ первого и второго элементов ИЛИ-И-НЕ и первых групп входов И первого и второго элементов И-ИЛИ-НЕ, с третьим входом второй группы входов ИЛИ и первым входом третьей группы входов ИЛИ третьего элемента ИЛИ-И-НЕ, выход первого элемента ИЛИ-И-НЕ подключен ко второму входу первой группы входов ИЛИ и первому входу второй группы входов ИЛИ третьего элемента ИЛИ-И-НЕ, входу второй группы входов ИЛИ второго элемента ИЛИ-И-НЕ и первому входу первой группы входов И первого элемента И-ИЛИ-НЕ, выход которого соединен с входом второй группы входов И второго элемента И-ИЛИ-НЕ, первым входом первой группы входов ИЛИ третьего элемента ИЛИ-И-НЕ и информационным выходом блока хранения, выход второго элемента ИЛИ-И-НЕ соединен с третьим входом третьей группы входов ИЛИ и первым входом четвертой группы входов ИЛИ третьего элемента ИЛИ-И-НЕ, входом второй группы входов ИЛИ первого элемента ИЛИ-И-НЕ и первым входом первой группы входов И второго элемента И-ИЛИ-НЕ, выход которого соединен с входом второй группы входов И первого элемента И-ИЛИ-НЕ и вторым входом четвертой группы входов ИЛИ третьего элемента ИЛИ-И-НЕ, выход которого подключен к индикаторному выходу блока хранения, отличающийся тем, что в него введены вход установки нуля и инверсный информационный выход блока хранения, во вторую группу входов ИЛИ второго элемента ИЛИ-И-НЕ блока хранения введен второй вход, подключенный к входу установки нуля, а инверсный информационный выход блока хранения подключен к выходу второго элемента И-ИЛИ-НЕ.
19. Самосинхронный триггер с однофазным информационным входом по п.5, причем блок хранения содержит три элемента ИЛИ-И-НЕ, два элемента И-ИЛИ-НЕ, прямая составляющая парафазного информационного входа блока хранения подключена к первому входу первой группы входов ИЛИ первого элемента ИЛИ-И-НЕ и второму входу третьей группы входов ИЛИ третьего элемента ИЛИ-И-НЕ, инверсная составляющая парафазного информационного входа блока хранения подключена к первому входу первой группы входов ИЛИ второго элемента ИЛИ-И-НЕ и второму входу второй группы входов ИЛИ третьего элемента ИЛИ-И-НЕ, вход управления блока хранения соединен со вторыми входами первых групп входов ИЛИ первого и второго элементов ИЛИ-И-НЕ и первых групп входов И первого и второго элементов И-ИЛИ-НЕ, с третьим входом второй группы входов ИЛИ и первым входом третьей группы входов ИЛИ третьего элемента ИЛИ-И-НЕ, выход первого элемента ИЛИ-И-НЕ подключен ко второму входу первой группы входов ИЛИ и первому входу второй группы входов ИЛИ третьего элемента ИЛИ-И-НЕ, входу второй группы входов ИЛИ второго элемента ИЛИ-И-НЕ и первому входу первой группы входов И первого элемента И-ИЛИ-НЕ, выход которого соединен с входом второй группы входов И второго элемента И-ИЛИ-НЕ, первым входом первой группы входов ИЛИ третьего элемента ИЛИ-И-НЕ и информационным выходом блока хранения, выход второго элемента ИЛИ-И-НЕ соединен с третьим входом третьей группы входов ИЛИ и первым входом четвертой группы входов ИЛИ третьего элемента ИЛИ-И-НЕ, входом второй группы входов ИЛИ первого элемента ИЛИ-И-НЕ и первым входом первой группы входов И второго элемента И-ИЛИ-НЕ, выход которого соединен с входом второй группы входов И первого элемента И-ИЛИ-НЕ и вторым входом четвертой группы входов ИЛИ третьего элемента ИЛИ-И-НЕ, выход которого подключен к индикаторному выходу блока хранения, отличающийся тем, что в него введены вход установки единицы и инверсный информационный выход блока хранения, во вторую группу входов ИЛИ первого элемента ИЛИ-И-НЕ блока хранения введен второй вход, подключенный к входу установки единицы, а инверсный информационный выход блока хранения подключен к выходу второго элемента И-ИЛИ-НЕ.
20. Самосинхронный триггер с однофазным информационным входом по п.18, отличающийся тем, что в него введен вход установки единицы и во вторую группу входов ИЛИ первого элемента ИЛИ-И-НЕ блока хранения введен второй вход, подключенный к входу установки единицы.
21. Самосинхронный триггер с однофазным информационным входом по п.18, отличающийся тем, что в первую и четвертую группы входов ИЛИ третьего элемента ИЛИ-И-НЕ блока хранения введены третьи входы, подключенные к входу установки нуля.
22. Самосинхронный триггер с однофазным информационным входом по п.19, отличающийся тем, что в первую и четвертую группы входов ИЛИ третьего элемента ИЛИ-И-НЕ блока хранения введены третьи входы, подключенные к входу установки единицы.
23. Самосинхронный триггер с однофазным информационным входом по п.20, отличающийся тем, что в первую и четвертую группы входов ИЛИ третьего элемента ИЛИ-И-НЕ блока хранения введены третьи и четвертые входы, подключенные к входам установки нуля и установки единицы соответственно.
24. Самосинхронный триггер с однофазным информационным входом по п.6 или 15, отличающийся тем, что в него введены второй индикаторный выход и элемент ИЛИ-НЕ, причем первый и второй входы элемента ИЛИ-НЕ подключены к информационному выходу блока хранения и к входу установки нуля соответственно, а его выход соединен со вторым индикаторным выходом.
25. Самосинхронный триггер с однофазным информационным входом по п.7 или 16, отличающийся тем, что в него введены второй индикаторный выход и элемент ИЛИ-НЕ, причем первый и второй входы элемента ИЛИ-НЕ подключены к инверсному информационному выходу блока хранения и к входу установки единицы соответственно, а его выход соединен со вторым индикаторным выходом.
26. Самосинхронный триггер с однофазным информационным входом по п.8 или 17, отличающийся тем, что в него введены второй и третий индикаторные выходы и два элемента ИЛИ-НЕ, причем первый и второй входы первого элемента ИЛИ-НЕ подключены к информационному выходу блока хранения и к входу установки нуля соответственно, а его выход соединен со вторым индикаторным выходом, первый и второй входы второго элемента ИЛИ-НЕ подключены к инверсному информационному выходу блока хранения и к входу установки единицы соответственно, а его выход соединен с третьим индикаторным выходом.
27. Самосинхронный триггер с однофазным информационным входом по п.9 или 21, отличающийся тем, что в него введены второй индикаторный выход и элемент И-НЕ, причем первый и второй входы элемента И-НЕ подключены к инверсному информационному выходу блока хранения и к входу установки нуля соответственно, а его выход соединен со вторым индикаторным выходом.
28. Самосинхронный триггер с однофазным информационным входом по п.10 или 22, отличающийся тем, что в него введены второй индикаторный выход и элемент И-НЕ, причем первый и второй входы элемента И-НЕ подключены к информационному выходу блока хранения и к входу установки единицы соответственно, а его выход соединен со вторьм индикаторным выходом.
29. Самосинхронный триггер с однофазным информационным входом по п.11 или 23, отличающийся тем, что в него введены второй и третий индикаторные выходы и два элемента И-НЕ, причем первый и второй входы первого элемента И-НЕ подключены к инверсному информационному выходу блока хранения и к входу установки нуля соответственно, а его выход соединен со вторым индикаторным выходом, первый и второй входы второго элемента И-НЕ подключены к информационному выходу блока хранения и к входу установки единицы соответственно, а его выход соединен с третьим индикаторным выходом.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2008114199/09A RU2405246C2 (ru) | 2008-04-15 | 2008-04-15 | Самосинхронный триггер с однофазным информационным входом |
US12/937,909 US8324938B2 (en) | 2008-04-15 | 2009-04-13 | Self-timed trigger circuit with single-rail data input |
PCT/RU2009/000175 WO2009128746A1 (en) | 2008-04-15 | 2009-04-13 | Self-timed trigger with single-rail data input |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2008114199/09A RU2405246C2 (ru) | 2008-04-15 | 2008-04-15 | Самосинхронный триггер с однофазным информационным входом |
Publications (2)
Publication Number | Publication Date |
---|---|
RU2008114199A true RU2008114199A (ru) | 2009-10-20 |
RU2405246C2 RU2405246C2 (ru) | 2010-11-27 |
Family
ID=41199308
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2008114199/09A RU2405246C2 (ru) | 2008-04-15 | 2008-04-15 | Самосинхронный триггер с однофазным информационным входом |
Country Status (3)
Country | Link |
---|---|
US (1) | US8324938B2 (ru) |
RU (1) | RU2405246C2 (ru) |
WO (1) | WO2009128746A1 (ru) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
AT14820U1 (de) * | 2015-06-30 | 2016-07-15 | Secop Gmbh | Verbindungsbauteil eines Kältemittel Verdichters |
RU2611236C1 (ru) * | 2015-11-12 | 2017-02-21 | Общество с ограниченной ответственностью "Юник Ай Сиз" | Энергоэффективный низковольтный кмоп-триггер |
RU2725778C1 (ru) * | 2019-12-20 | 2020-07-06 | Федеральное государственное учреждение "Федеральный исследовательский центр "Информатика и управление" Российской академии наук" (ФИЦ ИУ РАН) | Устройство сбоеустойчивого разряда самосинхронного регистра хранения |
RU2733263C1 (ru) * | 2020-03-06 | 2020-10-01 | Федеральное государственное учреждение "Федеральный исследовательский центр "Информатика и управление" Российской академии наук" (ФИЦ ИУ РАН) | Устройство сбоеустойчивого разряда самосинхронного регистра хранения |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5327019A (en) * | 1992-07-30 | 1994-07-05 | Alcatel Network Systems, Inc. | Double edge single data flip-flop circuitry |
US6617901B1 (en) * | 2001-04-27 | 2003-09-09 | Cypress Semiconductor Corp. | Master/dual-slave D type flip-flop |
DE10250866B4 (de) * | 2002-10-31 | 2009-01-02 | Qimonda Ag | D-Flipflop |
WO2005022746A1 (en) * | 2003-09-03 | 2005-03-10 | Koninklijke Philips Electronics N.V. | A static latch |
US20060190852A1 (en) * | 2005-01-12 | 2006-08-24 | Sotiriou Christos P | Asynchronous, multi-rail, asymmetric-phase, static digital logic with completion detection and method for designing the same |
RU2319297C1 (ru) * | 2006-08-09 | 2008-03-10 | Институт проблем информатики Российской академии наук (ИПИ РАН) | D-триггер с самосинхронной предустановкой |
RU2365031C1 (ru) * | 2007-11-12 | 2009-08-20 | Институт проблем информатики Российской академии наук (ИПИ РАН) | Самосинхронный двухтактный d-триггер с высоким активным уровнем сигнала управления |
RU2366080C2 (ru) * | 2007-11-12 | 2009-08-27 | Институт проблем информатики Российской академии наук (ИПИ РАН) | Самосинхронный двухтактный d-триггер с низким активным уровнем сигнала управления |
RU2362267C1 (ru) * | 2007-11-12 | 2009-07-20 | Институт проблем информатики Российской академии наук (ИПИ РАН) | Самосинхронный однотактный d-триггер с низким активным уровнем сигнала управления |
RU2362266C1 (ru) * | 2007-11-12 | 2009-07-20 | Институт проблем информатики Российской академии наук (ИПИ РАН) | Самосинхронный однократный d-триггер с высоким активным уровнем сигнала управления |
US7739628B2 (en) * | 2008-02-15 | 2010-06-15 | Achronix Semiconductor Corporation | Synchronous to asynchronous logic conversion |
-
2008
- 2008-04-15 RU RU2008114199/09A patent/RU2405246C2/ru active
-
2009
- 2009-04-13 WO PCT/RU2009/000175 patent/WO2009128746A1/en active Application Filing
- 2009-04-13 US US12/937,909 patent/US8324938B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
RU2405246C2 (ru) | 2010-11-27 |
WO2009128746A1 (en) | 2009-10-22 |
US20110043252A1 (en) | 2011-02-24 |
US8324938B2 (en) | 2012-12-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
ATE529938T1 (de) | Abwärtswandler mit mehreren ausgängen | |
RU2009124990A (ru) | Самосинхронный rs-триггер с повышенной помехоустойчивостью (варианты) | |
RU2008114199A (ru) | Самосинхронный триггер с однофазным информационным входом | |
JP2017505898A5 (ru) | ||
RU2007141583A (ru) | Самосинхронный однотактный d-триггер с высоким активным уровнем сигнала управления | |
ATE521123T1 (de) | Photovoltaiksystem | |
ATE449462T1 (de) | Frequenzteilerschaltungen | |
MX2015013984A (es) | Dispositivo de conversion de energia. | |
RU2007141584A (ru) | Самосинхронный однотактный d-триггер с низким активным уровнем сигнала управления | |
RU2007141585A (ru) | Самосинхронный двухтактный d-триггер с высоким активным уровнем сигнала управления | |
MX2018004491A (es) | Convertidor de energia. | |
RU2007141586A (ru) | Самосинхронный двухтактный d-триггер с низким активным уровнем сигнала управления | |
RU2011129015A (ru) | Формирователь парафазного сигнала с низким активным уровнем входа управления | |
EP2645568A3 (en) | Variable delay circuit | |
TW200640144A (en) | Clock generating method and circuit thereof | |
RU2434318C1 (ru) | Комбинированный г-триггер с единичным спейсером | |
RU2010122360A (ru) | Нулевой радиометр | |
RU2008135091A (ru) | Однотактный самосинхронный rs-триггер с предустановкой и входом управления | |
RU2007142220A (ru) | Комбинированный г-триггер с единичным спейсером | |
RU2007142219A (ru) | Комбинированный г-триггер с нулевым спейсером | |
RU2008135090A (ru) | Однотактный самосинхронный rs-триггер с предустановкой | |
RU2366081C1 (ru) | Г-триггер с парафазными входами с нулевым спейсером | |
RU2007137779A (ru) | Самосинхронный d-триггер | |
DE60333009D1 (de) | Filterstruktur für iterative signalverarbeitung | |
Brich et al. | The digital signal processing using fpga |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PD4A | Correction of name of patent owner | ||
PD4A | Correction of name of patent owner |