RU2007142219A - Комбинированный г-триггер с нулевым спейсером - Google Patents
Комбинированный г-триггер с нулевым спейсером Download PDFInfo
- Publication number
- RU2007142219A RU2007142219A RU2007142219/09A RU2007142219A RU2007142219A RU 2007142219 A RU2007142219 A RU 2007142219A RU 2007142219/09 A RU2007142219/09 A RU 2007142219/09A RU 2007142219 A RU2007142219 A RU 2007142219A RU 2007142219 A RU2007142219 A RU 2007142219A
- Authority
- RU
- Russia
- Prior art keywords
- input
- group
- inputs
- output
- combined
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
Abstract
1. Комбинированный Г-триггер с нулевым спейсером, содержащий три входа, логический элемент с инверсией и выход, причем выход логического элемента с инверсией подключен к выходу триггера, отличающийся тем, что в схему введен элемент ИЛИ-И-ИЛИ-НЕ, первые два входа являются прямой и инверсной составляющими парафазного входа, третий вход является инфазным входом триггера, первый и второй входы первой и третьей групп входов ИЛИ элемента ИЛИ-И-ИЛИ-НЕ подключены к прямой и инверсной составляющим парафазного входа триггера, вход второй группы входов ИЛИ и третий вход третьей группы входов ИЛИ элемента ИЛИ-И-ИЛИ-НЕ соединены с инфазным входом, вход четвертой группы входов ИЛИ элемента ИЛИ-И-ИЛИ-НЕ подключен к выходу триггера, выход элемента ИЛИ-И-ИЛИ-НЕ соединен с входом логического элемента с инверсией, первая и вторая группы входов ИЛИ элемента ИЛИ-И-ИЛИ-НЕ объединены в первую группу И элемента ИЛИ-И-ИЛИ-НЕ, третья и четвертая группы входов ИЛИ элемента ИЛИ-И-ИЛИ-НЕ объединены во вторую группу И элемента ИЛИ-И-ИЛИ-НЕ, первая и вторая группы И элемента ИЛИ-И-ИЛИ-НЕ объединены в выходную группу ИЛИ элемента ИЛИ-И-ИЛИ-НЕ. ! 2. Комбинированный Г-триггер с нулевым спейсером по п.1, отличающийся тем, что в схему введены второй инфазный вход, четвертый вход в третью группу входов ИЛИ элемента ИЛИ-И-ИЛИ-НЕ и пятая группа входов ИЛИ в элемент ИЛИ-И-ИЛИ-НЕ, второй инфазный вход подключен к входу пятой группы входов ИЛИ и четвертому входу третьей группы входов ИЛИ элемента ИЛИ-И-ИЛИ-НЕ, пятая группа входов ИЛИ объединена в первую группу И вместе с первой и второй группами входов ИЛИ элемента ИЛИ-И-ИЛИ-НЕ. ! 3. Комбинированный Г-триггер с нулевым
Claims (8)
1. Комбинированный Г-триггер с нулевым спейсером, содержащий три входа, логический элемент с инверсией и выход, причем выход логического элемента с инверсией подключен к выходу триггера, отличающийся тем, что в схему введен элемент ИЛИ-И-ИЛИ-НЕ, первые два входа являются прямой и инверсной составляющими парафазного входа, третий вход является инфазным входом триггера, первый и второй входы первой и третьей групп входов ИЛИ элемента ИЛИ-И-ИЛИ-НЕ подключены к прямой и инверсной составляющим парафазного входа триггера, вход второй группы входов ИЛИ и третий вход третьей группы входов ИЛИ элемента ИЛИ-И-ИЛИ-НЕ соединены с инфазным входом, вход четвертой группы входов ИЛИ элемента ИЛИ-И-ИЛИ-НЕ подключен к выходу триггера, выход элемента ИЛИ-И-ИЛИ-НЕ соединен с входом логического элемента с инверсией, первая и вторая группы входов ИЛИ элемента ИЛИ-И-ИЛИ-НЕ объединены в первую группу И элемента ИЛИ-И-ИЛИ-НЕ, третья и четвертая группы входов ИЛИ элемента ИЛИ-И-ИЛИ-НЕ объединены во вторую группу И элемента ИЛИ-И-ИЛИ-НЕ, первая и вторая группы И элемента ИЛИ-И-ИЛИ-НЕ объединены в выходную группу ИЛИ элемента ИЛИ-И-ИЛИ-НЕ.
2. Комбинированный Г-триггер с нулевым спейсером по п.1, отличающийся тем, что в схему введены второй инфазный вход, четвертый вход в третью группу входов ИЛИ элемента ИЛИ-И-ИЛИ-НЕ и пятая группа входов ИЛИ в элемент ИЛИ-И-ИЛИ-НЕ, второй инфазный вход подключен к входу пятой группы входов ИЛИ и четвертому входу третьей группы входов ИЛИ элемента ИЛИ-И-ИЛИ-НЕ, пятая группа входов ИЛИ объединена в первую группу И вместе с первой и второй группами входов ИЛИ элемента ИЛИ-И-ИЛИ-НЕ.
3. Комбинированный Г-триггер с нулевым спейсером по п.1, отличающийся тем, что в схему введен вход установки нуля, логический элемент с инверсией реализован на элементе ИЛИ-НЕ, первый вход которого подключен к выходу элемента ИЛИ-И-ИЛИ-НЕ, а второй вход соединен с входом установки нуля.
4. Комбинированный Г-триггер с нулевым спейсером по п.1, отличающийся тем, что в схему введен вход установки единицы, логический элемент с инверсией реализован на элементе И-НЕ, первый вход которого подключен к выходу элемента ИЛИ-И-ИЛИ-НЕ, а второй вход соединен с входом установки единицы.
5. Комбинированный Г-триггер с нулевым спейсером по п.1, отличающийся тем, что в схему введены входы установки нуля и единицы, а логический элемент с инверсией реализован на элементе И-ИЛИ-НЕ, первый вход первой группы входов И элемента И-ИЛИ-НЕ подключен к выходу элемента ИЛИ-И-ИЛИ-НЕ, второй вход первой группы входов И элемента И-ИЛИ-НЕ соединен с входом установки единицы, вход второй группы входов И элемента И-ИЛИ-НЕ подключен к входу установки нуля.
6. Комбинированный Г-триггер с нулевым спейсером по п.1, отличающийся тем, что в схему введен вход установки единицы, в элемент ИЛИ-И-ИЛИ-НЕ введена третья группа И, вход установки единицы подключен к входу третьей группы И элемента ИЛИ-И-ИЛИ-НЕ, все группы И элемента ИЛИ-И-ИЛИ-НЕ объединены в выходную группу ИЛИ этого элемента.
7. Комбинированный Г-триггер с нулевым спейсером по п.1, отличающийся тем, что в схему введен вход установки нуля, в элемент ИЛИ-И-ИЛИ-НЕ введена вторая выходная группа ИЛИ и выходная группа И, преобразующая его в элемент ИЛИ-И-ИЛИ-И-НЕ, вход установки нуля подключен к входу второй выходной группы ИЛИ элемента ИЛИ-И-ИЛИ-И-НЕ, первая и вторая выходная группы ИЛИ элемента ИЛИ-И-ИЛИ-И-НЕ объединены в выходную группу И этого элемента.
8. Комбинированный Г-триггер с нулевым спейсером по п.1, отличающийся тем, что в схему введены входы установки нуля и единицы, а в элемент ИЛИ-И-ИЛИ-НЕ введены третья группа входов И, вторая выходная группа ИЛИ и выходная группа И, преобразующая его в элемент ИЛИ-И-ИЛИ-И-НЕ, вход установки единицы подключен к входу третьей группы входов И элемента ИЛИ-И-ИЛИ-И-НЕ, вход установки нуля подключен к входу второй выходной группы ИЛИ элемента ИЛИ-И-ИЛИ-И-НЕ, все группы входов И элемента ИЛИ-И-ИЛИ-НЕ объединены в первую выходную группу ИЛИ этого элемента, первая и вторая выходная группы ИЛИ элемента ИЛИ-И-ИЛИ-И-НЕ объединены в выходную группу И этого элемента.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2007142219/09A RU2368068C2 (ru) | 2007-11-15 | 2007-11-15 | Комбинированный г-триггер с нулевым спейсером |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2007142219/09A RU2368068C2 (ru) | 2007-11-15 | 2007-11-15 | Комбинированный г-триггер с нулевым спейсером |
Publications (2)
Publication Number | Publication Date |
---|---|
RU2007142219A true RU2007142219A (ru) | 2009-05-27 |
RU2368068C2 RU2368068C2 (ru) | 2009-09-20 |
Family
ID=41022696
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2007142219/09A RU2368068C2 (ru) | 2007-11-15 | 2007-11-15 | Комбинированный г-триггер с нулевым спейсером |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2368068C2 (ru) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2616874C2 (ru) * | 2015-07-14 | 2017-04-18 | Федеральное государственное учреждение "Федеральный исследовательский центр "Информатика и управление" Российской академии наук" (ФИЦ ИУ РАН) | Гистерезисный триггер |
-
2007
- 2007-11-15 RU RU2007142219/09A patent/RU2368068C2/ru active
Also Published As
Publication number | Publication date |
---|---|
RU2368068C2 (ru) | 2009-09-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2008119742A (ru) | Логический преобразователь | |
RU2013134089A (ru) | Логический модуль | |
GB0604263D0 (en) | Frequency divider circuits | |
JP2007243945A5 (ru) | ||
RU2007142219A (ru) | Комбинированный г-триггер с нулевым спейсером | |
RU2007142221A (ru) | Г-триггер с парафазными входами с нулевым спейсером | |
RU2013114201A (ru) | Устройство для моделирования процесса принятия решения в условиях неопределенности | |
RU2007142220A (ru) | Комбинированный г-триггер с единичным спейсером | |
RU2016108166A (ru) | Логический преобразователь | |
RU2008119744A (ru) | Логический модуль | |
RU2007141584A (ru) | Самосинхронный однотактный d-триггер с низким активным уровнем сигнала управления | |
RU2009131254A (ru) | Матричный приемник | |
RU2007141586A (ru) | Самосинхронный двухтактный d-триггер с низким активным уровнем сигнала управления | |
RU2007141585A (ru) | Самосинхронный двухтактный d-триггер с высоким активным уровнем сигнала управления | |
RU2015152646A (ru) | Логический модуль | |
RU2010111294A (ru) | Комбинированный г-триггер с единичным спейсером | |
DE60333009D1 (de) | Filterstruktur für iterative signalverarbeitung | |
UA129951U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
RU2014128410A (ru) | Цифровой модулятор для силового преобразователя электромагнитного подшипника | |
RU2006112737A (ru) | Цифровой интегральный регулятор | |
RU2008135090A (ru) | Однотактный самосинхронный rs-триггер с предустановкой | |
UA130073U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
RU2013143325A (ru) | Пятикаскадная коммутационная система | |
UA130103U (uk) | Формувач багатофазної послідовності імпульсів з перенастроюваною тривалістю, затримкою початку формування і програмованою кількістю фаз | |
UA129947U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PD4A | Correction of name of patent owner | ||
PD4A | Correction of name of patent owner |