RU2006177C1 - Демодулятор балансно-модулированных колебаний - Google Patents

Демодулятор балансно-модулированных колебаний Download PDF

Info

Publication number
RU2006177C1
RU2006177C1 SU4730663A RU2006177C1 RU 2006177 C1 RU2006177 C1 RU 2006177C1 SU 4730663 A SU4730663 A SU 4730663A RU 2006177 C1 RU2006177 C1 RU 2006177C1
Authority
RU
Russia
Prior art keywords
input
output
demodulator
synchronous detector
amplitude
Prior art date
Application number
Other languages
English (en)
Inventor
В.Ф. Попов
Original Assignee
Научно-производственное объединение автоматики
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-производственное объединение автоматики filed Critical Научно-производственное объединение автоматики
Priority to SU4730663 priority Critical patent/RU2006177C1/ru
Application granted granted Critical
Publication of RU2006177C1 publication Critical patent/RU2006177C1/ru

Links

Landscapes

  • Measuring Phase Differences (AREA)

Abstract

Использование: в радиотехнике и автоматике. Сущность изобретения: в демодуляторе балансно-модулированных колебаний, содержащем синхронный детектор 1, первый и второй амплитудные формирователи 6 и 7, введены D-триггер 9 и полусумматор 4, что позволяет повысить надежность и точность демодуляции в широком диапазоне несущей частоты. 1 ил.

Description

Изобретение относится к радиотехнике и автоматике и может использоваться для построения прецизионных широкополосных детекторов балансно-модулированных сигналов.
Цель изобретения - повышение надежности и точности демодуляции в широком диапазоне несущей частоты.
На чертеже представлена электрическая схема демодулятора балансно-модулированных колебаний.
Демодулятор содержит синхронный детектор 1, вход которого соединен с входом демодулируемого сигнала 2, а выход соединен с выходом 3 демодулированного сигнала демодулятора, вход опорного сигнала синхронного детектора 1 присоединен к выходу полусумматора 4, первый вход которого соединен с первым входом блока 5 фазового рассогласования и с выходом первого амплитудного формирователя 6, вход которого присоединен к входу 2 демодулятора, а второй вход полусумматора 4 соединен с выходом блока 5 фазового рассогласования, второй вход которого присоединен к выходу второго амплитудного формирователя 7, вход которого соединен с входом 8 опорного сигнала демодулятора; в качестве блока фазового рассогласования используется D-триггер 9, причем D-вход триггера 9 является первым входом блока 5 фазового рассогласования, С-вход триггера 9 является вторым входом блока 5, а выход триггера 9 является выходом блока 5.
В качестве импульсных формирователей 6 и 8 могут быть использованы, например компараторы напряжения типа 521СА1, 521СА2, 521СА3 или др.
В качестве D-триггера может быть использована, например, микросхема 133ТМ2, а в качестве полусумматора - микросхема 133ЛП5.
Синхронный детектор может быть применен в зависимости от характера модулирующего сигнала и требований по точности, который содержит переключатель, пять резисторов и операционный усилитель, инвертирующий вход которого соединен через первый резистор с выходом операционного усилителя, через второй резистор - с общей шиной и через третий резистор - с входом синхронного детектора, который также соединен через четвертый резистор с неинвеpтирующим входом операционного усилителя, вход синхронного детектора также через пятый резистор, а неинвертирующий вход операционного усилителя непосредственно соединены с соответствующими информационными входами переключателя, управляющий вход которого соединен с входом опорного сигнала, и перекидной контактор которого соединен с общей шиной.
Демодулятор работает следующим образом.
На входы 2 и 8 демодулятора поступают соответственно демодулируемый и опорный сигналы, из которых на выходах формирователей 6 и 7 формируются непрерывные импульсные последовательности. Положительным фронтом сигналов, поступающих на С-вход, в триггер 9 производится занос уровня сигнала на D-входе. При нулевом уровне на выходе триггера 9 будет 0, и при единичном входном сигнале соответственно будет 1. Такова цифровая оценка фазового рассогласования сигналов. При нулевом уровне выходного сигнала триггера 9 с выхода полусумматора 4 на вход опорного сигнала синхронного детектора 1 будет поступать импульсная последовательность, находящаяся строго в фазе с демодулируемым сигналом, а при единичном уровне выходного сигнала триггера 9 на вход синхронного детектора 1 поступает импульсная последовательность, находящаяся строго в противофазе с демодулируемым сигналом. Причем длительность импульсов вторичного опорного сигнала не зависит от формы опорного сигнала. Изменения фазы демодулируемого сигнала относительно опорного сигнала, не достигающие уровня, при котоpом меняется его цифровая оценка, не приводят к искажениям уровня выходного сигнала. В предлагаемом построении блока фазового рассогласования 5, выполненном на D-триггере 9, зона единичной оценки фазы составляет от -
Figure 00000002
до +
Figure 00000003
, зоны нулевой оценки фазы от -
Figure 00000004
до -
Figure 00000005
и от
Figure 00000006
до
Figure 00000007
. При изменении фазы демодулируемого сигнала за пределы одной из указанных зон максимальное время реакции вторичного опорного сигнала составляет период частоты опорного сигнала.
Предлагаемый демодулятор и блок фазового рассогласования обеспечивают демодуляцию АМ-колебаний с точностью, обеспечиваемой синхронным детектором при идеальном фазовом согласовании демодулируемого и опорного сигналов и нулевых нелинейных искажениях, в случаях, когда изменяется фаза АМ-колебаний и форма входных сигналов, т. е. при помехах передачи, а также в случаях изменения несущей частоты. (56) Авторское свидетельство СССР N 769702, кл. H 03 D 13/00, 1978.

Claims (1)

  1. ДЕМОДУЛЯТОР БАЛАНСНО-МОДУЛИРОВАННЫХ КОЛЕБАНИЙ, содержащий синхронный детектор, первый вход и выход которого является входом и выходом демодулятора соответственно, первый амплитудный формирователь, вход которого соединен с первым входом синхронного детектора, и второй амплитудный формирователь, вход которого является входом для опорного сигнала, отличающийся тем, что, с целью повышения надежности и точности демодуляции в широком диапазоне несущей частоты, введены D-триггер и полусумматор, первый вход которого подключен к информационному входу D-триггера и к выходу первого амплитудного формирователя, второй вход - к выходу D-триггера, а выход - к второму входу синхронного детектора, при этом выход второго амплитудного формирователя соединен с входом управления D-триггера.
SU4730663 1989-08-15 1989-08-15 Демодулятор балансно-модулированных колебаний RU2006177C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU4730663 RU2006177C1 (ru) 1989-08-15 1989-08-15 Демодулятор балансно-модулированных колебаний

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU4730663 RU2006177C1 (ru) 1989-08-15 1989-08-15 Демодулятор балансно-модулированных колебаний

Publications (1)

Publication Number Publication Date
RU2006177C1 true RU2006177C1 (ru) 1994-01-15

Family

ID=21466577

Family Applications (1)

Application Number Title Priority Date Filing Date
SU4730663 RU2006177C1 (ru) 1989-08-15 1989-08-15 Демодулятор балансно-модулированных колебаний

Country Status (1)

Country Link
RU (1) RU2006177C1 (ru)

Similar Documents

Publication Publication Date Title
US5640428A (en) Direct conversion receiver
EP0333266A2 (en) A direct conversion receiver
EP0026588B1 (en) Zero-crossing comparators with threshold validation
ATE28956T1 (de) Empfaenger fuer radiofrequente signale, der zwei parallele signalwege enthaelt.
US5923190A (en) Phase detector having a sampling circuit
DE3872966D1 (de) Echokompensation.
EP0405676B1 (en) Direct-conversion FSK receiver having a DC output independent of frequency drift
RU2006177C1 (ru) Демодулятор балансно-модулированных колебаний
JPS6189702A (ja) 周波数倍増装置
US4584533A (en) Non-coherent BPSK demodulator
US5450032A (en) FSK data demodulator using mixing of quadrature baseband signals
EP0404462A3 (en) Signal processing apparatus and method
US3808560A (en) Apparatus for providing an analog or the like of the angular velocity of a rotating body
US4499425A (en) Phase velocity sign detector for frequency shift key demodulation
RU2405273C1 (ru) Демодулятор фазоманипулированных сигналов
US3497817A (en) Wave form correcting circuits
JPH0757180A (ja) 位置検出装置
GB2213026A (en) Control arrangement for a phase shift keying system
JP3658768B2 (ja) Fm受信装置
SU1226640A1 (ru) Широтно-импульсный модул тор
JP3178277B2 (ja) 直接変換受信機
JP3302864B2 (ja) モータ回転速度検出回路
JPS5828552B2 (ja) 方向判別ドプラ検出方法
SU1129528A1 (ru) Аналого-цифровой преобразователь
SU1620947A1 (ru) Цифровой измеритель перемещений