RU2004121213A - SELF-CORRECTING INFORMATION STORAGE DEVICE - Google Patents

SELF-CORRECTING INFORMATION STORAGE DEVICE Download PDF

Info

Publication number
RU2004121213A
RU2004121213A RU2004121213/09A RU2004121213A RU2004121213A RU 2004121213 A RU2004121213 A RU 2004121213A RU 2004121213/09 A RU2004121213/09 A RU 2004121213/09A RU 2004121213 A RU2004121213 A RU 2004121213A RU 2004121213 A RU2004121213 A RU 2004121213A
Authority
RU
Russia
Prior art keywords
inputs
input
outputs
register
circuit
Prior art date
Application number
RU2004121213/09A
Other languages
Russian (ru)
Other versions
RU2297030C2 (en
Inventor
Алексей Николаевич Царьков (RU)
Алексей Николаевич Царьков
Евгений Михайлович Ананьев (RU)
Евгений Михайлович Ананьев
Александр Алексеевич Павлов (RU)
Александр Алексеевич Павлов
Алексей Александрович Павлов (RU)
Алексей Александрович Павлов
Павел Александрович Павлов (RU)
Павел Александрович Павлов
Алексей Витальевич Шандриков (RU)
Алексей Витальевич Шандриков
Надежда Валерьевна Еремина (RU)
Надежда Валерьевна Еремина
Виктор Николаевич Коршунов (RU)
Виктор Николаевич Коршунов
зов Александр Вениаминович Долгов (RU)
Александр Вениаминович Долговязов
Original Assignee
Институт Инженерной Физики Российская Федерация (Ииф Рф) (Ru)
Институт Инженерной Физики Российская Федерация (Ииф Рф)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Инженерной Физики Российская Федерация (Ииф Рф) (Ru), Институт Инженерной Физики Российская Федерация (Ииф Рф) filed Critical Институт Инженерной Физики Российская Федерация (Ииф Рф) (Ru)
Priority to RU2004121213/09A priority Critical patent/RU2297030C2/en
Publication of RU2004121213A publication Critical patent/RU2004121213A/en
Application granted granted Critical
Publication of RU2297030C2 publication Critical patent/RU2297030C2/en

Links

Claims (1)

Самокорректирующееся устройство хранения информации, содержащее исходную схему, кодирующее устройство, схему синдрома ошибки, дешифратор, корректор, информационные входы устройства подключены к первым входам исходной схемы, выходы которой подключены к первым входам корректора, выходы корректора являются выходами устройства, отличающееся тем, что оно дополнительно содержит с первого по пятый элементы И, с первого по восьмой элементы ИЛИ, схему проверки на четность, блок инверсии, регистр, элемент НЕ, адресные входы, вход записи, вход считывания, вход "Сброс", причем информационные входы устройства подключены к первым входам первого элемента И, адресные входы подключены к вторым входам исходной схемы и к первым входам регистра, вход записи подключен к третьему входу исходной схемы, к второму входу первого элемента И и к второму входу регистра, вход считывания подключен к четвертому входу исходной схемы, к первому входу второго элемента И, к первому входу третьего элемента И, к первому входу четвертого элемента И и к третьему входу регистра, вход "Сброс" подключен к пятому входу исходной схемы и к четвертому входу регистра, выходы исходной схемы подключены к вторым входам второго элемента И, выходы которого подключены к первым входам первого элемента ИЛИ, вторые входы которого подключены к выходам первого элемента И, а выходы подключены к входам схемы проверки на четность, к входам блока инверсии и к первым входам кодирующего устройства, выход схемы проверки на четность подключен к второму входу кодирующего устройства, к второму входу третьего элемента И, к пятому входу регистра, выходы блока инверсии подключены к третьим входам кодирующего устройства, выходы кодирующего устройства подключены к третьим входам третьего элемента И и к шестым входам регистра, первые входы схемы синдромов ошибки подключены к выходам третьего элемента И, вторые входы подключены к выходам регистра, а выходы подключены к входам дешифратора и к входам второго элемента ИЛИ, выход которого подключен к первому входу пятого элемента И, первая группа выходов дешифратора подключена к входам третьего элемента ИЛИ, вторая группа выходов дешифратора подключена к входам четвертого элемента ИЛИ, третья группа выходов дешифратора подключена к входам пятого элемента ИЛИ, четвертая группа выходов дешифратора подключена к входам шестого элемента ИЛИ, пятая группа выходов дешифратора подключена к входам седьмого элемента ИЛИ, выходы с третьего по шестой элементов ИЛИ подключены соответственно с второго по пятый входы четвертого элемента И и с первого по четвертый входы восьмого элемента ИЛИ, выход седьмого элемента ИЛИ подключен к пятому входу восьмого элемента ИЛИ, выход которого через элемент НЕ подключен к второму входу пятого элемента И, вход пятого элемента И является выходом устройства, выходы четвертого элемента И подключены к вторым входам корректора.A self-correcting information storage device containing an initial circuit, an encoding device, an error syndrome circuit, a decoder, a corrector, information inputs of the device are connected to the first inputs of the original circuit, the outputs of which are connected to the first inputs of the corrector, the corrector outputs are device outputs, characterized in that it is additionally contains from the first to fifth elements AND, from the first to eighth elements OR, a parity check circuit, an inversion block, a register, an element NOT, address inputs, record input, count input iva, input "Reset", and the information inputs of the device are connected to the first inputs of the first element And, the address inputs are connected to the second inputs of the original circuit and to the first inputs of the register, the recording input is connected to the third input of the original circuit, to the second input of the first element And and the second input of the register, the read input is connected to the fourth input of the original circuit, to the first input of the second element And, to the first input of the third element And, to the first input of the fourth element And to the third input of the register, the input "Reset" is connected to the fifth input at the initial circuit and to the fourth input of the register, the outputs of the original circuit are connected to the second inputs of the second AND element, the outputs of which are connected to the first inputs of the first OR element, the second inputs of which are connected to the outputs of the first AND element, and the outputs are connected to the inputs of the parity check circuit, to the inputs of the inversion unit and to the first inputs of the encoder, the output of the parity check circuit is connected to the second input of the encoder, to the second input of the third AND element, to the fifth input of the register, the outputs of the inversion unit are connected s to the third inputs of the encoder, the outputs of the encoder are connected to the third inputs of the third AND element and to the sixth inputs of the register, the first inputs of the error syndrome circuit are connected to the outputs of the third AND element, the second inputs are connected to the outputs of the register, and the outputs are connected to the inputs of the decoder and the inputs of the second OR element, the output of which is connected to the first input of the fifth AND element, the first group of decoder outputs is connected to the inputs of the third OR element, the second group of decoder outputs is connected to the four inputs of the second OR element, the third group of decoder outputs is connected to the inputs of the fifth OR element, the fourth group of decoder outputs is connected to the inputs of the sixth OR element, the fifth group of decoder outputs is connected to the inputs of the seventh OR element, the outputs from the third to sixth OR elements are connected respectively from the second to fifth the inputs of the fourth AND element and from the first to the fourth inputs of the eighth OR element, the output of the seventh OR element is connected to the fifth input of the eighth OR element, the output of which through the element is NOT connected to Valid rum fifth AND gate, the input of the fifth AND gate is the output device outputs the fourth AND gate connected to the second inputs of the corrector.
RU2004121213/09A 2004-07-14 2004-07-14 Self-correcting information storage device RU2297030C2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2004121213/09A RU2297030C2 (en) 2004-07-14 2004-07-14 Self-correcting information storage device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2004121213/09A RU2297030C2 (en) 2004-07-14 2004-07-14 Self-correcting information storage device

Publications (2)

Publication Number Publication Date
RU2004121213A true RU2004121213A (en) 2006-01-10
RU2297030C2 RU2297030C2 (en) 2007-04-10

Family

ID=35872190

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2004121213/09A RU2297030C2 (en) 2004-07-14 2004-07-14 Self-correcting information storage device

Country Status (1)

Country Link
RU (1) RU2297030C2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2450331C1 (en) * 2011-04-05 2012-05-10 Межрегиональное общественное учреждение "Институт инженерной физики" Apparatus for storing and transmitting data with single error correction in data byte and arbitrary error detection in data bytes
RU175054U1 (en) * 2017-06-20 2017-11-16 Межрегиональное общественное учреждение "Институт инженерной физики" STORAGE AND TRANSMISSION DEVICE WITH SINGLE AND DOUBLE ERRORS

Also Published As

Publication number Publication date
RU2297030C2 (en) 2007-04-10

Similar Documents

Publication Publication Date Title
JP5496993B2 (en) Solid-state memory element and method
US8112551B2 (en) Addressing scheme to allow flexible mapping of functions in a programmable logic array
US8464136B2 (en) Data transfer protection apparatus for flash memory controller
TW201133499A (en) Method for enhancing error correction capability, and associated memory device and controller thereof
TWI474329B (en) Method for enhancing error correction capability, and associated memory device and controller thereof
RU2009102314A (en) METHOD FOR CONSTRUCTION OF STORAGE DEVICES AND TRANSFER OF INFORMATION WITH DUAL ERROR DETECTION
RU2004121213A (en) SELF-CORRECTING INFORMATION STORAGE DEVICE
TW546662B (en) Semiconductor memory device
RU2004121405A (en) FAILURE-RESISTANT INFORMATION STORAGE DEVICE
RU42683U1 (en) SELF-CORRECTING INFORMATION STORAGE DEVICE
RU2004121406A (en) FAULT-RESISTANT MEMORY DEVICE
TWI310936B (en) Encoding device
RU2004121215A (en) SELF-CORRECTING MEMORY DEVICE
RU2004121404A (en) SELF-CORRECTING DEVICE
RU2004115100A (en) FAILURE-RESISTANT DEVICE
RU2004121214A (en) FAILURE-RESISTANT DEVICE
RU2004115101A (en) SELF-CONTROLLING DEVICE
RU2001111743A (en) FAULT-RESISTANT OPERATIONAL MEMORY DEVICE
RU2004115102A (en) SELF-CORRECTING DEVICE
TWI354999B (en) Memory module and writing and reading method there
JP6439463B2 (en) Semiconductor memory device and method for controlling semiconductor memory device
SU1073798A1 (en) Device for correcting errors in memory units
US8205133B2 (en) Error corrector with a high use efficiency of a memory
JPS5862685A (en) Image memory unit
SU780012A1 (en) Device for distributing and checking information

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20130715