RU2002113691A - Discrete Matched Filter Clock - Google Patents

Discrete Matched Filter Clock

Info

Publication number
RU2002113691A
RU2002113691A RU2002113691/09A RU2002113691A RU2002113691A RU 2002113691 A RU2002113691 A RU 2002113691A RU 2002113691/09 A RU2002113691/09 A RU 2002113691/09A RU 2002113691 A RU2002113691 A RU 2002113691A RU 2002113691 A RU2002113691 A RU 2002113691A
Authority
RU
Russia
Prior art keywords
input
output
inputs
adder
clock generator
Prior art date
Application number
RU2002113691/09A
Other languages
Russian (ru)
Other versions
RU2218668C1 (en
Inventor
Владимир Ильич Беляев
Валерий Григорьевич Олексенко
Виктор Николаевич Дьячков
Виктор Игоревич Прытков
Original Assignee
Военная академия Ракетных войск стратегического назначения им. Петра Великого
Filing date
Publication date
Application filed by Военная академия Ракетных войск стратегического назначения им. Петра Великого filed Critical Военная академия Ракетных войск стратегического назначения им. Петра Великого
Priority to RU2002113691A priority Critical patent/RU2218668C1/en
Priority claimed from RU2002113691A external-priority patent/RU2218668C1/en
Publication of RU2002113691A publication Critical patent/RU2002113691A/en
Application granted granted Critical
Publication of RU2218668C1 publication Critical patent/RU2218668C1/en

Links

Claims (1)

Устройство тактовой синхронизации дискретного согласованного фильтра, состоящее из перемножителя, первого решающего устройства, регистра сдвига, сумматора-дешифратора и генератора тактовых импульсов, отличающееся тем, что в устройство дополнительно введены квадратор, два перемножителя, фазовращатель на π/2, два интегратора, два квадратора, цифровой вычислитель, сумматор, второе решающее устройство и ключ, причем квадратор подключен ко входу устройства, выход квадратора подключен к первым входам двух перемножителей, на другой вход одного перемножителя подключен выход генератора тактовых импульсов, а к другому входу второго перемножителя генератор тактовых импульсов подключен через фазовращатель на π/2, выходы обоих перемножителей подключены ко входам двух интеграторов, выходы которых подключены через два квадратора к двум входам сумматора, выходы двух интеграторов подключены также к двум входам цифрового вычислителя, выход сумматора подключен к одному из входов второго решающего устройства, на другой вход которого подается опорное напряжение Хп, выход цифрового вычислителя подключен к одному входу ключа, а выход второго решающего устройства подключен к другому входу ключа, выход ключа подключен к управляемому входу генератора тактовых импульсов.A discrete matched filter clock synchronization device consisting of a multiplier, a first solver, a shift register, an adder-decoder and a clock generator, characterized in that a quadrator, two multipliers, a π / 2 phase shifter, two integrators, two quadrators are additionally introduced into the device , a digital computer, an adder, a second solving device and a key, the quadrator being connected to the input of the device, the output of the quad being connected to the first inputs of two multipliers, one input to another of the second multiplier, the output of the clock generator is connected, and the clock generator is connected to the other input of the second multiplier through the phase shifter to π / 2, the outputs of both multipliers are connected to the inputs of two integrators, the outputs of which are connected through two quadrators to the two inputs of the adder, the outputs of two integrators are also connected to the two inputs of the digital computer, the output of the adder is connected to one of the inputs of the second solver, the other input of which is supplied with the reference voltage Xn, the output of the digital the numerator is connected to one key input, and the output of the second solver is connected to another key input, the key output is connected to the controlled input of the clock generator.
RU2002113691A 2002-05-27 2002-05-27 Clock synchronization device of matched discrete filter RU2218668C1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2002113691A RU2218668C1 (en) 2002-05-27 2002-05-27 Clock synchronization device of matched discrete filter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2002113691A RU2218668C1 (en) 2002-05-27 2002-05-27 Clock synchronization device of matched discrete filter

Publications (2)

Publication Number Publication Date
RU2002113691A true RU2002113691A (en) 2003-11-27
RU2218668C1 RU2218668C1 (en) 2003-12-10

Family

ID=32066513

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2002113691A RU2218668C1 (en) 2002-05-27 2002-05-27 Clock synchronization device of matched discrete filter

Country Status (1)

Country Link
RU (1) RU2218668C1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2589404C2 (en) * 2014-11-13 2016-07-10 Российская Федерация, от имени которой выступает Министерство обороны Российской Федерации Discrete matched filter

Similar Documents

Publication Publication Date Title
JPS57141753A (en) Multiplication circuit
GB2464178A (en) SIMD processor with iterative multiply/accumulate instruction for finite impulse response filters
RU2002113691A (en) Discrete Matched Filter Clock
JPH08221256A (en) Multiplier and product-sum arithmetic unit
KR100255868B1 (en) Multiplier for 2's complement complex number
RU2005132880A (en) DIGITAL COMPUTER SYNTHESIS WITH SQUARE OUTPUTS
RU2002100045A (en) Device for modeling decision making
RU2002114286A (en) Device for generating frequency-manipulated signals
RU2002133280A (en) DEVICE FOR MODELING THE BEST OF THE BEST ALTERNATIVE
RU99107317A (en) Pseudo-random sequence generator (options)
RU2007112800A (en) SIGNAL MODULATOR WITH MINIMUM FREQUENCY SHIFT
KR960009713A (en) Booth recording circuit in multiplier
RU98117453A (en) DIGITAL RECEIVER SYNCHRONIZATION DEVICE
KR19990004501A (en) FIR filter with asymmetric frequency response
JP2004318670A (en) Arithmetic unit and operational circuit
Ha et al. A design of modular multiplier based on multi-precision carry save adder
JPS5672739A (en) High-speed multiplying circuit
KR100386979B1 (en) Method of paralleling bit serial multiplier for Galois field and a bit serial-parallel multipiler using thereof
RU2003125050A (en) DIGITAL AUTOCOMPENSOR INTERFERENCE
KR100288193B1 (en) Finite response filter having asymmetric strnctnre
JPH077336B2 (en) Micro instruction sequencer
RU2003122138A (en) FUNCTION GENERATOR
RU66639U1 (en) PHASE ROTATOR OF PERIODIC SIGNALS TO ANGLES 45 degrees, 135 degrees, 225 degrees, 315 degrees.
RU2000107769A (en) SITUATION RECOGNITION DEVICE
Moore Generating just temperament with ideal rate multiplication