RU1800464C - Устройство дл обучени операторов - Google Patents

Устройство дл обучени операторов

Info

Publication number
RU1800464C
RU1800464C SU904807641A SU4807641A RU1800464C RU 1800464 C RU1800464 C RU 1800464C SU 904807641 A SU904807641 A SU 904807641A SU 4807641 A SU4807641 A SU 4807641A RU 1800464 C RU1800464 C RU 1800464C
Authority
RU
Russia
Prior art keywords
input
output
information
register
storage unit
Prior art date
Application number
SU904807641A
Other languages
English (en)
Inventor
Игорь Антонович Данильченко
Евгений Семенович Бичугов
Анатолий Николаевич Романов
Николай Вениаминович Ромшин
Original Assignee
Всесоюзный Научно-Исследовательский Институт Проблем Вычислительной Техники И Информатики
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Всесоюзный Научно-Исследовательский Институт Проблем Вычислительной Техники И Информатики filed Critical Всесоюзный Научно-Исследовательский Институт Проблем Вычислительной Техники И Информатики
Priority to SU904807641A priority Critical patent/RU1800464C/ru
Application granted granted Critical
Publication of RU1800464C publication Critical patent/RU1800464C/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Abstract

Изобретение относитс  к области автоматики , в частности к устройствам дл  обу- чени  операторов, и может быть использовано в качестве экспертной системы . Цель изобретени  - расширение функциональных возможностей устройства путем реализации оценки прин тых оператором решений. Поставленна  цель достигаетс  тем, что устройство содержит три регистра, регистр сдвига, два счетчика, блок пам ти, реверсивный счетчик, компаратор, два элемента И, блок хранени  адреса входной информации, триггер, дешифратор, группу элементов И, блок хранени  кодов экспертных оценок, блок синхронизации. 4 ил. также показаны входы 18-23 и выходы 24-28 устройства. Блок 15 (фиг,2) содержит дешифратор 31, элементы 32-34 И, блок пам ти 35, элемент 36 И, элементы 37-40 задер.жки, а также входы 41-43 и выходы 44-47. Блок 16 (фиг.З) содержит дешифратор 48, элементы 49-51 И, блок пам ти 52, элементы задержки 53, 54, а также входы 55, 56 и выходы 58-59. Блок 17 (фиг,4) содержит триггер 60,элемент 61 И, счетчики 62, 63 и выходы 64-66. Устройство работает следующим образом . Перед началом работы операторы на пульте управлени  набирает свой идентификатор , который в виде кода поступает на вход 20 регистра 1 и по сигналу ВВОД, поступающему на синхровход регистра 1с входа 22, записываетс  в регистр 1. Дешифратор 31 блока 15 расшифровывает код идентификатора и открывает по одному входу один из элементов 32-34 И w fe СО о g Os

Description

(фиг.2). Параллельно с этим импульс синхронизации с входа 31 задерживаетс  элементом 37 на врем  работы регистра 1 и дешифратора 31 и затем поступает на вход элемента задержки 38, а также проходит через открытый по одному входу элемент 32-34 И на вход фиксированной  чейки пам ти блока 35.
В фиксированных  чейках блока 35 записаны базовые адреса, с которых начинаютс  разделы пам ти, в которых хран тс  предъ вл емые входные ситуации по различным предметным област м.
Базовый адрес раздела пам ти блока 7 считываетс  из фиксированной  чейки блока 35 и поступает на информационный вход счетчика 5, куда и заноситс  импульсом синхронизации , поступающим с выхода элемента задержки 38.
Структура кодового слова в фиксированной  чейке блока 35:
Код базового адреса, начина  с которого предъ вл ютс  входные ситуации
Код числа кадров предъ вл емых ситуаций
Втора  половина кодового слова обратным кодом заноситс  в счетчик 6 и тем же синхроимпульсом с выхода 45.
В результате этого на адресном входе блока 7 пам ти устанавливаетс  начальный адрес раздела пам ти, с которого будут предъ вл тьс  входные ситуации, а синхроимпульс с выхода элемента 38 задержки проходит через элемент 36 ИЛИ и через элемент задержки 39 поступает на выход 46 блока 15 и далее на вход считывани  блока 7 пам ти.
Структура кодового слова считываемого из блока 7, имеет вид:
Код описани  входных ситуаций выдаетс  на выход 24, а код правильной экспертной оценки заноситс  в регистр 3 синхроимпульсом с выхода 47 блока 15. В результате этого оператору предъ вл етс  входна  ситуаци , которую он должен описать системой экспертных признаков.
Дл  удобства описани  работы оператора положим, что он описывает входную ситуацию признаками, которые кодируютс  восьмиразр дным словом (байтом). Каждому из признаков соответствует сво  функциональна  клавиша на пульте управлени . Будем полагать, что оператор описывает
входную ситуацию набором из восьми различных признаков. Оценива  предъ вл емую ему ситуацию, оператор выбирает признак, который он набирает на клавиатуре , нажима  соответствующую клавишу. Код этого признака с входа 21 поступает на вход регистра 4 сдвига, куда он заноситс  импульсом синхронизации, формируемым при нажатии функциональной клавиши.
Триггер 60 высоким потенциалом с выхода 64 поддерживает регистр 4 в режиме приема кода. Тот же синхроимпульс поступает на единичный вход триггера 60, устанавлива  его в единичное состо ние, которым он
5 переводит регистр 4 в режим сдвига и открывает элемент 61 И, на другой вход которого подаютс  тактирующие синхроимпульсы с входа 19. С этого момента импульсы с входа 19 поступают как на
0 вход 65 управлени  сдвигом регистра 4, так и на вход счетчика 62, который ведет подсчет их числа.
Учитыва , что код признака, введенного в регистр сдвига 4, равен восьми разр дам,
5 подачу восьми импульсов сдвига на вход управлени  сдвигом регистра 4 зафиксирует счетчик 62, выдав с выхода переполнени  восьмой импульс, который, во-первых, сбрасывает триггер 60, в исходное состо ние,
0 блокиру  дальнейшее поступление импульсов сдвига в регистр 4 через элемент 61 И, а во-вторых, Он поступает на счетный вход счетчика 63, подсчитывающего число признаков , поступивших на вход 21 системы.
5 Затем оператор аналогичным образом вводит второй признак с входа 21 в регистр 4, третий, четвертый и так далее, пока в регистре 4 не окажутс  все восемь признаков дл  выбранного примера. Эту ситуацию
0 зафиксирует счетчик 63, на входе переполнени  которого по витс  импульс и через выход блока 17 поступит на вход 56 блока 16. Поскольку прием и сдвиг данных в регистре 4 закончен, то дешифратор 48 блока 16
5 расшифровывает код в регистре 4 и открывает соответствующий ему элемент 49-50 И, например 49 И. Импульс с выхода 56, задержанный элементом 51, на врем  переходных процессов в регистре 4 и дешифраторе
0 48, проходит через элемент 49 И на вход фиксированной  чейки блока 52, где записаны варианты рекомендаций по прин тию соответствующих решений. Содержимое  чейки блока 52 считываетс  в регистр 2,
5 куда заноситс  синхроимпульсом с выхода 58 блока 16 после задержки элементом 53. Таким образом, на информационные входы компараторов 9 поступают коды с выходов регистра 2 и 3, а с выхода 59 после задержки на элементе 54 на синхронизирующий вход компаратора 9 поступает синхроимпульс .
Если коды регистров 2 и 3 совпали, то на выходе 29 компаратора 9 по вл етс  импульс , который, во-первых, поступает на суммирующий вход реверсивного счетчика 8, фиксирующего факт правильной оценки во-вторых, - на счетный вход счетчиков 5 и 6, увеличива  их содержимое на единицу, в-третьих - на нулевой вход триггера 12, подтвержда  его нулевое состо ние, а в-четвертых - на вход 43 блока 15, откуда проходит через элемент 36 ИЛИ и элемент задержки 39 на выход блока 15 и далее на вход считывани  блока 7, считыва  на выход 24 очередную входную ситуацию.
. Если же коды регистров 2 и 3 не совпали , то компаратор 9 выдает импульс на выход 30, который через элемент 10 И поступает на вычитающий вход реверсивного счетчика 8 и на единичный вход триггера 12, устанавлива  его в единичное состо ние , при котором он закрывает элемент 10 И и открывает элемент 11 И. Кроме того, импульс с выхода 30 также поступает на вход 67 блока 15 и вновь через элемент задержки 39 поступает через выход 46 блока 15 на вход считывани  блока 7, повторно считыва  входную ситуацию по тому же адресу .
Если в результате набора экспертных оценок в регистре 2 будет зафиксирован тот же код, что и в предыдущем цикле, т.е. код, не совпадающий с кодом в регистре 3, то импульс с выхода 30 компаратора 9 пройдет теперь на вход элемента 11 И и выдаст код правильного варианта решени  с выхода регистра 3 через элементы 14 И на выход 25, отображающегос  на экране диспле .
Наблюда  этот код, оператор корректирует свой набор признаков таким образом, чтобы в регистре 2 был зафиксирован вариант решени , совпадающий с вариантом решени  в регистре 3. Тогда с выхода 29 компаратора 9 импульс увеличивает содержимое счетчиков 5, 6 на единицу и вновь запускает тактирующую цепочку блока 15 с входа 43 описанным выше образом.
Описанный выше процесс продолжаетс  до тех пор, пока на выходе переполнени  счетчика 6 не по витс  импульс, который поступает на стробирующий вход дешифратора 13, на выходе которого формируетс  оценка действий оператора по результату, зафиксированному в реверсивном счетчике 8.
Таким образом, введение новых узлов и блоков позволило расширить функциональные возможности устройства путем оценки прин тых оператором решений.

Claims (1)

  1. Формула изобретени  Устройство дл  обучени  операторов, содержащее первый и второй регистры, блок хранени  адреса входнбй информа5 ции, первый счетчик, блок пам ти, регистр сдвига, блок синхронизации, блок хранени  кодов экспертных оценок входной информации , триггер, первый элемент И, причем информационный и синхронизирующий входы
    0 первого регистра  вл ютс  входом кода входной информации и входом ввода устройства , выход первого регистра соединен с входом кода входной информации блока хранени  адреса входной информации, пер5 вый синхронизирующий вход которого соединен с входом ввода устройства, а информационный выход подключен к информационному входу первого счетчика, синхронизирующий вход которого соеди0 нен с первым управл ющим выходом блока хранени  адреса входной информации, выход первого счетчика подключен к адресному входу блока пам ти, выход которого  вл етс  выходом описани  входной инфор5 мации устройства, информационный и синхронизирующий входы регистра сдвига  вл ютс  входом признака оценки входной информации и синхронизирующим входом устройства, вход управлени  сдвигом реги0 стра соединен с первым выходом блока синхронизации , тактовый вход регистра сдвига соединен с вторым выходом блока синхронизации , вход запуска которого соединен с синхронизирующим входом устройства,
    5 тактовый вход блока синхронизации  вл етс  тактовым входом устройства, третий выход блока синхронизации подключен к синхронизирующему входу блока хранени  кодов экспертных оценок входной информа0 ции, вход кода признаков оценки которого соединен с выходом регистра сдвига, информационный и синхронизирующий входы второго регистра подключены к выходу кода экспертной оценки и первому управл юще5 му выходу блока хранени  кодов экспертных оценок входной информации, инверсный выход триггера соединен с первым входом первого элемента И, и  вл етс  выходом правильного ответа устройства, о т0 личающеес  тем, что, с целью расширени  функциональных возможностей устройства за счет реализации оценки прин тых оператором решений, в устройство введены второй элемент И, второй счетчик, третий
    5 регистр, блок сравнени , реверсный счетчик , дешифратор и группа элементов И, причем информационный и синхронизирующий входы второго счетчика соединены информационным выходом и первым управл ю щим выходом блока хранени  адреса
    входной информации, выход разрешени  считывани  адреса которого подключен к входу считывани  блока пам ти, вход кода правильной экспертной оценки третьего регистра соединен с выходом блока пам ти, синхронизирующий вход третьего регистра подключен к второму управл ющему выходу блока хранени  адреса входной информации , первый и второй информационные входы блока сравнени  соединены с выходами второго и третьего регистров соответственно , синхронизирующий вход блока сравнени  подключен к второму управл ющему выходу блока хранени  кодов экспертных оценок входной информации, выход совпа- дени  блока сравнени  соединен со счетными входами первого и второго счетчиков, вторым синхронизирующим входом блока хранени  адреса входной информации и с входом установки в О триггера, выход не- совпадени  блока сравнени  подключен к
    второму входу первого элемента И, к первому входу второго элемента И и к входу установки в 1 триггера, пр мой выход которого соединен с вторым входом второго элемента И и  вл етс  выходом сигнала неправильного ответа устройства, суммирующий вход реверсивного счетчика соединен с выходом совпадени  блока сравнени , вычитающий вход реверсивного счетчика подключен к выходу первого элемента И, информационный вход дешифратора соединен с выходом реверсивного счетчика, стробирующий вход дешифратора соединен с выходом переполнени  второго счетчика, выход дешифратора  вл етс  выходом оценки действий оператора устройства, первые входы элементов И группы соединены с выходами третьего регистра , вторые входы элементов И группы соединены с выходом второго элемента И, выходы элементов И группы  вл ютс  выходом кода правильного ответа устройства.
SU904807641A 1990-03-30 1990-03-30 Устройство дл обучени операторов RU1800464C (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU904807641A RU1800464C (ru) 1990-03-30 1990-03-30 Устройство дл обучени операторов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU904807641A RU1800464C (ru) 1990-03-30 1990-03-30 Устройство дл обучени операторов

Publications (1)

Publication Number Publication Date
RU1800464C true RU1800464C (ru) 1993-03-07

Family

ID=21504707

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904807641A RU1800464C (ru) 1990-03-30 1990-03-30 Устройство дл обучени операторов

Country Status (1)

Country Link
RU (1) RU1800464C (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Патент US 1st 4547980, кл. G 06 F 15/20, 1983. Авторское свидетельство СССР № 1568056, кл. G 06 F 15/40, 1990. *

Similar Documents

Publication Publication Date Title
US3470542A (en) Modular system design
RU1800464C (ru) Устройство дл обучени операторов
SU1709294A1 (ru) Устройство дл ввода информации
SU1583967A1 (ru) Устройство дл отображени информации на экране телевизионного приемника
SU1129723A1 (ru) Устройство дл формировани импульсных последовательностей
SU1552215A1 (ru) Устройство передачи информации подвижным объектам
SU1476523A1 (ru) Устройство дл отображени информации
RU2246758C2 (ru) Устройство для экспертной оценки экстремальных ситуаций в системе дистанционного обучения
SU1124318A1 (ru) Устройство дл моделировани графов
SU746629A1 (ru) Устройство дл отображени информации
SU1615767A2 (ru) Устройство дл управлени передачей данных
US4214245A (en) Loran receiving apparatus
SU1605268A1 (ru) Устройство дл распознавани образов
SU1478246A1 (ru) Устройство дл отображени информации на экране электронно-лучевой трубки
SU1529272A1 (ru) Устройство дл контрол ответов обучаемого
US3654612A (en) Display system using a cathode-ray tube
SU1305771A1 (ru) Устройство управлени буферной пам тью
SU1564675A1 (ru) Устройство дл обучени операторов
SU1413636A1 (ru) Устройство дл сопр жени интерфейсов ввода-вывода с регистратором
SU1599851A1 (ru) Устройство дл ввода информации
SU1730680A1 (ru) Устройство дл записи информации в блок пам ти
SU1585789A1 (ru) Цифровой генератор периодической функции
JPS6118153B2 (ru)
SU1322156A1 (ru) Многоканальное устройство дл регистрации
RU157986U1 (ru) Устройство для классификации и выбора материалов и инструментов арт-терапии