RU1791820C - Device for simulation of voltage source - Google Patents

Device for simulation of voltage source

Info

Publication number
RU1791820C
RU1791820C SU904856700A SU4856700A RU1791820C RU 1791820 C RU1791820 C RU 1791820C SU 904856700 A SU904856700 A SU 904856700A SU 4856700 A SU4856700 A SU 4856700A RU 1791820 C RU1791820 C RU 1791820C
Authority
RU
Russia
Prior art keywords
input
output
inputs
elements
pulse counter
Prior art date
Application number
SU904856700A
Other languages
Russian (ru)
Inventor
Игорь Георгиевич Дорух
Алла Павловна Дорух
Original Assignee
Таганрогский научно-исследовательский институт связи
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Таганрогский научно-исследовательский институт связи filed Critical Таганрогский научно-исследовательский институт связи
Priority to SU904856700A priority Critical patent/RU1791820C/en
Application granted granted Critical
Publication of RU1791820C publication Critical patent/RU1791820C/en

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

Устройство дл  моделировани  источника напр жени  относитс  к вычислительной технике. Целью изобретени   вл етс  повышение точности моделировани . Сущность изобретени : устройство содержит регистр , генератор тактовых импульсов, счетчик, реверсивный счетчик импульсов, триггеры, элементы задержки, элементы НЕ, ИЛИ, элементы И, входные выводы значений напр жений, выходные выводы значений напр жений , выводы втекающего тока, выводы вытекающего тока. 1 ил.A device for simulating a voltage source relates to computer technology. The aim of the invention is to increase the accuracy of modeling. SUMMARY OF THE INVENTION: the device comprises a register, a clock, a counter, a reversible pulse counter, triggers, delay elements, elements NOT, OR, elements AND, input outputs of voltage values, output outputs of voltage values, outputs of incoming current, outputs of outgoing current. 1 ill.

Description

(L

СWITH

Изобретение относитс  к вычислительной технике и может быть использовано дл  анализа процессов в электрических цеп х. Оно  вл етс  усовершенствованием известного устройства дл  моделировани  источника напр жени .The invention relates to computer technology and can be used to analyze processes in electrical circuits. It is an improvement on the known voltage source simulator.

Известное устройство содержит регистр , два триггера, генератор тактовых импульсов , счетчик импульсов, реверсивный счетчик импульсов, восемь элементов И, шесть элементов ИЛИ, два элемента НЕ, входные выводы значений напр жений узлов устройства, два выходных вывода значений напр жений, два вывода втекающего тока и два вывода вытекающего тока. Выход генератора тактовых импульсов соединен со счетным входом счетчика импульсов, вход задани  коэффициента пересчета которого подключен к выходу регистра, тактовый вход первого триггера  вл етс  входом задани  знака напр жени  устройства, пр мой и инверсный выходы подключены к первым входам соответственно первого иThe known device contains a register, two flip-flops, a clock generator, a pulse counter, a reversible pulse counter, eight AND elements, six OR elements, two NOT elements, input outputs of voltage values of the device nodes, two output outputs of voltage values, two incoming current outputs and two leaking current leads. The output of the clock pulse generator is connected to the counting input of the pulse counter, the input of the conversion factor setting of which is connected to the register output, the clock input of the first trigger is the input of the voltage sign of the device, the direct and inverse outputs are connected to the first inputs of the first and

второго элементов И, вторые входы которых соединены с выходом счетчика импульсов, выход первого элемента И подключен к первому входу третьего элемента И и к первому входу первого элемента ИЛИ, выход которого  вл етс  первым выходным выводом значени  напр жени  устройства, второй выходной вывод значени  напр жени  которого соединен с выходом второго элемента ИЛИ, первый вход которого подключен к выходу второго элемента И и к первому входу четвертого элемента И, перва  группа входных выводов значений напр жений первого узла устройства подключена к соответствующим входам третьего элемента ИЛИ, выход которого соединен с первым входом п того элемента И, со входом первого элемента НЕ, со вторым входом второго элемента ИЛИ и со вторым входом четвертого элемента И. выход которого подключен к первому входу четвертого элемента ИЛИ, выход которого  вл етс  первым выходным выводомthe second AND element, the second inputs of which are connected to the output of the pulse counter, the output of the first AND element is connected to the first input of the third AND element and to the first input of the first OR element, the output of which is the first output output of the voltage value of the device, the second output output of the voltage value which is connected to the output of the second OR element, the first input of which is connected to the output of the second AND element and to the first input of the fourth AND element, the first group of input outputs of voltage values of the first device node connected to the corresponding inputs of the third OR element, the output of which is connected to the first input of the fifth AND element, with the input of the first element NOT, with the second input of the second OR element and with the second input of the fourth element I. The output of which is connected to the first input of the fourth OR element, output which is the first output

о about

0000

го оgo about

вытекающего тока устройства и соединен с суммирующим входом реверсивного счетчика импульсов, вычитающий вход которого  вл етс  вторым выходным выводом вытекающего тока устройства и подключен к выходу п того элемента ИЛИ, первый вход которого соединен с выходом шестого элемента И, первый вход которого подключен к выходу первого элемента НЕ, втора  группа входных выводов.значений напр жений второго узла устройства соединена с соответствующими входами шестого элемента ИЛИ, выход которого подключен ко вторым входам третьего элемента И и первого элемента ИЛИ, ко входу второго элемента НЕ и к первому входу седьмого, элемента И, второй вход которого соединен с первым входом восьмого элемента И и  вл етс  первым входным выводом втекающего тока устройства, второй входной вывод втекающего тока устройства подключен ко второму входу шестого элемента И и ко второму входу п того элемента И, выход которого подключен ко второму входу четвертого элемента ИЛИ. третий вход которого подключен к выходу восьмого элемента И, второй вход которого соединен с выходом второго элемента НЕ, выход третьего элемента И подключен ко второму входу п того элемента ИЛИ, третий вход которого соединен с выходом седьмого элемента И, первый и второй выходы переноса реверсивного счетчика импульсов подключены соответственно ко входам установки в О и в 1 второго триггера, выход которого  вл етс  выходом знака суммарного тока устройства , выход значени  суммарного тока устройства подключен к информационному выходу реверсивного счетчика импульсов.the outgoing current of the device and is connected to the summing input of the reverse pulse counter, the subtracting input of which is the second output terminal of the outgoing current of the device and is connected to the output of the fifth OR element, the first input of which is connected to the output of the sixth element AND, the first input of which is connected to the output of the first element NOT, the second group of input pins. The voltage values of the second device node are connected to the corresponding inputs of the sixth OR element, the output of which is connected to the second inputs of the third element And of the first element OR, to the input of the second element NOT and to the first input of the seventh, element And, the second input of which is connected to the first input of the eighth element And and is the first input terminal of the incoming current of the device, the second input terminal of the incoming current of the device is connected to the second input of the sixth AND element and to the second input of the fifth AND element, the output of which is connected to the second input of the fourth OR element. the third input of which is connected to the output of the eighth AND element, the second input of which is connected to the output of the second element NOT, the output of the third AND element is connected to the second input of the fifth OR element, the third input of which is connected to the output of the seventh AND element, the first and second outputs of the transfer of the reverse counter pulses are connected respectively to the installation inputs in O and in 1 of the second trigger, the output of which is the output of the sign of the total current of the device, the output of the value of the total current of the device is connected to the information output eversivnogo pulse counter.

Недостатком этого устройства  вл етс  относительно низка  точность моделировани . Этот недостаток обусловлен тем, что при совпадении во времени импульсов на выходе счетчика импульсов с импульсами на входных выводах значений напр жений один из совпавших во времени импульсов тер етс  и не проходит на выходы первого или второго элемента ИЛИ и на выходные выводы значений напр жений. Совпадение во времени импульсов на входах четвертого или п того элементов ИЛИ также приводит к потере части импульсов, а следовательно, к ошибке в показани х реверсивного счетчика импульсов, соответствующих значению суммарного тока.A disadvantage of this device is the relatively low simulation accuracy. This drawback is due to the fact that when the pulses at the output of the pulse counter coincide with the pulses at the input terminals of the voltage values in time, one of the pulses coinciding in time is lost and does not pass to the outputs of the first or second OR element and to the output terminals of the voltage values. The coincidence in time of the pulses at the inputs of the fourth or fifth OR element also leads to the loss of part of the pulses, and therefore to an error in the readings of the reversible pulse counter corresponding to the value of the total current.

Целью изобретени   вл етс  повышение точности моделировани ,The aim of the invention is to increase the accuracy of modeling,

На чертеже приведена структурна  схема предлагаемого устройства.The drawing shows a structural diagram of the proposed device.

Устройство дл  моделировани  источника напр жени  содержит регистр 1, генератор 2 тактовых импульсов, счетчик 3 импульсов, реверсивный счетчик 4 импульсов , триггеры 5 и 6, элементы 7-10 задержки , элементы НЕ 11 и 12, элементы ИЛИ 13-20, элементы И 21-36, входные выводы 37 и 38 значений напр жений, выходные выводы 39 и 40 значений напр жений, выво0 ды 41 и 42 втекающего тока и выводы 43 и 44 вытекающего тока.A device for simulating a voltage source comprises a register 1, a clock pulse generator 2, a pulse counter 3, a reversible pulse counter 4, triggers 5 and 6, delay elements 7-10, elements 11 and 12, elements 13-20, elements 21 -36, input terminals 37 and 38 of the voltage values, output terminals 39 and 40 of the voltage values, outputs 41 and 42 of the incoming current and conclusions 43 and 44 of the outgoing current.

Вход задани  коэффициента пересчета счетчика 3 соединен с выходом регистра 1, счетный вход -- с выходом генератора 2, аThe input of the task of the conversion factor of the counter 3 is connected to the output of the register 1, the counting input to the output of the generator 2, and

5 выход-со вторыми входами элементов 21 и 22, первые входы которых подключены соответственно к пр мому и инверсному выходам триггера 5, соединенного своим тактовым входом со входом задани  знака5 is the output with the second inputs of the elements 21 and 22, the first inputs of which are connected respectively to the direct and inverse outputs of the trigger 5, connected by its clock input to the sign reference input

0 устройства. Выход элемента И 21 соединен с первыми входами элементов ИЛИ 13, И 23 и 24, а выход элемента 22 - с первыми входами элементов ИЛИ 14, И 25 и 26. Входы элемента 15 соединены с группой входов 37,0 devices. The output of the element And 21 is connected to the first inputs of the elements OR 13, AND 23 and 24, and the output of the element 22 is connected to the first inputs of the elements OR 14, And 25 and 26. The inputs of the element 15 are connected to the group of inputs 37,

5 а выход - со входом элемента НЕ 11, с первым входом элемента И 34 и со вторыми входами элементов ИЛИ 13, И 23 и 24. Входы элемента 16 соединены с группой входов 38, а выход - со входом элемента 12, с пер0 вым входом элемента 32 и со вторыми входами элементов 14, 25 и 26, Третий вход элемента 13 через элемент 7 подключен к выходу элемента 24, а выход - непосредственно к выводу 40, Третий вход элемента 145 and the output is with the input of the element NOT 11, with the first input of the AND 34 element and with the second inputs of the OR elements 13, 23 and 24. The inputs of the element 16 are connected to the group of inputs 38, and the output is connected to the input of the element 12, with the first input element 32 and with the second inputs of the elements 14, 25 and 26, the third input of the element 13 through the element 7 is connected to the output of the element 24, and the output directly to the output 40, the third input of the element 14

5 через элемент 8 подключен к выходу элемента 26, а выход - непосредственно к выводу 39. Выход элемента 23 подключен к первому входу элемента 27 и ко вторым входам элементов 18 и 30, а выход элемента 255 through the element 8 is connected to the output of the element 26, and the output is directly to the output 39. The output of the element 23 is connected to the first input of the element 27 and to the second inputs of the elements 18 and 30, and the output of the element 25

0 - к первым входам элементов 20, 28 и 35, Первый вход элемента 18 соединен с выходом элемента 31 и с первыми входами элементов 29 и 30, третий вход - с выходом элемента 34 и со вторыми входами элемен5 тов 27 и 29, четвертый вход - с выходом элемента 10, а выход - с выводом 43 и с вычитающим входом счетчика 4. Первый, второй и третий входы элемента ИЛИ 17 соединены с выходами элементов 30, 29 и0 - to the first inputs of elements 20, 28 and 35, the First input of element 18 is connected to the output of element 31 and to the first inputs of elements 29 and 30, the third input is to the output of element 34 and to the second inputs of elements 27 and 29, the fourth input is with the output of the element 10, and the output with the output 43 and with the subtracting input of the counter 4. The first, second and third inputs of the element OR 17 are connected to the outputs of the elements 30, 29 and

0 27 соответственно, а выход - со входом элемента 10. Второй вход элемента 20 соединен с выходом элемента 32, со вторым входом элемента 28 и с первым входом элемента 36, третий вход - с выходом элемента0 27, respectively, and the output is with the input of the element 10. The second input of the element 20 is connected to the output of the element 32, with the second input of the element 28 and with the first input of the element 36, the third input is with the output of the element

5 33 и со вторыми входами элементов 35 и 36, четвертый вход - с выходом элемента 9, а выход - с выводом 44 и с суммирующим входом счетчика 4. Первый, второй и третий входы элемента 19 соединены с выходами элементов 28, 35 и 36 соответственно, а выход - со входом элемента 9. Первый вход элемента 31 соединен с выходом элемента 12, а второй-с вы водом 41 и вторым входом элемента 32, Первый вход элемента 33 соединен с выводом 42 и вторым входом элемента 34, а второй - с выходом элемента 11. Информационный выход счетчика 4  вл етс  выходом значени  суммарного тока устройства , а первый и второй выходы переноса подключены ко входам установки в О и 1 триггера 6, выход которого  вл етс  выходом знака суммарного тока устройства ,5 33 and with the second inputs of the elements 35 and 36, the fourth input with the output of the element 9, and the output with the output 44 and with the summing input of the counter 4. The first, second and third inputs of the element 19 are connected to the outputs of the elements 28, 35 and 36, respectively and the output is with the input of element 9. The first input of element 31 is connected to the output of element 12, and the second with output 41 and the second input of element 32, The first input of element 33 is connected to terminal 42 and the second input of element 34, and the second with the output of element 11. The information output of the counter 4 is the output of the value of the total current of the devices a, and the first and second transfer outputs are connected to the installation inputs in O and 1 of trigger 6, the output of which is the output of the sign of the total current of the device,

Устройство работает следующим образом .The device operates as follows.

Перед началом работы в регистр 1 записываетс  число, пропорциональное величине напр жени  источника в моделируемой схеме, а триггер 5 устанавливаетс  в состо ние , соответствующее знаку моделируемого напр жени . Импульсы с выхода генератора 2 поступают на счетный вход счетчика 3, на выходе которого формируютс  импульсы, частота которых пропорциональна содержимому регистра 1. Импульсы с выхода счетчика 3 поступают на входы элементов 21 и 22 и в зависимости от состо ни  триггера 5 проход т либо на выход элемента 21 и затем через элемент 13 на выходной вывод 40 значений напр жени , либо на выход элемента 22 и затем через элемент 14 на выходной вывод 39 значений напр жени , Таким образом, устройство формирует на выходных выводах 39 или 40 импульсы, частота которых пропорциональна величине напр жени  моделируемого источника,Before starting work, a number proportional to the voltage level of the source in the simulated circuit is recorded in register 1, and trigger 5 is set to the state corresponding to the sign of the simulated voltage. The pulses from the output of the generator 2 go to the counting input of the counter 3, the output of which produces pulses whose frequency is proportional to the contents of register 1. The pulses from the output of the counter 3 go to the inputs of the elements 21 and 22 and, depending on the state of the trigger 5, go either to the output element 21 and then through element 13 to the output terminal 40 of the voltage values, or to the output of the element 22 and then through the element 14 to the output terminal 39 of the voltage values. Thus, the device generates pulses at the output terminals 39 or 40, the frequency of which proportional to the voltage of the simulated source,

Дл  соединени  устройства с другими компонентами цепи служат элементы 15 и 16. Импульсы, поступившие на входные выводы 37 или 38 значений напр жений, проход т на выходные выводы противоположных полюсов устройства, так как выход элемента 15 подключен ко второму входу элемента 13, а выход элемента 16 подключен ко второму входу элемента 14; Элементы 24 и 7 предотвращают уменьшение числа импульсов на выводе 40 в случае совпадени  во времени импульсов на первом и втором входах элемента 13. В случае такого совпадени  на выходе элемента 24 формируетс  импульс, который через незначительное врем , определ емое задержкой элемента 7, проходит через элементы 7 и 13 на вывод 40. Аналогично элементы 26 и 8 предотвращают уменьшение числа импульсов на выводе 39 в случае совпадени  во времени импульсов на первом и втором входах элемента 14.Elements 15 and 16 are used to connect the device to other components of the circuit. The pulses received at the input terminals 37 or 38 of the voltage values are transmitted to the output terminals of the opposite poles of the device, since the output of element 15 is connected to the second input of element 13, and the output of the element 16 is connected to the second input of element 14; Elements 24 and 7 prevent a decrease in the number of pulses at terminal 40 in the event of a coincidence in time of the pulses at the first and second inputs of element 13. In the event of such a coincidence, an output is generated at the output of element 24, which passes through the elements after a short time, determined by the delay of element 7 7 and 13 to terminal 40. Similarly, elements 26 and 8 prevent a decrease in the number of pulses at terminal 39 in the event that the pulses at the first and second inputs of element 14 coincide in time.

В устройстве формируютс  также импульсы , моделирующие ток в электрической цепи. Если на одном из выходных выводов 39 или 40 формируетс  импульс и одновре- 5 менно поступает импульс на противоположный полюс 38 или 37 устройства, то формируетс  импульс на выходе элемента 25 ил и на выходе элемента 23. Эти импульсы через элемент 20 или 18 проход т на выводыPulses are also formed in the device, simulating current in an electric circuit. If a pulse is generated at one of the output terminals 39 or 40 and at the same time a pulse is supplied to the opposite pole 38 or 37 of the device, then a pulse is generated at the output of element 25 or at the output of element 23. These pulses pass through element 20 or 18 to findings

0 44 или 43 вытекающего тока.0 44 or 43 leakage current.

Дл  организации прохождени  импульсов , моделирующих ток, сформированный другими элементами цепи, в устройстве используютс  элементы 31-34, 11 и 12. ПриTo organize the passage of pulses simulating the current generated by other elements of the circuit, the device uses elements 31-34, 11 and 12. When

5 поступлении импульса на вывод 41 (42) втекающего тока одного из полюсов этот импульс проходит либо через элементы 32 (34) и 20 (18) на вывод 44 (43) вытекающего тока противоположного полюса 44 (43), либо че0 рез элементы 31 (33) и 18 (20) на вывод 43 (44) вытекающего тока этого же полюса. Направление прохождени  импульса, моделирующего ток, определ етс  наличием или отсутствием импульса, моделирующего на5 пр жение на входном выводе противоположного полюса. Счетчик 4 подсчитывает импульсы с выводов 43 и 44 за фиксированный отрезок времени, Количество этих импульсов пропорционально току, протекающему че0 рез источник напр жени  в моделируемой схеме. Направление этого тока определ етс  состо нием триггера 6, который управл етс  импульсами с выходов переноса счетчика 4.When a pulse arrives at terminal 41 (42) of the incoming current of one of the poles, this pulse passes either through elements 32 (34) and 20 (18) to terminal 44 (43) of the outgoing current of the opposite pole 44 (43), or through elements 31 ( 33) and 18 (20) to the output 43 (44) of the outgoing current of the same pole. The direction of passage of the pulse simulating the current is determined by the presence or absence of a pulse simulating the voltage at the input terminal of the opposite pole. Counter 4 counts the pulses from terminals 43 and 44 over a fixed period of time. The number of these pulses is proportional to the current flowing through the voltage source in the simulated circuit. The direction of this current is determined by the state of the trigger 6, which is controlled by the pulses from the transfer outputs of the counter 4.

5 Элементы 27, 29, 30, 17 и 10 предотвращают уменьшение числа импульсов, на выводе 43 и вычитающем входе счетчика 4 в случае совпадени  во времени импульсов на выходах элементов 23, 31 и 34. В случае5 Elements 27, 29, 30, 17 and 10 prevent a decrease in the number of pulses at terminal 43 and the subtracting input of the counter 4 in case of coincidence in time of the pulses at the outputs of elements 23, 31 and 34. In the case of

0 совпадени  во времени импульсов на выходах любых двух из указанных трех элементов на выходе элементов 27, 29 или 30 формируетс  импульс, который через незначительное врем , определ емое задержкой0 coincidence in time of the pulses at the outputs of any two of these three elements at the output of the elements 27, 29 or 30, a pulse is generated, which after a short time determined by the delay

5 элемента 10, проходит через элементы 17, 10 и 18 на вывод 43 и вычитающий вход счетчика 4.5 of element 10, passes through elements 17, 10 and 18 to terminal 43 and the subtracting input of counter 4.

Аналогично элементы 28, 35, 36, 19 и 9 предотвращают уменьшение числа импуль0 сов на выводе 44 и суммирующем входеSimilarly, the elements 28, 35, 36, 19 and 9 prevent a decrease in the number of pulses at terminal 44 and the summing input

счетчика 4 в случае совпадени  во времениcounter 4 in case of coincidence in time

импульсов на выходах элементов 25, 32 и 33.pulses at the outputs of elements 25, 32 and 33.

В устройстве-прототипе элементы 7-10,In the prototype device, elements 7-10,

17, 19. 27-30, 35 и 36 отсутствуют, поэтому17, 19. 27-30, 35 and 36 are absent, therefore

5 совпадение во времени импульсов на входах элемента 13 (14) или 18 (20) приводит к потере импульсов на выводе 40 (39) или 43 (44), а следовательно, к погрешности моделировани  напр жени  или тока.5, the coincidence in time of the pulses at the inputs of element 13 (14) or 18 (20) leads to the loss of pulses at terminal 40 (39) or 43 (44) and, consequently, to the error in modeling the voltage or current.

Claims (1)

В предлагаемом устройстве така  погрешность отсутствует. Это обеспечивает повышение точности предлагаемого устройства по сравнению с прототипом. Формула изобретени  Устройство дл  моделировани  источника напр жени , содержащее регистр, два триггера, генератор тактовых импульсов, счетчик импульсов, реверсивный счетчик импульсов, с первого по восьмой элементы И, с первого по шестой элементы ИЛИ, два элемента НЕ, выход генератора тактовых импульсов соединен со счетным входом счетчика импульсов, вход задани  коэффициента пересчета которого подключен к выходу регистра, тактовый. вход первого триггера  вл етс  входом задани  знака напр жени  устройства, пр мой и инверсный выходы подключены к первым входам Соответственно первого и второго элементов И, вторые входы которых соединены с выходом счетчика импульсов, выход первого элемента И подключен к первому входу третьего элемента И и к первому входу первого элемента ИЛИ, выход которого  вл етс  первым выходным выводом значени  напр жени  устройства, второй выходной вывод значени  напр жени  которого соединен с выходом второго элемента ИЛИ, первый вход которого подключен к выходу второго элемента И и к первому входу четвертого элемента И, перва  группа входных выводов значений напр жений первого узла устройства подключена к соответствующим входам третьего элемента ИЛИ, выход которого соединен с первым входом п того элемента И, с входом первого элемента НЕ, с вторым входом второго элемента ИЛИ и с вторым входом четвертого элемента И, выход которого подключен к первому входу четвертого элемента ИЛИ, выход которого  вл етс  первым выходным выводом вытекающего тока устройства и соединен с суммирующим входом реверсивного счетчика импульсов, вычитающий вход которого  вл етс  вторым выходным выводом вытекающего тока устройства и подключен к выходу п того элемента ИЛИ, первый вход которого соединен с выходом шестого элемента И, первый вход которого подключен к выходу первого элемента НЕ, втора  группа входных выводов значений напр жений второго узла устройства соединена с соответствующими входами шестого элемента ИЛИ, выход которого подключен к вторым входам третьего элемента И и первого элемента ИЛИ, к входу второго элемента НЕ и к первому входу седьмого элемента И, второй вход которого соединен с первым входом восьмого элемента И и  вл етс  первымIn the proposed device, such an error is absent. This provides increased accuracy of the proposed device compared to the prototype. SUMMARY OF THE INVENTION A device for simulating a voltage source comprising a register, two triggers, a clock, a pulse counter, a reverse pulse counter, first to eighth elements AND, first to sixth elements OR, two elements NOT, the output of the clock is connected to the counting input of the pulse counter, the input of the task of the conversion factor of which is connected to the output of the register, clock. the input of the first trigger is the input of the voltage sign of the device, the direct and inverse outputs are connected to the first inputs Accordingly of the first and second elements And, the second inputs of which are connected to the output of the pulse counter, the output of the first element And is connected to the first input of the third element And the first input of the first OR element, the output of which is the first output output of the voltage value of the device, the second output of the voltage value of which is connected to the output of the second OR element, the first input of which connected to the output of the second AND element and to the first input of the fourth AND element, the first group of input outputs of the voltage values of the first node of the device is connected to the corresponding inputs of the third OR element, the output of which is connected to the first input of the fifth AND element, with the input of the first element NOT, with the second input of the second OR element and with the second input of the fourth AND element, the output of which is connected to the first input of the fourth OR element, the output of which is the first output terminal of the outgoing current of the device and is connected to the floating input of a reversible pulse counter, the subtracting input of which is the second output terminal of the outgoing current of the device and is connected to the output of the fifth OR element, the first input of which is connected to the output of the sixth element AND, the first input of which is connected to the output of the first element NOT, the second group of input outputs the voltage values of the second node of the device is connected to the corresponding inputs of the sixth OR element, the output of which is connected to the second inputs of the third AND element and the first OR element, to the input of the second ele cient and NOT to the first input of the seventh AND gate, a second input coupled to a first input of the eighth AND gate and is the first входным выводом втекающего тока устройства , второй входной вывод втекающего тока устройства подключен к второму входу шестого элемента И и к второму входу п того элемента И, выход которого подключен к второму входу четвертого элемента ИЛИ, третий вход которого подключен к выходу восьмого элемента И, второй вход которого соединен с выходом второго элемента НЕ,input terminal of the incoming current of the device, the second input terminal of the incoming current of the device is connected to the second input of the sixth AND element and to the second input of the fifth AND element, the output of which is connected to the second input of the fourth OR element, the third input of which is connected to the output of the eighth AND element, the second input which is connected to the output of the second element NOT выход третьего элемента И подключен к второму входу п того элемента ИЛ И, третий вход которого соединен с выходом седьмого элемента И, первый и второй выходы переноса реверсивного счетчика импульсов подключены соответственно -к входам установки в О и 1 второго триггера, выход которого  вл етс  выходом знака суммарного тока устройства, выход значени  суммарного тока устройства подключен кthe output of the third element And is connected to the second input of the fifth element AND, the third input of which is connected to the output of the seventh element And, the first and second outputs of the transfer of the reversible pulse counter are connected respectively to the installation inputs in O and 1 of the second trigger, the output of which is the output the sign of the total current of the device, the output of the total current value of the device is connected to информационному выходу реверсивного счетчика импульсов, отличающеес  тем, что, с целью повышени  точности моделировани , в него введены с дев того по шестнадцатый элементы И, седьмой и восьмой элементы ИЛИ и четыре элемента задержки , первый и второй входы дев того элемента И соединены соответственно с первым и вторым входами первого элемента ИЛИ, вход первого элемента задержки соединен с выходом дев того элемента И, а выход - с третьим входом первого элемента ИЛИ, первый и второй входы дес того элемента И соединены соответственно с первым и вторым входами второго элементаthe information output of the reversible pulse counter, characterized in that, in order to increase the accuracy of the simulation, nine to sixteenth AND elements, a seventh and eighth OR element, and four delay elements are introduced into it, the first and second inputs of the ninth AND element are connected respectively to the first and the second inputs of the first OR element, the input of the first delay element is connected to the output of the ninth AND element, and the output is with the third input of the first OR element, the first and second inputs of the tenth AND element are connected respectively to th and the second inputs of the second element ИЛИ, вход второго элемента задержки соединен с выходом дес того элемента И, а выход - с третьим входом второго элемента ИЛИ, первый и второй входы одиннадцатого элемента И соединены соответственно сOR, the input of the second delay element is connected to the output of the tenth element AND, and the output is connected to the third input of the second element OR, the first and second inputs of the eleventh element And are connected respectively to первым и вторым входами четвертого элемента ИЛИ, а выход - с первым входом седьмого элемента ИЛИ, первый и второй входы двенадцатого элемента И соединены соответственно с первым и третьим входами четвертого элемента ИЛИ, а выход - с вторым входом седьмого элемента ИЛИ, первый и второй входы тринадцатого элемента И соединены соответственно с вторым и третьим входами четвертого элементаthe first and second inputs of the fourth OR element, and the output with the first input of the seventh OR element, the first and second inputs of the twelfth element AND are connected respectively to the first and third inputs of the fourth OR element, and the output is with the second input of the seventh OR element, the first and second inputs of the thirteenth element And are connected respectively to the second and third inputs of the fourth element 0 ИЛИ, а выход - с третьим входом седьмого элемента ИЛИ, вход третьего элемента задержки соединен с выходом седьмого элемента ИЛИ, а выход - с четвертым входом четвертого элемента ИЛИ, первый и второй0 OR, and the output is with the third input of the seventh OR element, the input of the third delay element is connected to the output of the seventh OR element, and the output is with the fourth input of the fourth OR element, the first and second 5 входы четырнадцатого элемента И соединены соответственно с первым и вторым входами п того элемента ИЛИ, а выход - с первым входом восьмого элемента ИЛИ, первый и второй входы п тнадцатого элемента И соединены соответственно с первым и третьим входами п того элемента п того элемента ИЛИ, а выход - с третьим ИЛИ, а выход - с вторым входом восьмого входом восьмого элемента ИЛИ, вход чет- элемента ИЛИ, первый и второй входы ше- вертого элемента задержки соединен с вы- стнадцатого элемента И соединены соот- ходом восьмого элемента ИЛИ, а выход - с5, the inputs of the fourteenth AND element are connected respectively to the first and second inputs of the fifth OR element, and the output is to the first input of the eighth OR element, the first and second inputs of the fifteenth AND element are connected to the first and third inputs of the fifth element of the fifth OR element, and the output is with the third OR, and the output is with the second input of the eighth input of the eighth OR element, the input of the fourth element OR, the first and second inputs of the sixth delay element are connected to the eleventh element AND are connected by the eighth OR element, and output - ветственно с вторым и третьим входами5 четвертым входом п того элемента ИЛИ.respectively, with the second and third inputs 5, the fourth input of the fifth element OR. ЗаЭанцеZaEanze
SU904856700A 1990-08-01 1990-08-01 Device for simulation of voltage source RU1791820C (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU904856700A RU1791820C (en) 1990-08-01 1990-08-01 Device for simulation of voltage source

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU904856700A RU1791820C (en) 1990-08-01 1990-08-01 Device for simulation of voltage source

Publications (1)

Publication Number Publication Date
RU1791820C true RU1791820C (en) 1993-01-30

Family

ID=21530726

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904856700A RU1791820C (en) 1990-08-01 1990-08-01 Device for simulation of voltage source

Country Status (1)

Country Link
RU (1) RU1791820C (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1525706, кл. G 06 F 15/20, 1985. *

Similar Documents

Publication Publication Date Title
Kilburn et al. Parallel addition in digital computers: A new fast ‘carry’circuit
US4264807A (en) Counter including two 2 bit counter segments connected in cascade each counting in Gray code
KR840000114A (en) Phase comparator
RU1791820C (en) Device for simulation of voltage source
SU1525706A1 (en) Device of modeling voltage circuits
GB772965A (en) Shifting registers
RU1815649C (en) Device for modeling power supply
SU1559353A1 (en) Device for investigation of graph parameters
Fu Parametric approach to robust stability with both parametric and nonparametric uncertainties
SU1295508A1 (en) Flip-flop device
SU151891A1 (en) Push-pull ferrite-triode ring register
SU1338059A1 (en) Pulse counter
SU1162044A1 (en) Number-to-pulse rate converter
RU1783542C (en) Device for modelling of characteristics of diode
SU1282331A1 (en) Voltage-to-time interval converter
SU1156245A1 (en) Device for delaying pulses
SU903912A1 (en) Thyristor simulating device
SU539378A1 (en) Semi-adder
SU1374405A1 (en) Negative resistance converter
SU374745A1 (en) UNIVERSAL LOGICAL ELEMENT
SU1280382A1 (en) Device for simulating graphs
SU1376096A2 (en) Device for simulating network graphs
SU1012426A1 (en) Bridge flip-flop
SU1488793A1 (en) Generator of random unrecurring events
SU1019625A1 (en) Voltage/time interval converter