RU1815649C - Device for modeling power supply - Google Patents
Device for modeling power supplyInfo
- Publication number
- RU1815649C RU1815649C SU4857125A RU1815649C RU 1815649 C RU1815649 C RU 1815649C SU 4857125 A SU4857125 A SU 4857125A RU 1815649 C RU1815649 C RU 1815649C
- Authority
- RU
- Russia
- Prior art keywords
- input
- output
- elements
- inputs
- current
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Устройство дл моделировани источника тока относитс к вычислительной технике и может быть использовано дл анализа процессов в электрических цеп х. Сущность изобретени : устройство содержит регистр 1, блок сравнени 2, счетчик импульсов 3, триггер 5, п ть элементов И 6, 7, 8, 9, 10, п ть элементов ИЛ И 11, 12, 13, 14, 15, два элемента НЕ 16, 17. и генератор тактовых импульсов 4, две группы входных выводов значений напр жени 18, 19, два входных вывода втекающего тока 21,22, выходной вывод значени напр жени 20. два выходных вывода вытекающего тока 18, 19, 1-2-16-6-7-11-3-2, 6-20. 19-13-8. 4-6, 7- 14, 8-15, 18-12-7, 19-13-8,4-6, 4-17-9-14- 23, 17-10-15-24, 5-7, 5-8, 21-9, 22-10, 1 ил.A device for simulating a current source relates to computer technology and can be used to analyze processes in electrical circuits. The inventive device contains a register 1, a comparison unit 2, a pulse counter 3, a trigger 5, five elements And 6, 7, 8, 9, 10, five elements AND 11, 12, 13, 14, 15, two elements NOT 16, 17. and a clock generator 4, two groups of input terminals of the voltage values 18, 19, two input terminals of the incoming current 21.22, the output terminal of the voltage value 20. two output terminals of the outgoing current 18, 19, 1-2 -16-6-7-11-3-2, 6-20. 19-13-8. 4-6, 7-14, 8-15, 18-12-7, 19-13-8,4-6, 4-17-9-14-23, 17-10-15-24, 5-7, 5-8, 21-9, 22-10, 1 ill.
Description
Изобретение относитс к вычислительной технике и может быть использовано дл анализа процессов в электрических цеп х.The invention relates to computer technology and can be used to analyze processes in electrical circuits.
Целью изобретени вл етс упрощение и повышение точности устройства.The aim of the invention is to simplify and improve the accuracy of the device.
На чертеже приведена структурна схема предлагаемого устройства.The drawing shows a structural diagram of the proposed device.
Устройство дл моделировани источника тока содержит регистр 1, блок 2 сравнени , счётчик 3 импульсов, генератор 4 тактовых импульсов, триггер 5, элементы 6-10 И, элементы 11-15 ИЛИ, элементы 16 и 17 НЕ, группы 18 и 19 входных выводов значений напр жени , выходной 20 вывод значений напр жени , входные выводы 21 и 22 втекающего тока, выходные выводы 23 и 24 вытекающего тока, вход 25 запуска и вход 26 сброса. Первый вход блока 2 соединен с выходом регистра Т. второй - с выходом счетчика 3, соединенного своим счетным входом с выходом элемента 1.1, а входом обнулени - со входом 26 сброса устройства, а выход - через элемент 16 со вторым входом элемента 6, первый вход которого соединен с выходом генератора 4 и входом элемента 17, а выход - с первыми входами элементов 7 и 8 и выводом 20, Второй вход элемента 7 соединен с выходом элемента 12, соединенного своими входами с соответствующими входными выводами группы 18, третий вход - с пр мым выходом триггера 5, а выход - с первыми входами элементов 11 и 14. Второй вход элемента 8 соединен с выходом элемента 13, соединенного своими входами с соответствующими входными выводами группы 19, третий входA device for simulating a current source comprises a register 1, a comparison unit 2, a pulse counter 3, a clock pulse generator 4, a trigger 5, elements 6-10 AND, elements 11-15 OR, elements 16 and 17 NOT, groups 18 and 19 of the input value outputs voltages, output 20 outputs voltage values, input current input terminals 21 and 22, output current output terminals 23 and 24, trigger input 25 and reset input 26. The first input of block 2 is connected to the output of register T. The second is with the output of a counter 3 connected by its counter input to the output of element 1.1, and the input of zeroing is connected to input 26 of the device reset, and the output is through element 16 with the second input of element 6, the first input which is connected to the output of the generator 4 and the input of the element 17, and the output to the first inputs of the elements 7 and 8 and the output 20, The second input of the element 7 is connected to the output of the element 12, connected by its inputs to the corresponding input terminals of group 18, the third input - trigger output 5, and output - with the first inputs of the elements 11 and 14. The second input of the element 8 is connected to the output of the element 13 connected by its inputs to the corresponding input terminals of the group 19, the third input
- с инверсным выходом триггера 5, а выход- with an inverse trigger output 5, and the output
- с первым входом элемента 15 и вторым входом элемента 11. Первый вход элемента 9 соединен с выходом элемента 17 и первым входом элемента 10, второй вход - с выводом 21, а выход - со вторым входом элемента 14, соединенного своим выходом с выводом 23. .Второй вход элемента 10 соединен с выводом 22, а выход - со вторым входом элемента 15, соединенного своим выходом с выводом 24,- with the first input of element 15 and the second input of element 11. The first input of element 9 is connected to the output of element 17 and the first input of element 10, the second input to output 21, and the output to the second input of element 14 connected by its output to output 23. . The second input of element 10 is connected to terminal 22, and the output is to the second input of element 15 connected by its output to terminal 24,
Перед началом работы счетчик 3 обнул етс импульсом, поступающим на его обнул ющий вход со входа 26, в регистр 1 записываетс значение тока моделируемого источника, а триггер 5 устанавливаетс в состо ние, соответствующее знаку этого тока .Before starting work, counter 3 is reset by a pulse supplied to its zeroing input from input 26, the current value of the modeled source is recorded in register 1, and trigger 5 is set to the state corresponding to the sign of this current.
К началу работы на выходе блока 2 устанавливаетс потенциал, соответствующий логическому О, элемент 6, управл емый сигналом с выхода блока 2 через элемент 16 открываетс по второму входу. Тактовые импульсы генератора 4 проход т через элемент 6 на вывод 20 и на первые входы элементов 7 и 8.By the beginning of work, at the output of block 2, a potential corresponding to logical O is established, element 6, controlled by a signal from the output of block 2 through element 16, opens at the second input. The clock pulses of the generator 4 pass through element 6 to terminal 20 and to the first inputs of elements 7 and 8.
В зависимости от состо ни триггера 5 импульсы генератора 4 могут пройти черезDepending on the state of the trigger 5, the pulses of the generator 4 can pass through
элементы 7 и 14 на вывод 23, либо через элементы 8 и 15 на вывод 24, Если при сигнале на пр мом выходе триггера 5, соответствующим логической 1, одновременно с выходным импульсом на выводе 20 на одинelements 7 and 14 to terminal 23, or through elements 8 and 15 to terminal 24, If, with a signal at the direct output of trigger 5 corresponding to logic 1, simultaneously with the output pulse at terminal 20, one
0 из входов группы 18 поступает импульс, моделирующий напр жение в цепи, то на выходе элемента 7 формируетс импульс, который через элемент 14 проходит на вывод 23 и одновременно через элемент 110 from the inputs of group 18 a pulse is simulated that simulates the voltage in the circuit, then a pulse is generated at the output of element 7, which passes through element 14 to terminal 23 and simultaneously through element 11
5 проходит несчетный вход счетчика 3, добавл к его содержимому единицу. Если при сигнале на инверсном выходе триггера 5, соответствующим логической 1, одновременно с выходным импульсом на выводе 205 passes the countless input of counter 3, adding one to its contents. If the signal at the inverse output of trigger 5 corresponding to logical 1, simultaneously with the output pulse at terminal 20
0 на один из входов группы 19 поступает импульс , моделирующий напр жение в цепи, то на выходе элемента 8 формируетс импульс , который через элемент 15 проходит на вывод 24 и одновременно через элемент0, one of the inputs of group 19 receives a pulse simulating the voltage in the circuit, then an output is generated at the output of element 8, which passes through element 15 to terminal 24 and simultaneously through the element
5 11 проходит на счетный вход счетчика 3, добавл к его содержимому единицу.5 11 goes to the counting input of counter 3, adding one to its contents.
Как только содержимое счетчика 3 становитс равным содержимому регистра 1, на выходе блока 2 по вл етс сигнал, уро0 вень которого соответствует логической 1, элемент 6 закрываетс по второму входу сигналом с выхода блока 2. логически про- инвертированным элементом 16, тем самым запреща прохождение тактовых импуль5 сов через элементы 6, 7, 8, 14 и 15.As soon as the contents of counter 3 becomes equal to the contents of register 1, a signal appears at the output of block 2, the level of which corresponds to logic 1, element 6 is closed at the second input by the signal from the output of block 2. by a logically inverted element 16, thereby prohibiting passage 5 clock pulses through elements 6, 7, 8, 14 and 15.
Импульсы, моделирующие ток, поступающие на выводы 21 или 22 левого или правого пол юса устройства, проход т на вывод 23 или 24 вытекающего тока этого же полю0 са, при условии, что в нем в данный момент не формируютс выходные импульсы, то есть отсутствует тактовый импульс. Это осуществл етс путем управлени элементами 9 и 10 через элемент 17 сигналом с выходаPulses simulating the current supplied to the terminals 21 or 22 of the left or right pole of the device pass to the terminal 23 or 24 of the outgoing current of the same pole, provided that it does not currently generate output pulses, i.e. there is no clock pulse. This is done by controlling the elements 9 and 10 through the element 17 signal output
5 генератора 4,5 generators 4,
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU4857125 RU1815649C (en) | 1990-08-06 | 1990-08-06 | Device for modeling power supply |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU4857125 RU1815649C (en) | 1990-08-06 | 1990-08-06 | Device for modeling power supply |
Publications (1)
Publication Number | Publication Date |
---|---|
RU1815649C true RU1815649C (en) | 1993-05-15 |
Family
ID=21530959
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU4857125 RU1815649C (en) | 1990-08-06 | 1990-08-06 | Device for modeling power supply |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU1815649C (en) |
-
1990
- 1990-08-06 RU SU4857125 patent/RU1815649C/en active
Non-Patent Citations (1)
Title |
---|
Врем -импульсные вычислительные устройства /под ред. В.Б.Смолова и Е.П.Угрю- мова. М.: Радио и св зь. 1983, с.226, рис.7.10. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
Kilburn et al. | Parallel addition in digital computers: A new fast ‘carry’circuit | |
RU1815649C (en) | Device for modeling power supply | |
SU1525706A1 (en) | Device of modeling voltage circuits | |
KR940020670A (en) | FILTER CIRCUIT INCLUDING RESISTOR AND CAPACITOR | |
SU1270778A1 (en) | Device for simulating transient short-circuit current | |
RU2210105C1 (en) | Multichannel polarity correlator | |
SU617738A1 (en) | Arrangement for determining moments of harmonic extremum values | |
SU417793A1 (en) | ||
SU1091321A1 (en) | Current pulse shaper | |
SU1185607A1 (en) | Device for converting difference of frequencies of two electric signals to d.c.voltage | |
SU794769A1 (en) | Device for testing sealed-contact based matrix connectors | |
SU141771A1 (en) | Electronic circuit for algebraic summation of continuous information given in pulse frequency form | |
JPS562045A (en) | Inspection unit for random logic circuit | |
RU2030106C1 (en) | Pulse former | |
SU1674251A2 (en) | Programmer | |
RU2145768C1 (en) | Generator of constant duration pulses | |
SU1698967A1 (en) | Pulse shaper | |
JPS5465582A (en) | Judgement circuit of chattering time | |
KR900000867Y1 (en) | Horizontal synchronizing signal processing circuit | |
SU1185357A1 (en) | Device for simulating thyristor-diode group | |
SU1242939A1 (en) | Random number generator | |
SU930594A1 (en) | Square-wave pulse generator | |
SU1195428A1 (en) | Device for generating pulse trains | |
SU875473A1 (en) | Magnetic core testing device | |
SU773939A1 (en) | Device for simulating binary communication channel |