RU1786664C - Многоканальное устройство приема сложных сигналов - Google Patents

Многоканальное устройство приема сложных сигналов

Info

Publication number
RU1786664C
RU1786664C SU894775335A SU4775335A RU1786664C RU 1786664 C RU1786664 C RU 1786664C SU 894775335 A SU894775335 A SU 894775335A SU 4775335 A SU4775335 A SU 4775335A RU 1786664 C RU1786664 C RU 1786664C
Authority
RU
Russia
Prior art keywords
inputs
outputs
output
register
input
Prior art date
Application number
SU894775335A
Other languages
English (en)
Inventor
Валерий Владимирович Барлабанов
Андрей Юрьевич Савинов
Сергей Александрович Колобов
Вячеслав Иванович Носков
Original Assignee
Киевское Высшее Военное Инженерное Дважды Краснознаменное Училище Связи Им.М.И.Калинина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевское Высшее Военное Инженерное Дважды Краснознаменное Училище Связи Им.М.И.Калинина filed Critical Киевское Высшее Военное Инженерное Дважды Краснознаменное Училище Связи Им.М.И.Калинина
Priority to SU894775335A priority Critical patent/RU1786664C/ru
Application granted granted Critical
Publication of RU1786664C publication Critical patent/RU1786664C/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к радиосв зи и может быть использовано в многоканальных широкополосных системах передачи дискретных сообщений с кодовым разделением сигналов. Цель изобретени  - повышение помехоустойчивости при воздействии помех при асинхронном приеме сложных сигналов. Многоканальное устройство приема сложных сигналов содержит аналого-цифровой преобразова

Description

тель(АЦП) 1, блок инверторов 2, блок пам ти 3, компаратор 4, буферный регистр 5, узел свертки 6, весовой сумматор 7, управл емый инвертор 6, коммутатор опорных кодов 9, счетчики импульсов 10,11, генератор тактовых импульсов 12, делитель 13, коммутатор 14, канальные узлы 15, в состав каждого
из которых вход т параллельный регистр 16, компаратор 17, блок инверторов 18, буферный регистр 19, информационный регистр 20, а каждый узел свертки 6 состоит из регистра сдвига 21, блока сравнени  22 и сумматора 23. 1 з.п. ф-лы, 2 ил.
Изобретение относитс  к радиосв зи и может быть использовано в многоканальных широкополосных системах передачи дискретных сообщений с кодовым разделением сигналов.
Известно устройство дл  п рйема много- позиционных сложных сигналов, содержащее пороговый элемент, регистр сдвига, коммутатор опорных сигналов, блоки равнозначности по числу элементов сложного сигнала, сумматор, два инвертора, блок пам ти , компаратор, буферный и информационный регистры, счетчик, делитель и генератор импульсов.
В данном устройстве принимаемый сигнал преобразуетс  в пороговом элементе в импульсную последовательность, котора  записываетс  в регистр сдвига. Далее, за длительность элемента сигнала в устройстве происходит определение той комбинации на выходе счетчика, которой соответствует максимум взаимокоррел ционной функции соответствующей ей ПСП коммутатора опорных сигналов и ПСП, записанной в регистре сдвига. Однозначное соответствие ПСП и группы информационных символов на передаче и приеме позвол ет после п тактов работы устройства восстановить переданную информацию.
Двоичное квантование, которое осуществл етс  в пороговом элементе, не позвол ет добитьс  высокой помехоустойчивости при постановке помех типа гармонической или подобной. Кроме того, при асинхронной работе возникают энергетические потери, которые достигают 5.,.б дБ, а в среднем составл ют 3 дБ.
Известно устройство дл  асинхронного приема шумоподобных сигналов, содержащее перемножитель, первое решающее устройство , два регистра сдвига, два сумматора-дешифратора суммирующее устройство , линию задержки и генератор тактовых импульсов.
В первом решающем устройстве принимаетс  решение по распознаванию элементов ШПС, дл  чего используетс  двоичное квантование. Независимость работы дискретного согласованного фильтра от задерж: .. ки сигнала (асинхронность работы) при этом
достигаетс  тем, что за врем  длительности
элемента сигнала 1э берутс  2 отсчета или
решени , Это происходит благодар  тому,
5 что тактовые частоты двух регистров сдвига
1 равны - и сдвинуты с помощью линии заU
держки друг относительно друга на 0,5 Тэ. Недостатками этого устройства  вл ют10 с  потери, по сравнению с синхронными дискретными согласованными фильтрами, в помехоустойчивости к преднамеренным помехам , которые в среднем составл ют 2,1 дБ, потери из-за двоичного квантовани , со15 ставл ющие 8...10 дБ (по сравнению с дес - тиуровневыми при базах 1000), а кроме того, существенное усложнение устройства (как показывает простое сравнение - более чем в два раза).
0 Известна также схема многоуровневого дискретного согласованного фильтра дл  распознавани  противоположных ФМ сигналов , содержаща  смеситель, фильтр, оптимальный дл  элемента сдвига сигнала,
5 каскад совпадени , генератор тактовых импульсов , квантизатор с числом уровней квантовани  22, сумматоры-дешифраторы и регистры сдвига, а также делители с различными весовыми множител ми по числу
0 уровней квантовани , общий сумматор и решающее устройство.
В указанном устройстве в квантизаторе происходит квантование на 22уровней. При этом на его 22 выходах формируютс  норми5 рованные импульсы, которые с помощью ГТИ записываютс  в регистры сдвига. Сравнение записанной в регистр сдвига последовательности импульсов с кодовыми символами ФМ-сигнала осуществл етс  с
0 помощью сумматоров-дешифраторов на ре- зистивной матрице, отклики которых через делители с соответствующими весовыми множител ми подаютс  на общий сумматор . В момент окончани  действи  сигнала
5 в решающем устройстве принимаетс  решение о переданном сигнале.
В отличие от предыдущего аналога в данном устройстве осуществл етс  многоуровневое квантование, что позвол ет существенно снизить потери, однако при этом сложность устройства возрастает (на каждый уровень - сумматор-дешифратор, регистр сдвига и делитель), а кроме того, устройство позвол ет осуществл ть прием информации только по одному каналу.
Наиболее близким по технической сущности к за вл емому устройству прототипом  вл етс  многоканальное устройство приема шумоподобных сигналов, содержащее двоичный квантователь, выход которого  вл етс  входом регистра сдвига, коммутатор опорных кодов, п блоков сравнени  (п - база ШПС), входы которых соеди- нены с соответствующими выходами регистра сдвига и коммутатора опорных кодов , а выходы подключены к сумматору, управл емого инвертора, коммутатора, к выходам которого присоединены N каналь- ных блоков (N-кол-во корреспондентов), каждый из которых состоит из параллельного регистра, компаратора, элемента пам ти и стробирующего элемента. Общими же дл  устройства  вл ютс  блок управлени , гене- ратор тактовых импульсов и делитель.
В этом устройстве, как и в аналоге, входной сигнал квантуетс  на два уровн  в квантователе . Воздействие гармонической либо подобной помехи неизбежно вызывает существенные искажени  формы импульсов, поступающих на вход двоичного квантовател  . Поэтому в услови х сложной поме- ховой обстановки двоичное квантование не позвол ет обеспечить высокую помехоустойчивость (потери составл ют 8... 10 дБ) по сравнению с дес тиуровневым квантованием при базах 1000. Кроме того, как показано выше, возникновение асинхронизма между входным сигналом и ГТИ приводит к по влению существенных энергетических потерь. Синхронизаци  же ГТИ по принимаемому сложному сигналу трудно осуществима ввиду малого отношени  сигнал/шум на длительности Тэ элемента сложного сигнала на входе устройства. Осуществление синхронизации по выходному сигналу возможно только после получени  свертки, что, в свою очередь, произойдет только при совпаде- нии частот ГТИ и входного сигнала с точностью до фазы, что практически невозможно при одновременном асинхронном приеме сложных сигналов от N корреспондентов.
Цель изобретени  - повышение помехоустойчивости при воздействии помех при асинхронном приеме многопозиционных сложных сигналов.
Цель достигаете; тем, что в многоканальное устройство приема шумоподобных сигналов, содержащее узел свертки, в состав которого входит n-разр дный регистр сдвига, выходы разр дов которого через соответствующие блоки сравнению соединены с соответствующими входами сумматора, причем к другим входам п блоков сравнени  узла свертки подключены со- ответствующие выходы коммутатора опорных кодов, а также последовательно соединенные генератор тактовых импульсов и делитель частоты и последовательно соединенные управл емый инвертор и.коммутатор , выходы которого соединены с соответствующими входами N канальных узлов, управл ющие входы которых соединены с выходом делител  частоты, введены последовательно соединенные аналого- цифровой преобразователь (АЦП), блок инверторов , блок пам ти и компаратор, к другим входам которого подключены соответствующие выходы блока инверторов, а также буферный регистр, счетчики импульсов , весовой сумматор и 1-1 дополнительных узлов свертки, выполненных идентично узлу свертки, при этом выход старшего разр да АЦП соединен с управл ющим входом блока инверторов, выход компаратора соединен с управл ющим входом блока пам ти и буферного регистра, информационные входы которого соединены с соответствующими выходами АЦП, а выходы разр дов буферного регистра соединены с соответствующими первыми входами узла свертки и 1-1 дополнительных узлов свертки, выходы которых соединены с соответствующими входами весового сумматора, выходы младших разр дов которого соединены с соответствующими входами управл емого инвертора, а выход старшего разр да весового сумматора соединен с управл ющими входами управл емого инвертора, и коммутатора, к другим управл ющим входам которого подключены соответствующие выходы первого счетчика импульсов, тактовый вход которого соединен с соответствующим выходом генератора тактовых импульсов, третий выход которого соединен с тактовым входом второго счетчика импульсов, выходы которого соединены с соответствующими входами коммутатора опорных кодов и коммутатора, выходы коммутатора опорных кодов соединены с соответствующими входами дополнительных узлов свертки, к тактовым входам которых и к тактовому входу узла свертки, и стробирующему входу блока пам ти подключен первый выход генератора тактовых импульсов, четвертый выход которого соединен с тактовым входом АЦП.
Канальные узлы устройства выполнены в виде последовательно соединенных параллельного регистра и компаратора и последовательно соединенных блока инверторов, буферного регистра и информационного регистра, при этом входы параллельного регистра соединены с другими входами компаратора, выход которого соединен с управл ющими входами параллельного регистра и буферного регистра, стробирующий вход которого и стробирую- щий вход информационного регистра  вл ютс  соответственно управл ющим и тактовым входами каждого канального узла, входами и выходами которого  вл ютс  соответственно входы инвертора и параллельного регистра и выходы информационного регистра.
Сущность изобретени  заключаетс  в том, что дл  повышени  помехоустойчивости при асинхронности приема сложных сигналов входной информационный импульс , форма- которого в результате действи  помех может быть существенно искажена, дискретизируетс  не на два уровн , как в двоичном квантователе прототипа, а на , где I - число разр дов АЦП.
Причем ведетс  обработка значений всех разр дов АЦП, дл  чего предусмотрено I узлов свертки, Это обеспечивает помехоустойчивость , близкую к помехоустойчивости линейных (аналоговых) согласованных фильтров при действии различных помех. При этом в отличие от общеизвестных принципов построени  асинхронных фильтров на длительности Тэ элемента сигнала беретс  не два, а К отсчетов, и с целью устранени  необходимости введени  К трактов обработки из К отсчетов вначале выбираетс  экстремальный , который обрабатываетс  в последующем, т.е. сложность устройства уменьшаетс  в К раз.
Таким образом, при реализации изобретени  достигаетс  повышение помехоустойчивости при асинхронном приеме сложных сигналов.
Дл  достижени  цели изобретени  в устройство введен р д новых, по сравнению с прототипом, блоков: АЦП. два буферных и информационный регистры, весовой сумматор , дополнительные узлы свертки, два блока инверторов и управл емый инвертор, два блока пам ти и компаратора, два счетчика импульсов. Кроме того, новыми  вл ютс  их св зи с остальными элементами схемы.
Сравнение устройства с другими техническими решени ми показывает, что регистр сдвига, АЦП. весовой сумматор, буферный регистр, информационный регистр , инвертор, блок пам ти, компаратор,
коммутатор широко известны. Но при их введении с указанными св з ми с остальными элементами схемы они обеспечивают про вление новых свойств, что приводит к 5 повышению помехоустойчивости при асинхронном приеме информации по N каналам. На фиг. 1 представлена структурна  схема многоканального устройства приема сложных сигналов.
0 Многоканальное устройство приема сложных сигналов содержит АЦП 1, блок инфорторов 2, блок пам ти 3, компаратор 4, буферный регистр 5, узлы свертки 6, весовой сумматор 7, управл емый инвертор 8,
5 коммутатор опорных кодов 9, счетчики импульсов 10, 11, генератор тактовых импульсов 12, делитель 13, коммутатор 14, канальные узлы 15, каждый из которых состоит из параллельного регистра 16,компара0 тора 17, блока инверторов 18, буферного регистра 19, информационного регистра 20, а каждый узел свертки 6 состоит из регистра сдвига 21, блоков сравнени  22, сумматора 23.
5 . На фиг. 2 представлены временные диаграммы , по сн ющие принцип работы многоканального устройства приема сложных сигналов. На фиг. 2,а изображено входное воздействие АЦП, на фиг. 2,6
0 изображены импульсы, поступающие на стробирующий вход АЦП, на фиг. 2,в графически изображены уровни, поступающие с выходов АЦП в параллельном коде, на фиг. 2,г - импульсы с частотой переключени 
5 коммутатора 14, фиг. 2,д - импульсы с частотой смены опорных последовательностей на выходе коммутатора опорных кодов 9, фиг. 2,е - импульс считывани  с выхода делител  13.
0 Многоканальное устройство асинхронного приема сложных сигналов работает следующим образом.
На вход устройства поступают сигналы от N работающих станций. При этом сигнал
5 каждой может быть многопозиционным, т.е. представл ть собой ансамбль биортого- нальных кодов длиной п, который стро т так, чтобы свести к минимуму ошибки в информационной последовательности.
0Например, при п тиэлементном кодировании биортогональными сигналами, когда информаци  передаетс  блоками по информационных символов, требуетс  сигнала, из которых 16  вл ютс 
5 пр мыми, 16 - им противоположными,
При этом, если информационные комбинации 00000, 01110, 00111 передаютс  ортогональными сигналами Si, 82, 5з, то комбинации, им противоположные, 11111, 10001, 11000-сигналами Si, 82, §з.
Именно сигналы такого вида и обрабатываютс  в предлагаемом устройстве приема . В простейшем случае при ведетс  прием обычных противоположных сигналов. Сигнал на входе устройства представл ет со- бой аддитивную смесь ортогональных сигналов от N корреспондентов и шума.
Непрерывный во времени суммарный сигнал поступает на вход АЦП 1 (фиг.2,а),в котором происходит его квантование на уровней, где I - число разр дов АЦП. Причем дл  обеспечени  работы устройства только с положительными величинами кодов режим работы АЦП выбираетс  следующим образом. В отсутствии воздействи  на входе АЦП 1 на его выходах устанавливаетс  двоичный код, равный 2м. т.е., величина смещени  равна половине динамического диапазона АЦП1. Описанный режим работы позвол ет АЦП1 преобразовать сигналы разной пол рности: при по влении на выходе АЦП1 сигнала положительной пол рности на выходе старшего разр да АЦП по вл етс  1, а отрицательной- О.
На второй вход АЦП поступают от ГТИ 12 импульсов с частотой K-fT (фиг. 2,6), которые обеспечивают вз тие К отсчетов уровн  входного воздействи  Б течение длительности одного элемента Тэ сложного сигнала.
Дл  выбора максимального (либо мини- мального) значени  из К отсчетов выходы младших разр дов АЦП1 подключены к информационным входам блока инверторов 2, в котором в случае приема отрицательной пол рности по сигналу О с выхода старше- го разр да АЦП 1, подключенного к управл ющему входу блока инверторов 2, двоичный код входного воздействи  инвертируетс .
Например,комбинаци  11110 говорит о том, что уровень входного воздействи  ни- же уровн  единицы на 6,7%, а комбинаци  00001 - о том, что уровень входного воздействи  больше уровн  нул  на 6,7% (где 6,7% - вклад младшего разр да в процентах ).
На выходе блока инверторов 2 отклик на первый и второй сигналы будет один - 11110, что обеспечивает однозначность выбора максимума как положительных, так и отрицательных сигналов на входе АЦП.
С выхода блока инверторов 2, сигнал в двоичном коде поступает параллельно на входы блока пам ти 3 и компаратора 4. В начале каждого такта обработки  чейки блока пам ти 3 устанавливаютс  в нулевое со- сто ние, а запись информации в него происходит по сигналу с выхода компаратора 4, который по вл етс  только в случае, когда поступивший код больше хран щегос  в блоке 3. Этот же сигнал с выхода
компаратора 4 подаетс  на управл ющий вход разрешени  записи буферного регистра 5 дл  записи кода уровн  входного воздействи , снимаемого с выхода АЦП1 (фиг, 2,в - записываемые уровни выделены).
После того как за период Тэ определена экстремальна  выборка (из К выборок), ее значение в двоичном коде записываетс  в буферный регистр 5. Затем каждый из I разр дов этого кода поступает в свой регистр сдвига 21 I узлов свертки 6 с тактовой частотой fT от ГТИ 12. В тот же момент обнул етс  блок пам ти 3 и он готов к прин тию новых К комбинаций дл  анализа. Таким образом достигаетс  асинхронный прием элемента сложного сигнала, при котором даже при отсутствии тактовой синхронизации за врем  Тэ будет выбрано его экстремальное значение .
Узлы свертки 6 предназначены дл  выделени  информации из прин того сложного сигнала путем сравнени  принимаемых кодов с опорными.
Они работают следующим образом. Значени  максимальных отсчетов входного воздействи  записываютс  в регистры сдвига 21. С выходов разр дов регистра сдвига 21 сигналы поступают на входы первых блоков равнозначности 22, на вторые входы которых поступают сигналы с выходов коммутатора опорных кодов 9. Коммутатор 9 за врем  Тэ в параллельном.виде подает опорные коды на элементы равнозначности 22 последовательно. При этом дл  анализа сигналов одной станции используетс  кодов, количество которых определ етс  значностью многопозиционного кодировани  дл  данного корреспондента . Сигналом перехода от опорных последовательностей одной станции к другой  вл етс  сигнал с выхода старшего разр да счетчика импульсов 10. С выходов первых блоков равнозначности 22 сигналы (единица - при совпадении разр дов опорного и прин того кодов на первых выходах регистра 21 и коммутатора 9, и нуль - при несовпадении) поступают на входы сумматора 23, который преобразует число совпадений между прин тыми и опорными сигналами в паралпельные двоичные коды во всех узлах свертки. Двоичные коды поступают на соответствующие входы весового сумматора 7, который расставл ет весовые коэффициенты элементам кодов совпадений , в зависимости от того, с какого узла свертки (а следовательно разр да АЦП) они поступили.
При этом 1 на выходе старшего разр да весового сумматора 7 говорит о приеме пр мого кода, О - о приеме обратного.,
т.к. в идеальном случае при приеме пр мого кода на выходах схем равнозначности единицы и код на выходе сумматора будет максимальным , а при приеме обратного кода - нули и код- минимален.
Дл  выбора максимального сигнала из ансамбл  биортогональных кодов выходы младших разр дов весового сумматора 7, подключены к входам инвертора 8, в котором в случае приема обратного кода по сигналу О с выхода старшего разр да весового сумматора 7, подключенного куправ- л ющему входу управл емого инвертора 8, двоичный код числа совпадений инвертируетс  (см. работу инвертора 2).
За врем  Тэ (частота fT) счетчик импульсов 11 формирует сигналы на коммутатор, обеспечивающий подключение выходов счетчика импульсов 10, управл емого инвертора 8 и старшего разр да весового сумматора 7 к каждому из канальных узлов 15, поэтому на его тактируемый вход поступают с ГТИ импульсы с частотой N-fT (фиг. 2,г).
Коммутатор 14 по сигналу счетчика импульсов 11 синхронно с переходом от опорных кодов одной станцим к кодам другой в коммутаторе опорных кодов 9, подключает выходы управл емого инвертора 8, старший разр д весового сумматора 7 и выходы счетчика 10 к соответствующему канальному узлу 15.
В каждом канальном узле 15 выходы управл емого инвертора 8 подключены к параллельному регистру 16, (который в начальный момент цикла устанавливаетс  в нулевое состо ние) и компаратора 17, на выходе которого по вл етс  сигнал перезаписи в случае, если поступивший двоичный код больше записанного в параллельном регистре 18. По сигналу перезаписи компаратора 17 в блок пам ти 16 записываетс  поступивший от управл емого инвертора 8 двоичный код. Этот же сигнал перезаписи с выхода компаратора 17 подаетс  на вход разрешени  записи буферного регистра 19 дл  записи информационного кода, который формируетс  счетчиком импульсов 10 и через блок инверторов 18 поступает на вход буферного регистра 19.
Например, при п тиэлементном кодировании биортогональными сигналами, когда информаци  передаетс  блоками по информационных символов, счетчик 10 формирует на выходе двоичных комбинаций (фиг. 2,д), т.е. последовательно все комбинации, возникновение которых возможно на передаче. При этом об зательным  вл етс  однозначное соответствие между блоками из п ти информационных символов и соответствующими им ПСП на передаче и на приеме (на приеме в роли ГПСП выступает коммутатор опорных кодов 9). В этом случае при идентификации ПСП на передаче и опорной ПСП на приеме благодар 
однозначному соответствию станов тс  известными п ть информационных символов, соответствующих данным ПСП и формируемых счетчиком импульсов 10.
В случае приема пр мого сигнала соот0 ветствующий ему код информационных импульсов проходит блок инверторов 18 без изменений и записываетс  в буферный регистр 19 по сигналу с выхода компаратора 17. В случае приема обратного кода по сиг5 налу старшего разр да весового сумматора 7, подключенного на его управл ющий вход, комбинаци  информационного кода с выхода счетчика импульсов 10 инвертируетс  блоком инверторов 18.
0 После смены комбинации на выходе счетчика 11 коммутатор 14 подключит выходы счетчика импульсов 10, управл емого инвертора 8 и выход старшего разр да весового сумматора 7 к выходам следующе5 . го канального узла и при этом коммутатор опорных кодов начнет подавать последовательности , соответствующие данному канальному узлу (фиг. 2,г.д.е).
После окончани  п тактов в буферном
0 регистре 19 каждого канального узла 15 будет записан код посылки информационных импульсов, соответствующий максимуму взаимной коррел ционной функции прин того сигнала и одного из 2т опорных кодов
5 соответствующей станции. Эта комбинаци  считываетс  в информационный регистр 20 сигналом, поступающим с тактовой частотой fr/n (фиг, 2,е) с делител  13,
Этот же сигнал устанавливает в нулевое
0 состо ние блоки пам ти 16. В течение следующего цикла работы устройства, который длитс  п периодов тактовой частоты fT, информаци  с выхода информационных регистров 20 поступает к потребител м.
5 Работу устройства удобно по снить с помощью временныхдиаграмм, изображенных на фиг. 2. На фиг. 2,а показано входное воздействие, поступающее на вход АЦП. При этом на его стробирующий вход посту0 пают импульсы с частотой KfT от ГТИ (фиг. 2,6). Результатом многоуровневого квантовани  АЦП  вл етс  последовательность из К отсчетов в параллельном коде, подлежащих анализу и выбору максимального (ми5 нимального) из них в блоке инверторов 2, блоке пам ти 3 и компараторе 4 (фиг. 2,в). Следующим тактовым импульсом (отсто щим от первого на Т3) экстремальна  (макс или мин) выборка записываетс  дл  анализа в узлы свертки. Одновременно с этим коммутатор опорных кодов 9 начинает подавать в узлы свертки опорные последовательности первого канала с частотой (фиг. 2,д). При этом результаты анализа записываютс  соответственно в первый канальный узел, что обеспечиваетс  сменой с частотой NfT (фиг 2,г) комбинаций на выходе счетчика импульсов 11, подаваемых в параллельном коде на управл ющие входы коммутатора 14. Синхронно с переходом к опорным последовательност м , соответствующим второму каналу, коммутатор 14, управл емый счетчиком импульсов 11, подключает дл  записи результатов анализа второй канальный узел. После прохождени  п тактов (пТэ -длительность ШПС) комбинации, записанные в канальные узлы, импульсом, поступающим от делител  с частотой Тэ fr/n (фиг. 2,е), считываютс  в информационный регистр 20 и поступают к потребителю информации .
Таким образом, в услови х воздействи  сильных сосредоточенных помех, когда двухуровневое квантование приводит к существенному снижению помехоустойчивости , предлагаемое устройство вследствие многоуровневого квантовани  и обработки всех его значений позвол ет существенно повысить помехоустойчивость, и, кроме того , вз тие К отсчетов уровн  входного сигнала за врем  Тэ позвол ет избежать необходимости создани  сложной системы тактовой синхронизации.

Claims (2)

  1. Формула изобретени  1. Многоканальное устройство приема сложных сигналов, содержащее узел свертки , в состав которого входит п-разр дный регистр сдвига, выходы разр дов которого через соответствующие блоки сравнени  соединены с соответствующими входами сумматора, причем к другим входам п блоков сравнени  узла свертки подключены соответствующие выходы коммутатора опорных кодов, а также последовательно соединенные генератор тактовых импульсов и делитель частоты и последовательно соединенные управл емый инвертор и коммутатор , выходы которого соединены с соответствующими входами m канальных узлов, управл ющие входы которых соединены с выходом делител  частоты, отличающеес  тем, что, с целью повышени  помехоустойчивости при воздействии помех при асинхронном приеме сложных сигналов , в него введены последовательно соединенные аналого-цифровой преобразователь (АЦП), блок инверторов, блок пам ти и компаратор, к другим входам которого подключены соответствующие выходы блока инверторов, а также буферный регистр, счетчики импульсов .весовой сумматор и I
    дополнительных узлов свертки, выполненных идентично узлу свертки, при этом выход старшего разр да АЦП соединен с управл ющим входом блока инверторов, выход компаратора соединён с управл ющим входом
    блока пам ти и буферного регистра, информационные входы которого соединены с соответствующими выходами АЦП, а выходы разр дов буферного регистра соединены с соответствующими первыми входами узла
    свертки и I дополнительных узлов свертки, выходы которых соединены с соответствующими входами весового сумматора, выходы младших.разр дов которого соединены с соответствующими входами управл емого
    инвертора, а в ы1 од старшего разр да весового сумматора соединен с управл ющими входами управл емого инвертора и коммутатора , к другим управл ющим входам которого подключены соответствующие выходы
    первого счетчика импульсов, тактовый вход которого соединен с соответствующим выходом генератора тактовых импульсов, третий выход которого соединен с тактовым входом второго счетчика импульсов, выходы
    которого соединены с соответствующими входами коммутатора опорных кодов и коммутатора , выход коммутатора опорных кодов соединены с соответствующими входами дополнительных узлов свертки, к
    тактовым входам которых, тактовому входу узла и к стробирующему входу блока пам ти подключен первый выход генератора тактовых импульсов, четвертый выход которого соединен с тактовым входом АЦП.
  2. 2. Устройство поп. 1, отличающее- с   тем, что каждый из m канальных узлов выполнен в виде последовательно соединенных параллельного регистра и компаратора и последовательно соединенных блока
    инверторов, буферного регистра и информационного регистра, при этом входы параллельного регистра соединены с другими входами компаратора, выход которого соединен с управл ющими входами параллельного регистра и буферного регистра, стробирующий вход которого и стробирую- щий вход информационного регистра  вл ютс  соответственно управл ющим и тактовым входами каждого канального узла,
    входами и выходами которого  вл ютс  соответственно входы инвертора и параллельного регистра и выходы информационного регистра.
    ч
    - -i-i-1
    ч
    РО
    е
    cvj --
    гО
    О)
SU894775335A 1989-11-27 1989-11-27 Многоканальное устройство приема сложных сигналов RU1786664C (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894775335A RU1786664C (ru) 1989-11-27 1989-11-27 Многоканальное устройство приема сложных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894775335A RU1786664C (ru) 1989-11-27 1989-11-27 Многоканальное устройство приема сложных сигналов

Publications (1)

Publication Number Publication Date
RU1786664C true RU1786664C (ru) 1993-01-07

Family

ID=21487901

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894775335A RU1786664C (ru) 1989-11-27 1989-11-27 Многоканальное устройство приема сложных сигналов

Country Status (1)

Country Link
RU (1) RU1786664C (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 873421, кл. Н 04 В 1 /06. 1979. *

Similar Documents

Publication Publication Date Title
US4057759A (en) Communication receiving apparatus
US7134038B2 (en) Communication clocking conversion techniques
US4361896A (en) Binary detecting and threshold circuit
RU1786664C (ru) Многоканальное устройство приема сложных сигналов
US4143366A (en) Analog-to-digital converter
US4554671A (en) Delta modulated communication system
US3146424A (en) Sampling digital differentiator for amplitude modulated wave
MY125022A (en) Partial response maximum likelihood (prml) bit detection apparatus
US3505478A (en) Clock frequency converter for time division multiplexed pulse communication system
US3084223A (en) Crosstalk reduction in plural carrier multiplex systems
EP0124576B1 (en) Apparatus for receiving high-speed data in packet form
US3732376A (en) Time division multiplex coder
WO1991004552A1 (en) Information compressing device
US3293635A (en) Converter system
CA1164059A (en) Binary detecting and threshold circuit
SU1058084A1 (ru) Демодул тор фазоманипулированных сигналов
RU2310978C2 (ru) Дискретный согласованный фильтр
SU760159A1 (ru) Устройство для приема команд телеуправления 1
RU2039415C1 (ru) Устройство для разделения направлений передачи и приема в дуплексных системах связи
RU2133501C1 (ru) Способ и устройство распознавания классов сигналов
SU873421A1 (ru) Многоканальное устройство приема шумоподобных сигналов
SU1665526A1 (ru) Устройство дл приема дискретной информации
SU1693735A1 (ru) Устройство дл приема дискретной информации
SU1501301A1 (ru) Устройство дл приема многопозиционных дискретных частотно-фазоманипулированных сигналов
SU570207A1 (ru) Устройство дл передачи цифровых многоканальных сообщений