RU164156U1 - Высокоскоростная многоканальная плата сбора данных - Google Patents

Высокоскоростная многоканальная плата сбора данных Download PDF

Info

Publication number
RU164156U1
RU164156U1 RU2015156756/08U RU2015156756U RU164156U1 RU 164156 U1 RU164156 U1 RU 164156U1 RU 2015156756/08 U RU2015156756/08 U RU 2015156756/08U RU 2015156756 U RU2015156756 U RU 2015156756U RU 164156 U1 RU164156 U1 RU 164156U1
Authority
RU
Russia
Prior art keywords
adc
channel
fpga
connector
pcie
Prior art date
Application number
RU2015156756/08U
Other languages
English (en)
Inventor
Сергей Геральдорич Разумов
Сергей Владимирович Алешин
Original Assignee
Общество с ограниченной ответственностью "ПетроЛайт"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Общество с ограниченной ответственностью "ПетроЛайт" filed Critical Общество с ограниченной ответственностью "ПетроЛайт"
Priority to RU2015156756/08U priority Critical patent/RU164156U1/ru
Application granted granted Critical
Publication of RU164156U1 publication Critical patent/RU164156U1/ru

Links

Images

Landscapes

  • Information Transfer Systems (AREA)

Abstract

1. Высокоскоростная многоканальная плата сбора данных, содержащая двухканальный аналогово-цифровой преобразователь (АЦП), отличающаяся тем, что дополнительно содержит: разъёмы АЦП, которые соединены с входами первого и второго операционного усилителя (ОУ), выходы первого и второго ОУ соединены с входами двухканального АЦП, выход которого соединён с программируемой логической интегральной схемой (ПЛИС), причем ПЛИС соединена: с разъёмом PCIe, перепрограммируемым ПЗУ SPI Flash, разъёмом интерфейса JTAG, дополнительным разъёмом, и с разъёмами первой и второй плат-мезонин АЦП, и блок питания, который входом соединен с разъёмом интерфейса PCIe, а выходом с первым и вторым ОУ, двухканальным АЦП и ПЛИС.2. Высокоскоростная многоканальная плата сбора данных по п. 1, отличающаяся тем, что упомянутым разъёмом PCIe соединена с разъёмом интерфейса PCIe материнской платы с процессором и содержит сигнальные контакты интерфейса PCIe ПЛИС и контакты цепей питания для первой и второй плат-мезонин АЦП и блока питания, где материнская плата с процессором, выполнена с возможностью сбора обработанных данных на основе настроек режима сбора данных с двухканального АЦП, первой и второй платы-мезонина АЦП, при этом режим сбора данных включает изменение, например, скорости оцифровки, количества оцифровываемых сигналов.3. Высокоскоростная многоканальная плата сбора данных по п. 1, отличающаяся тем, что двухканальный АЦП выполнен с возможностью оцифровки сигналов с двух каналов, которые усилены и предварительно отфильтрованы первым и вторым ОУ, а ПЛИС выполнена с возможностью реализации автоматов сбора данных с двухканального АЦП, с первой и второй плат-мезонин АЦП, предварительной обработки

Description

Область техники
Полезная модель относится к области цифровой техники, в частности к высокоскоростным многоканальным платам сбора данных, которые могут быть использованы в различных устройствах обработки аналоговой и цифровой информации для одновременной оцифровки по нескольким каналам рассеянного сигнала в распределенных волоконно-оптических, акустических, температурных датчиках и датчиках деформации с получением разрешения по длине менее одного метра и генерации сигнала синхронизации для оптических амплитудных и фазовых модуляторов.
Уровень техники
В настоящее время для высокоскоростных плат сбора и оцифровки данных аналого-цифровым преобразователем (АЦП), их буферизации и передачи по последовательному интерфейсу периферии PCI Express (PCIe) используется процессор, оперативная память и интерфейсная микросхема PCIe, соответственно. При этом процессор выполняет команды последовательно и разрядность шины данных процессор-память ограничена. Таким образом, получить данные одновременно с нескольких АЦП и передать их по интерфейсу PCIe является технически сложной задачей. Современные программируемые логические интегральные схемы (ПЛИС) имеют достаточное количество встроенной распределенной быстрой оперативной памяти для буферизации передаваемых данных по интерфейсу PCIe. Так как встроенная оперативная память распределена по блокам, то нет ограничения шины данных при опросе нескольких АЦП, что позволяет создавать высокоскоростные многоканальные платы сбора и оцифровки различных данных.
Так из уровня техники патент RU 2251209 С2, опуб. 2005-04-27, известен наиболее близкий аналог - двухканальный резервированный АЦП, содержащий первый и второй АЦП, выполненные идентично, первые аналоговые входы двух АЦП соответственно подсоединены к выходам первого, второго датчиков входных сигналов, выход первого АЦП соединен с первым входом первого коммутатора, выходы которого являются выходными шинами, первые и вторые входы управления двух АЦП соответственно соединены с входными шинами “сброс” и “начало преобразования”. Также введены второй коммутатор и блок управления, первый и второй входы которого соответственно соединены с входными шинами “сброс” и “начало преобразования”, третий и четвертый входы блока управления соответственно соединены с нулевой и единичной выходными шинами первого АЦП, пятый и шестой входы блока управления соответственно соединены с нулевой и единичной выходными шинами второго АЦП, седьмой вход блока управления соединен с выходной шиной “не годен-1” первого АЦП, восьмой вход блока управления соединен с выходной шиной “не годен-2” второго АЦП, также упомянутые шины соединены со вторыми входами соответственно первого и второго коммутаторов, первый выход блока управления соединен с третьими входами управления обоих АЦП и коммутаторов, второй выход блока управления соединен с четвертыми управляющими входами первого АЦП и второго коммутатора, третий выход блока управления соединен с четвертыми управляющими входами второго АЦП и первого коммутатора, выход второго АЦП соединен с первым входом второго коммутатора и пятым входом первого коммутатора, выход первого АЦП, соединенный с первым входом первого коммутатора, соединен с пятым входом второго коммутатора, выходы которого являются выходными шинами, вторые аналоговые входы первого и второго АЦП соответственно соединены с выходами второго и первого датчиков входных сигналов. Аналог направлен на обеспечение повышения отказоустойчивости и достоверности преобразования, выполняемого двухканальным резервированным АЦП, который с целью расширения функциональных возможностей осуществляет преобразование напряжения в код при работе в режимах параллельного и/или последовательного опроса двух датчиков, что позволяет оперативно производить реконфигурацию устройства при отказах по результатам самоконтроля в процессе функционирования каждого АЦП.
Недостатками аналога являются низкое быстродействие и невысокая точность оцифровки данных, невозможность предварительной обработки оцифрованных данных и расширения каналов АЦП.
Соответственно, необходимо разработать высокоскоростную многоканальную плату сбора данных, которая обеспечит: уменьшение вычислительной нагрузки на центральный процессор и, соответственно, снизит требования к производительности центрального процессора по обработке оцифрованных данных, так как обработка выполняется на ПЛИС платы сбора данных; возможность выбора используемых микросхем АЦП за счет способности ПЛИС реализовывать различные интерфейсы получения данных с микросхем АЦП.; возможность расширения каналов АЦП.
Техническим результатом предложенной полезной модели является обеспечение оцифровки аналоговых данных одновременно с нескольких каналов, с точностью до разницы задержек между каналами АЦП с возможность расширения каналов АЦП от двух до шести установкой двух дополнительных мезонин-плат, и тем самым обеспечить возможность установки меньших по объему логических элементов микросхемы ПЛИС одного семейства и в однотипном корпусе, обеспечение предварительной обработки оцифрованных данных в ПЛИС с передачей обработанных данных по шине PCIe на персональный компьютер (внешнюю материнскую плату с процессором), а также снижение требований к производительности центрального процессора.
Таким образом, предложенная полезная модель позволяет устранить недостатки предшествующего уровня техники.
Сущность полезной модели
Указанный технический результат достигается тем, что предложена высокоскоростная многоканальная плата сбора данных, содержащая двухканальный АЦП, отличающаяся тем, что дополнительно содержит: разъемы АЦП, которые соединены с входами первого и второго операционного усилителя (ОУ), выходы которых соединены с входами двухканального АЦП, выход которого соединен с ПЛИС, причем ПЛИС соединена: с разъемом интерфейса PCIe, перепрограммируемым постоянным запоминающим устройством (ПЗУ) последовательного периферийного интерфейса (SPI) Flash, разъемом интерфейса объединенной рабочей группы по методам и средствам автоматизации тестирования (JTAG), дополнительным разъемом, и с разъемами первой и второй плат-мезонин АЦП, и блок питания, который входом соединен с разъемом интерфейса PCIe, а выходом с первым и вторым ОУ, двухканальным АЦП и ПЛИС.
Предпочтительным вариантом осуществления полезной модели является выполнение высокоскоростной многоканальной платы сбора данных, которая своим разъемом PCIe подключается к разъему интерфейса PCIe материнской платы с процессором и содержит сигнальные контакты интерфейса PCIe ПЛИС и контакты цепей питания для первой и второй плат-мезонин АЦП и блока питания, где материнская плата с процессором собирает обработанные данные на основе настроек режима сбора данных с двухканального АЦП, первой и второй платы-мезонина АЦП, при этом режим сбора данных включает изменение, например, скорости оцифровки, количества оцифровываемых сигналов и др.
Предпочтительным вариантом осуществления полезной модели является выполнение высокоскоростной многоканальной платы сбора данных, в которой двухканальный АЦП предназначен для оцифровки сигналов с двух каналов, при этом сигналы усилены и предварительно отфильтрованы первым и вторым ОУ, а ПЛИС предназначена для реализации автоматов сбора данных с двухканального АЦП, с первой и второй плат-мезонина АЦП и выполняет предварительную обработку собранных данных, буферизацию, передачу собранных данных по интерфейсу PCIe, и логику управления режимами сбора данных и записью настроек в перепрограммируемое ПЗУ SPI Flash, которое предназначено для хранения конфигурации ПЛИС и при начале работы ее загрузки в ПЛИС.
Предпочтительным вариантом осуществления полезной модели является выполнение высокоскоростной многоканальной платы сбора данных, в которой каждая первая и вторая платы-мезонин АЦП представляют собой съемные модули с разъемами АЦП, которые соединены с входами двух ОУ для соответствующего канала, а их выходы соединены с входами двухканального АЦП.
Таким образом, все отличительные от прототипа признаки предложенной полезной модели направлены на получение указанного технического результата.
Проведенный анализ уровня техники и аналога позволяет определить, что предложенное техническое решение, характеризующееся описанной совокупностью существенных признаков является новым, а возможность его использования в промышленности определяет его как промышленно применимым.
Эти и другие аспекты предложенной высокоскоростной многоканальной платы сбора данных станут очевидными и будут объяснены ссылками на чертежи и варианты реализации, описанные в дальнейшем.
Краткое описание чертежей
На фиг. 1 показана общая блок-схема предложенной высокоскоростной многоканальной платы сбора данных.
На фиг. 2 и 3 показан внешний вид с двух сторон предложенной высокоскоростной многоканальной платы сбора данных.
Осуществление полезной модели
Блок-схема высокоскоростной многоканальной платы сбора данных показана на фиг. 1. Высокоскоростная многоканальная плата сбора данных содержит: двухканальный АЦП 1 соединенный с ПЛИС 4 и ОУ 6 и ОУ 7. Разъемы для АЦП плат-мезонин 2 и 3 соединены с ПЛИС 4. ПЛИС 4 соединена с разъемом интерфейса PCIe 8, перепрограммируемого ПЗУ SPI Flash 9, разъемом интерфейса JTAG11 и дополнительным разъемом 12. Разъемы АЦП 5 соединены с входами операционных усилителей ОУ 6 и 7. Разъемом PCIe 8 плата сбора данных подключается к разъему интерфейса PCIe несущей (материнской) платы процессорной системы. Вход блока питания 10 соединен с разъемом PCIe 8, а выходы блока питания 10 соединены с АЦП 1, ПЛИС 4, ОУ 6 и 7 (не показано на фиг. 1).
АЦП 1 предназначен для оцифровки аналоговых сигналов с двух каналов, усиленных ОУ 6 (канал А) и ОУ 7 (канал В), оцифровка начинается по фронту тактирующего сигнала от ПЛИС 4.
Разъемы плат-мезонин АЦП 2 и АЦП 3 предназначены для увеличения количества оцифровываемых сигналов. Платы-мезонин представляют собой съемные модули с составом аналогичным разъемам АЦП 5, ОУ 6, ОУ 7 и АЦП 1.
ПЛИС 4 предназначена для реализации автоматов сбора данных с АЦП 1, (с плат-мезонин АЦП 2 и АЦП 3), предварительной обработки собранных данных, буферизации собранных данных, передачи собранных данных по интерфейсу PCIe, интерфейса PCIe, логики управления режимами сбора данных и записью настройки в перепрограммируемое ПЗУ SPI Flash 9.
Разъемы АЦП 5 предназначены для присоединения сигнальных кабелей оцифровываемых сигналов к ОУ 6 и ОУ 7.
ОУ 6 и ОУ 7 предназначены для усиления входных сигналов по каналам А и В, соответственно, и предварительной фильтрации перед их оцифровкой в АЦП 1.
Разъем PCIe 8 предназначен для соединения платы сбора данных с несущей (материнской) платой, содержит сигнальные контакты интерфейса PCIe ПЛИС 4 и контакты цепей питания для плат-мезонин АЦП 2, АЦП 3 и блока питания 10. Разъем PCIe 8 представляет собой «ножевой» разъем выполненный рисунком печатного проводника.
Перепрограммируемое ПЗУ SPI Flash 9 предназначено для хранения конфигурации ПЛИС 4 и загрузки конфигурации в ПЛИС 4 после подаче питания.
Блок питания 10 состоит из нескольких преобразователей напряжения, необходимого для работы ПЛИС 4, АЦП 1, ОУ 6 и ОУ 7 и имеет управление последовательностью подачи напряжения преобразователей.
Разъем JTAG 11 предназначен для соединения с интерфейсом JTAG ПЛИС 4 и предназначен для записи конфигурации ПЛИС 4 в перепрограммируемое ПЗУ SPI Flash 9 посредством ПЛИС 4.
Дополнительные разъемы 12 предназначены для подключения к сигналам ПЛИС 4, назначение которых может выбираться при проектировании или в процессе работы.
Высокоскоростная многоканальная плата сбора данных работает следующим образом.
При подаче питания через разъем PCIe 8 блок питания 10 в требуемой для ПЛИС 4 последовательности подает напряжения питания. ПЛИС 4 загружает конфигурацию из перепрограммируемой ПЗУ SPI Flash 9 и выполняет свою настройку. Оцифровываемые сигналы подаваемые на разъемы АЦП 5 посредством операционных усилителей ОУ 6 и ОУ 7 усиливаются и фильтруются. Двухканальный АЦП 1 оцифровывает сигналы с выходов ОУ 6 и ОУ 7 по фронту тактирующего сигнала с ПЛИС 4. ПЛИС 4 забирает данные с АЦП 1 по сигналу готовности данных АЦП 1, выполняет предварительную обработку данных и буферизирует обработанные данные во внутренней оперативной памяти. Процессорная система (например, внешняя материнская платы с процессором), соединенная разъемом PCIe 8, по интерфейсу PCIe забирает обработанные данные. Процессорная система по интерфейсу PCIe может изменять режим сбора данных с АЦП 1 (АЦП 2 и 3), например, скорость оцифровки, количество оцифровываемых сигналов. Интерфейс PCIe обслуживается target-контроллером реализованным в ПЛИС 4. Сбор данных с плат-мезонин АЦП 2 и 3 аналогичен сбору данных с АЦП 1.
На фиг. 2 показан внешний вид сверху (со стороны установки основных компонентов) предложенной высокоскоростной многоканальной платы сбора данных, а на фиг. 3 показан ее внешний вид снизу.
Полезная модель может быть осуществлена посредством аппаратных средств, содержащих несколько отличных элементов или посредством запрограммированного процессора /программной матрицы/ и др. Перечисленные средства или несколько из этих средств, например, могут быть воплощены одним и тем же элементом аппаратных или программных средств, преимущественно в виде запрограммированного процессора или микросхемы и могут быть объединены в единое конструктивное устройство.
Вышеупомянутые варианты осуществления полезной модели не являются исчерпывающими и приведены только с целью пояснения и подтверждения возможности ее промышленной применимости. Специалисты в данной области техники способны создавать альтернативные варианты ее осуществления без отрыва от объема приложенной формулы, но в пределах сущности полезной модели, отраженной в описании.

Claims (4)

1. Высокоскоростная многоканальная плата сбора данных, содержащая двухканальный аналогово-цифровой преобразователь (АЦП), отличающаяся тем, что дополнительно содержит: разъёмы АЦП, которые соединены с входами первого и второго операционного усилителя (ОУ), выходы первого и второго ОУ соединены с входами двухканального АЦП, выход которого соединён с программируемой логической интегральной схемой (ПЛИС), причем ПЛИС соединена: с разъёмом PCIe, перепрограммируемым ПЗУ SPI Flash, разъёмом интерфейса JTAG, дополнительным разъёмом, и с разъёмами первой и второй плат-мезонин АЦП, и блок питания, который входом соединен с разъёмом интерфейса PCIe, а выходом с первым и вторым ОУ, двухканальным АЦП и ПЛИС.
2. Высокоскоростная многоканальная плата сбора данных по п. 1, отличающаяся тем, что упомянутым разъёмом PCIe соединена с разъёмом интерфейса PCIe материнской платы с процессором и содержит сигнальные контакты интерфейса PCIe ПЛИС и контакты цепей питания для первой и второй плат-мезонин АЦП и блока питания, где материнская плата с процессором, выполнена с возможностью сбора обработанных данных на основе настроек режима сбора данных с двухканального АЦП, первой и второй платы-мезонина АЦП, при этом режим сбора данных включает изменение, например, скорости оцифровки, количества оцифровываемых сигналов.
3. Высокоскоростная многоканальная плата сбора данных по п. 1, отличающаяся тем, что двухканальный АЦП выполнен с возможностью оцифровки сигналов с двух каналов, которые усилены и предварительно отфильтрованы первым и вторым ОУ, а ПЛИС выполнена с возможностью реализации автоматов сбора данных с двухканального АЦП, с первой и второй плат-мезонин АЦП, предварительной обработки собранных данных, буферизации, передачи собранных данных по интерфейсу PCIe, и осуществления логики управления режимами сбора данных и записью настроек в перепрограммируемое ПЗУ SPI Flash, которое выполнено с возможностью хранения конфигурации ПЛИС и ее загрузки в ПЛИС.
4. Высокоскоростная многоканальная плата сбора данных по п. 1, отличающся тем, что каждая первая и вторая плат-мезонин АЦП представляют собой съёмные модули с разъёмами АЦП, которые соединены с входами двух ОУ для соответствующего канала, а их выходы соединены с входами двухканального АЦП плат-мезонин.
Figure 00000001
RU2015156756/08U 2015-12-29 2015-12-29 Высокоскоростная многоканальная плата сбора данных RU164156U1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2015156756/08U RU164156U1 (ru) 2015-12-29 2015-12-29 Высокоскоростная многоканальная плата сбора данных

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2015156756/08U RU164156U1 (ru) 2015-12-29 2015-12-29 Высокоскоростная многоканальная плата сбора данных

Publications (1)

Publication Number Publication Date
RU164156U1 true RU164156U1 (ru) 2016-08-20

Family

ID=56694602

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2015156756/08U RU164156U1 (ru) 2015-12-29 2015-12-29 Высокоскоростная многоканальная плата сбора данных

Country Status (1)

Country Link
RU (1) RU164156U1 (ru)

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106200495A (zh) * 2016-08-29 2016-12-07 中山英达思迅智能科技有限公司 多点数据采集器
RU172596U1 (ru) * 2017-06-01 2017-07-13 Общество с ограниченной ответственностью ЛЕКСИ (ООО ЛЕКСИ) Устройство синхронного сбора данных с массива mems микрофонов c pdm интерфейсом
CN108647179A (zh) * 2018-04-27 2018-10-12 无锡万吉科技股份有限公司 基于plx+ku系列的高性能计算通讯处理卡
RU186683U1 (ru) * 2018-10-15 2019-01-29 Публичное акционерное общество "Научно-производственное объединение "Алмаз" имени академика А.А. Расплетина" (ПАО "НПО "Алмаз") Устройство сбора данных
CN109840844A (zh) * 2017-11-27 2019-06-04 上海仪电(集团)有限公司中央研究院 一种基于fpga的金融大数据采集处理装置及系统
CN110068801A (zh) * 2019-04-16 2019-07-30 武汉大学 一种基于fpga的短波数字接收机
CN110727213A (zh) * 2018-07-16 2020-01-24 襄阳华中科技大学先进制造工程研究院 多源信号采集卡
CN113704162A (zh) * 2021-09-01 2021-11-26 四川拓普测控科技有限公司 一种测量仪器专用高速数据传输总线
CN113721486A (zh) * 2021-07-30 2021-11-30 中国航空工业集团公司沈阳飞机设计研究所 一种多通道可变频率信号采集系统及其方法
CN114167096A (zh) * 2021-12-07 2022-03-11 上海矩智科技有限公司 一种多通道神经信号采集电路的架构方法
CN114925016A (zh) * 2022-03-23 2022-08-19 西北工业大学 一种多通道中频信号高速采集存储系统
CN115080491A (zh) * 2022-06-22 2022-09-20 无锡华普微电子有限公司 一种基于fpga的pci总线数据采集系统
CN114925016B (zh) * 2022-03-23 2024-06-04 西北工业大学 一种多通道中频信号高速采集存储系统

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106200495A (zh) * 2016-08-29 2016-12-07 中山英达思迅智能科技有限公司 多点数据采集器
RU172596U1 (ru) * 2017-06-01 2017-07-13 Общество с ограниченной ответственностью ЛЕКСИ (ООО ЛЕКСИ) Устройство синхронного сбора данных с массива mems микрофонов c pdm интерфейсом
CN109840844A (zh) * 2017-11-27 2019-06-04 上海仪电(集团)有限公司中央研究院 一种基于fpga的金融大数据采集处理装置及系统
CN109840844B (zh) * 2017-11-27 2023-12-22 上海仪电(集团)有限公司中央研究院 一种基于fpga的金融大数据采集处理装置及系统
CN108647179A (zh) * 2018-04-27 2018-10-12 无锡万吉科技股份有限公司 基于plx+ku系列的高性能计算通讯处理卡
CN110727213B (zh) * 2018-07-16 2024-05-28 襄阳华中科技大学先进制造工程研究院 多源信号采集卡
CN110727213A (zh) * 2018-07-16 2020-01-24 襄阳华中科技大学先进制造工程研究院 多源信号采集卡
RU186683U1 (ru) * 2018-10-15 2019-01-29 Публичное акционерное общество "Научно-производственное объединение "Алмаз" имени академика А.А. Расплетина" (ПАО "НПО "Алмаз") Устройство сбора данных
CN110068801B (zh) * 2019-04-16 2023-03-17 武汉大学 一种基于fpga的短波数字接收机
CN110068801A (zh) * 2019-04-16 2019-07-30 武汉大学 一种基于fpga的短波数字接收机
CN113721486A (zh) * 2021-07-30 2021-11-30 中国航空工业集团公司沈阳飞机设计研究所 一种多通道可变频率信号采集系统及其方法
CN113721486B (zh) * 2021-07-30 2024-04-19 中国航空工业集团公司沈阳飞机设计研究所 一种多通道可变频率信号采集系统及其方法
CN113704162A (zh) * 2021-09-01 2021-11-26 四川拓普测控科技有限公司 一种测量仪器专用高速数据传输总线
CN114167096A (zh) * 2021-12-07 2022-03-11 上海矩智科技有限公司 一种多通道神经信号采集电路的架构方法
CN114925016A (zh) * 2022-03-23 2022-08-19 西北工业大学 一种多通道中频信号高速采集存储系统
CN114925016B (zh) * 2022-03-23 2024-06-04 西北工业大学 一种多通道中频信号高速采集存储系统
CN115080491A (zh) * 2022-06-22 2022-09-20 无锡华普微电子有限公司 一种基于fpga的pci总线数据采集系统

Similar Documents

Publication Publication Date Title
RU164156U1 (ru) Высокоскоростная многоканальная плата сбора данных
Laros et al. Powerinsight-a commodity power measurement capability
US8176351B2 (en) Sampling mechanism for data acquisition counters
CN201540469U (zh) 数据采集装置
CN112104366A (zh) 四通道高速同步fmc采集装置
US20170184670A1 (en) Test circuit board adapted to be used on serial advanced technology attachment connector
US20060206626A1 (en) Instrument and communications controller for instrument
CN110727213B (zh) 多源信号采集卡
CN104408213A (zh) 一种便携式数据采集卡
CN110907693B (zh) 紧凑型外设互联总线板卡
US8144828B2 (en) Counter/timer functionality in data acquisition systems
CN103235191A (zh) 卫星分插分离信号检测装置
RU166042U1 (ru) Адаптер сопряжения
EP3236444B1 (en) Data collection system
CN111638665A (zh) 一种动态数据采集系统及方法
CN108227540B (zh) 一种可配置多通道高精度模拟量采集系统及方法
CN206711082U (zh) 一种基于PXIe总线的数据采集卡
US20140201420A1 (en) Transmission interface system with detection function and method
CN201781478U (zh) 多通道高速模数转换并行处理卡
CN107391321B (zh) 电子计算机单板及服务器调试系统
CN210719211U (zh) 基于多路增量型编码器信号采集处理的检测系统
CN102981085A (zh) 通用串行总线接口动态信号测试分析系统
CN205015164U (zh) 汽车制动性能检测仪的高速同步信号采集系统
CN104469120A (zh) Ccd信号采集系统
CN213906812U (zh) 一种计算机视频信号的检测电路

Legal Events

Date Code Title Description
PD9K Change of name of utility model owner