RO131471A2 - Metode, sisteme şi suport citibil pe calculator pentru testarea calităţii tactului recuperat - Google Patents

Metode, sisteme şi suport citibil pe calculator pentru testarea calităţii tactului recuperat Download PDF

Info

Publication number
RO131471A2
RO131471A2 ROA201500274A RO201500274A RO131471A2 RO 131471 A2 RO131471 A2 RO 131471A2 RO A201500274 A ROA201500274 A RO A201500274A RO 201500274 A RO201500274 A RO 201500274A RO 131471 A2 RO131471 A2 RO 131471A2
Authority
RO
Romania
Prior art keywords
clock
ptp
delay
test device
synchronization
Prior art date
Application number
ROA201500274A
Other languages
English (en)
Inventor
Bogdan Ţenea
Original Assignee
Ixia, A California Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ixia, A California Corporation filed Critical Ixia, A California Corporation
Priority to ROA201500274A priority Critical patent/RO131471A2/ro
Priority to US14/809,513 priority patent/US9923656B2/en
Publication of RO131471A2 publication Critical patent/RO131471A2/ro

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/14Monitoring arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • H04J3/0661Clock or time synchronisation among packet nodes using timestamps
    • H04J3/0667Bidirectional timestamps, e.g. NTP or PTP for compensation of clock drift and for compensation of propagation delays
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/08Monitoring or testing based on specific metrics, e.g. QoS, energy consumption or environmental parameters
    • H04L43/0852Delays
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/50Testing arrangements
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/319Tester hardware, i.e. output processing circuits
    • G01R31/31917Stimuli generation or application of test patterns to the device under test [DUT]
    • G01R31/31922Timing generation or clock distribution
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/10Active monitoring, e.g. heartbeat, ping or trace-route
    • H04L43/106Active monitoring, e.g. heartbeat, ping or trace-route using time related information in packets, e.g. by adding timestamps

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Environmental & Geological Engineering (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

Invenţia se referă la o metodă, un sistem şi un suport citibil de calculator pentru testarea calităţii sincronizării ceasului între două sau mai multe sisteme independente. Sistemul conform invenţiei cuprinde: un dispozitiv de testare pentru funcţionarea ca sistem principal prin protocolul PTP (Precision Time Protocol), pentru comunicarea cu un dispozitiv secundar printr-o primă interfaţă fizică a dispozitivului secundar, pentru a sincroniza un ceas secundar al dispozitivului secundar cu un ceas principal al dispozitivului de testare, prin ajustarea ceasului secundar, şi un dispozitiv de testare a calităţii ceasului recuperat, asociat cu dispozitivul de testare pentru a recepţiona informaţiile referitoare la ceasul secundar de la dispozitivul secundar prin prima interfaţă fizică a dispozitivului secundar, şi pentru a cuantifica o eroare de sincronizare între ceasul secundar şi ceasul principal.

Description

Prezenta invenție se referă, în general, la sincronizarea ceasului, de exemplu, la testarea calității sincronizării ceasului între două sau mai multe sisteme
I independente.
Stadiul anterior al tehnicii
Protocolul de Precizia Timpului (PTP The Precision Time Protocol) este un protocol care poate fi utilizat pentru a sincroniza ceasurile de calculator prin intermediul unei rețele de comunicații de date. Protocolul folosește o arhitectură principală/secundară pentru distribuirea de semnal de ceas. Un sistem principal menține un ceas principal și sistemele secundare mențin, fiecare, ceasuri secundare locale. Sistemul principal determină sistemele secundare să sincronizeze ceasurile secundare locale la ceasul principal prin transmiterea periodică a unui mesaj de sincronizare la sistemele secundare prin rețeaua de comunicații de date. Pentru a testa calitatea sistemelor secundare în sincronizarea ceasurilor secundare locale, unele sisteme oferă o interfață fizică separată la ieșirea unui semnal de testare, de exemplu, un impuls de o pe secundă (PPS) la ieșire sau o ieșire de 10 MHz. Cu toate acestea, în unele aplicații, necesitatea unei interfețe separate pentru testarea calității ceasului secundar nu este de dorit, cum ar fi la unitățile electronice de control ale automobilului, în cazul în care costurile de producție sau mediul de operare fac imposibilă o interfață fizică separată. în consecință, există o nevoie de metode, sisteme și suport care poate fi citit de calculator îmbunătățite, pentru testarea calității ceasului recuperat.
Expunerea invenției
Calitatea unui ceas recuperat pe un dispozitiv secundar poate fi testată folosind aceiași interfață de rețea fizică pe care dispozitivul secundar o folosește pentru recepționarea de mesaje de sincronizare de la un dispozitiv principal. într-un exemplu, un dispozitiv de testare funcționează ca unul principal prin Protocolul de <2015-- 0 0 2 7 4 2 1 -04- 2υί5
Timp de Precizie (PTP) pentru comunicarea cu un dispozitiv secundar, pe o primă interfață fizică a dispozitivului secundar, pentru a sincroniza un ceas secundar al dispozitivului secundar cu un ceas principal al dispozitivul de testare, prin ajustarea ceasului secundar. Dispozitivul de testare primește informații despre ceasul secundar de la dispozitivul secundar prin prima interfață fizică a acestuia. Dispozitivul de testare utilizează informațiile referitoare la ceasul secundar pentru a cuantifica o eroare de sincronizare între ceasul secundar și ceasul principal.
Descriere pe scurt a desenelor
Figura 1 este o schemă bloc a unui sistem de comunicație principal și secundar;
Figura 2 este o diagramă de cronometrare care prezintă un exemplu de schimb de mesaje între un sistem principal și un sistem secundar;
Figura 3 este o organigramă a unui exemplu de metodă realizată printr-un sistem principal; și
Figura 4 este o organigramă a unui exemplu de metodă realizată printr-un sistem secundar.
Descriere detaliată
Figura 1 este o schemă bloc a unui sistem de comunicație principal și secundar 100. Sistemul 100 include un dispozitiv de testare 102 care funcționează ca un dispozitiv principal PTP și un dispozitiv de testat 104 care funcționează ca un dispozitiv secundar PTP, dispozitive care comunică printr-o rețea de comunicații de date 106.
Dispozitivul de testare 102 include unul sau mai multe procesoare 108, memoria 110, o interfață de rețea 112 și un ceas principal local 114. Procesorul 108 este configurat să execute instrucțiunile stocate în memoria 110. Instrucțiunile includ o serie PTP
I I ordonată de date cu acces numai la ultima 116 pentru transmiterea și recepționarea mesajelor, în conformitate cu un protocol PTP, de exemplu, așa cum este specificat de standardul IEEE 1588-2002, standardul IEEE 1588-2008, sau orice alt standard PTP corespunzător. Instrucțiunile includ, de asemenea, un dispozitiv de testare 118 calitate ceas recuperat pentru testarea calității ceasurilor, realizată de dispozitivele secundare PTP de la ceasul principal 114, de exemplu, așa cum este descris în continuare cu referire la Figurile 2 și 3.
6V 2 ο 1 5 - - 0 0 2 7 42 1 -04-2015
Interfața de rețea 112 este configurată pentru a transmite și primi mesaje PTP prin intermediul rețelei 106. De exemplu, interfața de rețea 112 poate fi un port fizic pentru comunicații cu fir sau fără fir, de exemplu, un port Wi-Fi sau Ethernet. Ceasul principal 114 este ceasul local al dispozitivului principal, care generează timpul actual al informațiilor zilnice pentru sistemul principal. De exemplu, ceasul principal 114 se poate baza pe un oscilator cu cuarț sau orice circuit adecvat pentru generarea unui semnal de sincronizare. într-un alt exemplu, ceasul furnizat de ceasul principal 114 poate fi derivat de la ceasul altui dispozitiv principal sau de la altă sursă de timp.
Dispozitivul de testat 104 include unul sau mai multe procesoare 120, memoria 122, o interfață de rețea 124 si un ceas secundar 126. Memoria 122 stochează o serie
I * I
PTP ordonată de date cu acces numai la ultima 128 și un generator de testare mesaj de ecou 130. în unele exemple, modulul de testare 130 este integrat în seria PTP 128. Un inginer de testare sistem poate instala software-ul de testare personalizat pe dispozitivul de testat 104 pentru a-l testa, de exemplu, pentru a testa calitatea ceasului obținut prin dispozitivul de testat 104 de la schimburile PTP cu dispozitivul de testare 102.
în unele exemple, interfața de rețea 124 al dispozitivului de testat 104 poate fi numai interfața de rețea 124 a dispozitivului de testat 104 sau doar interfața de rețea disponibilă 124 a dispozitivului de testat 104. Dispozitivul de testat 102 poate fi configurat pentru a comunica cu dispozitivul de testat 104, utilizând interfața de rețea 124 și pentru a testa, de asemenea, calitatea dispozitivului de testat 104 în sincronizarea ceasului secundar 126 cu ceasul principal 114, utilizând aceiași interfața de rețea 124.
ι ι în timpul funcționării, dispozitivul de testare 102 transmite dispozitivului de testat 104 un mesaj de sincronizare PTP, provocând dispozitivul testat 104 să sincronizeze ceasul secundar 126 cu ceasul principal 114, adică, prin calcularea unei compensări între ceasul secundar 126 și ceasul principal 114 și folosind ajustarea la valorile generate ale ceasului secundar ajustate. Dispozitivul de testat 104 dublează mesajul de sincronizare din dispozitivul de testare 102, prin transmiterea altui mesaj de sincronizare a dispozitivului de testat 102. Dispozitivul de testat 102 determină, folosind acest mesaj de sincronizare, o eroare de sincronizare pentru ceasul secundar 126 bazată pe un marcaj de timp transmis, un marcaj de timp recepționat și χ2 Ο 1 5 - - 0 0 2 7 4 Ζ 1 -04-20Î5 ο întârziere a caii de comunicație între dispozitivul de testare 102 și dispozitivul de testat 104 în rețeaua 106.
Figura 2 este o diagramă de cronometrare care prezintă un exemplu de schimb de mesaje între dispozitivul de testare 102 și dispozitivul testat 104. O coloană 202 din stânga arată marcajele de timp referitoare la ceasul secundar 126 ca și înregistrate de dispozitivul testat 104, și o coloană 204 din dreapta arată marcajele de timp referitoare la ceasul principal 114 ca și înregistrat de dispozitivul de testare 102.
într-o primă secvență, sistemul secundar 102 inițiază un schimb PTP pentru a determina o întârziere a căii de comunicație între sistemul secundar 102 si sistemul
I I principal 104 prin rețeaua 106. La momentul T1 înregistrat de dispozitivul testat 104, dispozitivul testat 104 transmite un mesaj de solicitare întârziere la dispozitivul de testare 102, iar dispozitivul de testare 102 înregistrează timpul T2 înregistrat ca și timp pentru mesajul de solicitare întârziere.
La moment T3 înregistrat de dispozitivul de testare 102, dispozitivul de testare 102 transmite un mesaj de răspuns întârziere la dispozitivul testat 104. Mesajul de răspuns la întârziere include marcajul de timp T2. La moment T4 înregistrat de aparatul testat 104, acesta recepționează mesajul de răspuns la întârziere. în unele cazuri, dispozitivul de testare 102 nu este configurat să înregistreze timpul de marcaj T3 în același timp cu transmiterea mesajului de răspuns la întârziere, astfel că dispozitivul de testare 102 transmite un mesaj de răspuns la întârziere de urmărire cu timpul de marcaj T3. Presupunând că întârzierea de cale de comunicație este simetrică, dispozitivul testat 104 poate determina întârzierea căii folosind următoarea ecuație:
I întârzierea de cale de comunicație (Path Delay) = (((T2-T1) + (T4-T3)))/2 într-o a doua secvență, dispozitivul de testare 102 transmite un mesaj de sincronizare a dispozitivului testat 104 la momentul T1 Sync înregistrat de dispozitivul de testare 102. Dispozitivul de testat 102 poate transmite marcajul de timp T1 Sync pentru dispozitivul testat 104 cu mesajul de sincronizare sau, în unele exemple, într-un mesaj de urmărire. Dispozitivul testat 104 recepționează mesajul de sincronizare la momentul T2 Sync înregistrat de dispozitivul testat 104.
&
Ο 1 5 - - 0 0 2 7 42 1 -04- 2015
Deoarece dispozitivul testat 104 determinat întârzierea de cale de comunicație în prima secvență, dispozitivul testat 104 poate determina un semnal de ceas de compensare, în timpul dintre ceasul secundar 126 și ceasul principal 114 folosind următoarea ecuație:
Compensare (Offsef) = (T2 Sync-T1 Sync) -path Delay
Dispozitivul testat 104 poate regla ceasul secundar 126 folosind semnalul de compensare ceas pentru a potrivi ceasul principal 114. în unele exemple, dispozitivul de testare 102 transmite periodic mesaje de sincronizarea dispozitivului de testat 104, determinându-l pe acesta să sincronizeze ceasul secundar 126 în mod regulat.
într-o a treia secvență, dispozitivul testat 104 transmite un mesaj de sincronizare dispozitivului de testat 102 la momentul de testare T1 Sync Test înregistrat de dispozitivul testat 104 folosind ceasul secundar sincronizat 126. Dispozitivul testat 104 poate transmite marcajul de timp de testare T1 Sync Test la dispozitivul de testare 102 cu mesajul de sincronizare sau, în unele exemple, într-un mesaj de urmărire. Dispozitivul de testare 102 recepționează mesajul de sincronizare la momentul T2 Sync Test înregistrat de dispozitivul de testare 102. Dispozitivul de testat 102 poate determina eroarea de sincronizare folosind următoarea ecuație:
Eroare de sincronizare (Sync error) = (T2 Sync Test-T1 test Sync) -path Delay în unele exemple, dispozitivul testat 104 transmite mesajul de sincronizare înainte de sincronizarea ceasului secundar 126, astfel încât marcajul de timp de testare Sync T1 Test folosește ceasul secundar 126 înainte de sincronizare. De exemplu, prin transmiterea mesajului de sincronizare înainte de sincronizarea ceasului secundar 126, dispozitivul de testare 102 poate determina gradul de eroare de sincronizare între mesajele de sincronizare periodice.
Dispozitivul testat 104 poate transmite mesaje de sincronizare la dispozitivul de testare 102, de exemplu, periodic sau ca răspuns la mesajele de sincronizare de la dispozitivul de testare 102, care dispozitiv 102 poate transmite periodic. Dispozitivul de testare 102 poate utiliza eroarea de sincronizare determinată pentru a determina, de exemplu, dacă un dispozitiv testat 104 este în parametri acceptabili de funcționare. De exemplu, dispozitivul de testare 102 poate determina ca un ecran să c< 2 o 1 5 - - o 0 2 7 4 - /o
1 -04- 2055 5 afișeze un mesaj de eroare la un inginer de testare sistem, dacă eroarea de sincronizare este mai mare decât un prag configurat.
Dispozitivul de testare 102 poate recepționa întârzierea de cale de la dispozitivul testat 104 sau, în unele exemple, poate determina întârzierea de calea în mod independent folosind o a patra secvență. în a patra secvență, sistemul principal inițiază un schimb PTP pentru a determina o întârziere de cale între sistemul secundar 102 și sistemul principal 104 prin rețeaua 106. La momentul de testare T1 Test înregistrat de dispozitivul de testare 102, acesta transmite un mesaj de solicitare întârziere la dispozitivul testat 104, iar acesta înregistrează timpul T2 Test ca timp recepționat pentru mesajul de solicitare întârziere.
La timpul de testare T3 Test înregistrat de dispozitivul testat 104, dispozitivul testat 104 transmite un mesaj de răspuns la întârziere, care este înregistrat ca recepționat de către dispozitivul de testat 102 la momentul de testare T4. în unele exemple, dispozitivul testat 104 transmite un mesaj de urmărire cu marcajul de timp de testare T3 Test. Dispozitivul de testat 102 poate determina întârzierea de cale, așa cum s-a descris mai sus cu referire la prima secvență.
în unele exemple, dispozitivul de testare 102 și dispozitivul testat 104 poate finaliza a treia și a patra secvență cu ajutorul unei legături virtuale. De exemplu, dispozitivul de testare 102 și dispozitivul testat 104 poate stabili o rețea virtuală locală (VLAN) în scopuri de testare pentru o perioadă de testare. De exemplu, folosirea unei legături de comunicație virtuale poate fi utilă, astfel încât mesajele de testare să nu interfereze cu funcționarea regulată în PTP.
Figura 3 este o organigramă a unei metode 300 efectuată de un sistem principal, de exemplu, dispozitivul de testare 102 din Figura 1. Un suport non-tranzitoriu care poate fi citit de calculator poate stoca instrucțiuni care, atunci când sunt executate de unul sau mai multe dispozitive de calcul ale sistemului principal, îl determină pe acesta să efectueze metoda 300.
Sistemul principal recepționează un mesaj de cerere de întârziere (302) de la un sistemul secundar într-o rețea de comunicații de date și, ca răspuns, transmite un mesaj de răspuns la întârziere (304), care permite sistemului secundar să determine întârzierea de cale de comunicație între sistemul principal și sistemul secundar.
A- 2 o 1 5 - - 0 0 2 7 42 1 -04- 2fli5
Sistemul principal transmite un prim mesaj de sincronizare (306) la o interfață de rețea a sistemului secundar, deterrriinându-l pe acesta să sincronizeze un ceas secundar cu un ceas principal. De exemplu, sistemul principal poate transmite periodic mesaje de sincronizare pentru un număr de sisteme secundar pentru a le menține sincronizate cu ceasul principal. în unele exemple, sistemul principal poate transmite un mesaj de urmărire cu un marcaj de timp pentru momentul în care sistemul principal transmite primul mesaj de sincronizare.
Sistemul principal recepționează un al doilea mesaj de sincronizare (308) de la interfața de rețea a sistemului secundar. Sistemul principal recepționează un marcaj de timp transmis pentru al doilea mesaj de sincronizare și generează un timp de marcaj recepționat pentru al doilea mesaj de sincronizare.
Sistemul principal determină întârzierea de cale între sistemul principal și sistemul secundar pe rețeaua de comunicații de date, de exemplu, prin recepționarea întârzierii de calea de la sistemul secundar sau prin transmiterea unui mesaj de solicitare întârziere (310) și recepționarea unui mesaj de răspuns la întârziere (312). Sistemul principal determină o eroare de sincronizare (314) pentru ceasul secundar bazată pe marcajul de timp transmis, marcajul de timp recepționat și întârzierea de cale. De exemplu, sistemul principal poate scădea întârzierea de cale și marcajul de timp recepționat din marcajul de timp transmis.
Figura 4 este o organigramă a unui exemplu de metodă realizată printr-un sistem secundar, de exemplu, dispozitivul testat 104 din Figura 1. Un suport non-tranzitoriu care poate fi citit de calculator poate stoca instrucțiuni care, atunci când sunt executate de unul sau mai multe dispozitive de calcul ale sistemului secundar, îl determină pe acesta să efectueze metoda 400.
Sistemul secundar determină întârzierea de cale între sistemul secundar si un sistem
I principal prin intermediul unei rețele de comunicații de date prin transmiterea unui mesaj de solicitare întârziere (402) utilizând o interfață de rețea de sistem secundar la sistemul principal și recepționarea unui mesaj de răspuns la întârziere (404). Sistemul secundar recepționează un prim mesaj de sincronizare (406) de la sistemul principal prin interfața de rețea, și ca răspuns sincronizează ceasul secundar al sistemului secundar folosind primul mesaj de sincronizare.
Λ- 2 ο 1 5 - - 0 0 2 7 42 1 -04- 20« înainte sau după sincronizarea ceasului secundar, acesta transmite un al doilea mesaj de sincronizare (408) la sistemul principal folosind aceeași interfață de rețea, permițând acestuia să determine o eroare de sincronizare pentru ceasul secundar. Sistemul secundar poate transmite întârzierea de cale la sistemul principal sau sistemul secundar poate recepționa un mesaj de solicitare întârziere (410) și transmite un mesaj de răspuns la întârziere (412) la sistemul principal, care permite acestuia să determine întârzierea de cale de comunicație.
I
Se va înțelege că diferite detalii ale obiectului prezentei invenții pot fi modificate, fără a ne îndepărta de la domeniul de aplicare al prezentei invenții. Mai mult decât atât, descrierea de mai sus, este numai în scop de prezentare și nu în scop limitativ.

Claims (22)

1. Sistem de testarea calității ceasului recuperat, care conține:
un dispozitiv de testare pentru operarea ca un sistem principal prin Protocolul de Precizia Timpului (PTP The Precision Time Protocol) pentru comunicarea cu un dispozitiv secundar pe o primă interfață fizică a dispozitivului secundar pentru a sincroniza un ceas secundar al dispozitivului secundar cu un ceas principal al dispozitivului de testare prin ajustarea ceasului secundar; și un dispozitiv de testarea calității ceasului recuperat asociat cu dispozitivul de testare pentru a recepționa informațiile referitoare la ceasul secundar de la dispozitivul secundar pe prima interfață fizică a dispozitivului secundar și pentru utilizarea acestor informații pentru a cuantifica o eroare de sincronizare între ceasul secundar și ceasul principal.
2. Sistem conform revendicării 1, caracterizat prin aceea că dispozitivul de testare este configurat pentru a efectua operații care conțin:
transmiterea unui prim mesaj de sincronizare prin PTP la prima interfață fizică a dispozitivului secundar, determinându-l pe acesta să sincronizeze ceasul secundar cu ceasul principal;
recepționarea, de la prima interfață fizică a dispozitivului secundar, a unui al doilea mesaj de sincronizare prin PTP și a unui marcaj de timp transmis pentru al doilea mesaj de sincronizare PTP, care include generarea unui marcaj de timp recepționat pentru al doilea mesaj de sincronizare PTP folosind ceasul principal; și determinarea erorii de sincronizare pentru ceasul secundar bazată pe marcajul de timp transmis, marcajul de timp recepționat și pe o întârziere de cale între sistemul principal și sistemul secundar pe rețeaua de comunicații de date.
$
Λ- 2 0 1 5 - - 0 0 2 7 4 2 1 -04- 2015
3. Sistem, conform revendicării 2, caracterizat prin aceea că determinarea erorii de sincronizare cuprinde scăderea întârzierii de cale de comunicație și timpului de marcaj recepționat din marcajul de timp transmis.
4. Sistem, conform revendicării 2, caracterizat prin aceea că marcajul de timp transmis este generat de dispozitivul secundar folosind ceasul secundar înainte sincronizarea ceasului secundar cu ceasul principal.
5. Sistem, conform revendicării 2, caracterizat prin aceea că recepționarea celui de-al doilea mesaj de sincronizare PTP cuprinde recepționarea celui deal doilea mesaj de sincronizare PTP printr-o legătură virtuală.
6. Sistem, conform revendicării 5, caracterizat prin aceea că legătura virtuală este o rețea virtuală locală (VLAN) stabilită pentru o perioadă de testare.
7. Sistem, conform revendicării 2, caracterizat prin aceea că operațiile cuprind recepționarea întârzierii de cale de comunicație de la sistemul secundar.
8. Sistem, conform revendicării 7, caracterizat prin aceea că operațiile cuprind recepționarea unui mesaj de solicitare întârziere prin PTP de la dispozitivul secundar și, ca răspuns, trimiterea unui mesaj de răspuns la întârziere prin PTP la dispozitivul secundar, permițând dispozitivului secundar să determine întârzierea de cale.
9. Sistem, conform revendicării 2, caracterizat prin aceea că operațiile cuprind determinarea întârzierii de cale prin transmiterea unui mesaj de solicitare întârziere PTP la dispozitivul secundar și recepționarea unui mesaj de răspuns la întârziere PTP de la dispozitivul secundar.
10. Sistem conform revendicării 9, caracterizat prin aceea că determinarea întârzierii de cale cuprinde calcularea întârzierii de cale de comunicație utilizând următoarea formulă:
întârzierea de cale de comunicație (Path Delay) = (((T2-T1) + (T4-T3)))/2 în care:
T1 este un marcaj de timp generat de dispozitivul de testat utilizând ceasul principal pentru a transmite mesajul de solicitare întârziere prin PTP;
T2 este un marcaj de timp generat de dispozitivul secundar folosind ceasul secundar pentru recepționarea mesajului de solicitare întârziere prin PTP;
lV 2 Ο 1 5 -- Ο Ο 2 7 4 2 1 -04-2CÎ5
Τ3 este un marcaj de timp generat de dispozitivul secundar folosind ceasul secundar pentru transmiterea mesajului de răspuns la întârziere prin PTP; și
T4 este un marcaj de timp generat de dispozitivul de testare folosind ceasul principal pentru recepționarea mesajului de răspuns la întârziere prin PTP.
11. Sistem de testarea calității ceasului recuperat, care conține:
un dispozitiv secundar pentru operarea ca un sistem secundar prin Protocolul de Precizia Timpului (PTP The Precision Time Protocol) pentru comunicarea cu un dispozitiv de testare pe o primă interfață fizică a dispozitivului secundar pentru a sincroniza un ceas secundar al dispozitivului secundar cu un ceas principal al dispozitivului de testare prin ajustarea ceasului secundar; și un generator de testare mesaj de ecou asociat cu dispozitivul secundar pentru a transmite informațiile referitoare la ceasul secundar la dispozitivul de testare care funcționează ca un sistem principal PTP pe prima interfață fizică a dispozitivului secundar și pentru a permite dispozitivului de testat să cuantifice o eroare de sincronizare între ceasul secundar și ceasul principal.
12. Sistem, conform revendicării 11, caracterizat prin aceea că dispozitivul secundar este configurat pentru a efectua operații cuprinzând:
recepționarea, la prima interfață fizică, a unui prim mesaj de sincronizare PTP de la dispozitivul de testare;
sincronizarea ceasului secundar cu un ceas principal al dispozitivului de testare folosind primul mesaj de sincronizare PTP și o întârziere de cale de comunicație între dispozitivul secundar și dispozitivul de testare; și transmiterea, la prima interfață fizică, a unui al doilea mesaj de sincronizare PTP și unui marcaj de timp transmis la dispozitivul de testare.
13. Sistem, conform revendicării 12, caracterizat prin aceea că sincronizarea ceasului secundar cu ceasul principal cuprinde:
generarea unui prim marcaj de timp pentru a recepționa primul mesaj de sincronizare PTP folosind ceasul secundar; si ’ I
2 Ο 1 5 - - 0 0 2 7 42 1 -04-22:5 determinarea unui semnal de ceas de compensare prin scăderea întârzierii de cale de comunicație din al doilea marcaj de timp pentru a transmite prima sincronizare PTP generată de dispozitivul de testare folosind ceasul principal de la primul marcaj de timp.
14. Sistem, conform revendicării 12, caracterizat prin aceea că operațiile cuprind reglarea ceasului secundar folosind semnalul de ceas de compensare.
15. Sistem, conform revendicării 12, caracterizat prin aceea că transmiterea celui de-al doilea mesaj de sincronizare PTP cuprinde generarea marcajului de timp transmis pentru la al doilea mesaj de sincronizare PTP folosind ceasul secundar înainte sincronizarea ceasului secundar cu ceasul principal.
16.Sistem, conform revendicării 12, caracterizat prin aceea că transmiterea celui de-al doilea mesaj de sincronizare PTP cuprinde transmiterea acestuia printr-o linie de comunicație virtuală.
17.Sistem, conform revendicării 16, caracterizat prin aceea că linia de comunicație virtual este o rețea virtuală locală (VLAN) stabilită pentru o perioadă de testare.
18. Sistem conform revendicării 12, caracterizat prin aceea că operațiile cuprind determinarea întârzierii căii de comunicație prin transmiterea unui mesaj de solicitare întârziere PTP la dispozitivul de testare și recepționarea unui mesaj de răspuns la întârziere prin PTP de la dispozitivul de testare.
19.Sistem, conform revendicării 18, caracterizat prin aceea că determinarea întârzierii căii de comunicație cuprinde calcularea întârzierii căii de comunicație utilizând următoarea formulă:
I întârzierea de cale de comunicație (Path Delay) = (((T2-T1) + (T4-T3))) /2
T1 este un marcaj de timp generat de dispozitivul secundar utilizând ceasul secundar pentru a transmite mesajul de solicitare întârziere prin PTP;
T2 este un marcaj de timp generat de dispozitivul de testare folosind ceasul principal pentru recepționarea mesajului de solicitare întârziere prin PTP;
T3 este un marcaj de timp generat de dispozitivul secundar folosind ceasul secundar pentru recepționarea mesajului de răspuns la întârziere prin PTP; și
Λ- 2 ο 1 5 - - 0 0 2 7 42 1 -04-22Î5
Τ4 este un marcaj de timp generat de dispozitivul secundar folosind ceasul secundar pentru recepționarea mesajului de răspuns la întârziere prin PTP.
20.Sistem, conform revendicării 19, caracterizat prin aceea că operațiile cuprind transmiterea întârzierii căii de comunicație la dispozitivul de testare.
21. Metodă realizată de un dispozitiv de testare, care constă în:
funcționarea ca un sistem principal prin Protocol de Timp de Precizie (PTP) pentru comunicarea cu un dispozitiv secundar pe o primă interfață fizică a acestuia pentru a sincroniza un ceas secundar al dispozitivului secundar cu un ceas principal al dispozitivului de testare prin ajustarea ceasului secundar;
recepționarea informațiilor referitoare la ceasul secundar de la dispozitivul secundar pe prima interfață fizică a dispozitivului secundar; și utilizarea informațiilor referitoare la ceasul secundar pentru a cuantifica o eroare de sincronizare între ceasul secundar și ceasul principal.
22. Metodă realizată de un dispozitiv de testare, care constă în:
funcționarea ca un sistem secundar prin Protocol de Timp de Precizie (PTP) pentru comunicarea cu un dispozitiv de testare care funcționează ca un sistem principal PTP pe prima interfață fizică a dispozitivului secundar pentru a sincroniza un ceas secundar al dispozitivului secundar cu un ceas principal al dispozitivului de testare prin ajustarea ceasului secundar; și transmiterea informațiilor referitoare la ceas la dispozitivul de testare pe prima interfață fizică a dispozitivului secundar pentru a permite dispozitivului de testare să cuantifice o eroare de sincronizare între ceasul secundar si ceasul principal.
ROA201500274A 2015-04-21 2015-04-21 Metode, sisteme şi suport citibil pe calculator pentru testarea calităţii tactului recuperat RO131471A2 (ro)

Priority Applications (2)

Application Number Priority Date Filing Date Title
ROA201500274A RO131471A2 (ro) 2015-04-21 2015-04-21 Metode, sisteme şi suport citibil pe calculator pentru testarea calităţii tactului recuperat
US14/809,513 US9923656B2 (en) 2015-04-21 2015-07-27 Methods, systems, and computer readable media for testing recovered clock quality

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
ROA201500274A RO131471A2 (ro) 2015-04-21 2015-04-21 Metode, sisteme şi suport citibil pe calculator pentru testarea calităţii tactului recuperat

Publications (1)

Publication Number Publication Date
RO131471A2 true RO131471A2 (ro) 2016-10-28

Family

ID=57145113

Family Applications (1)

Application Number Title Priority Date Filing Date
ROA201500274A RO131471A2 (ro) 2015-04-21 2015-04-21 Metode, sisteme şi suport citibil pe calculator pentru testarea calităţii tactului recuperat

Country Status (2)

Country Link
US (1) US9923656B2 (ro)
RO (1) RO131471A2 (ro)

Families Citing this family (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9686169B2 (en) 2012-07-02 2017-06-20 Ixia Real-time highly accurate network latency measurement with low generated traffic or data requirements
RO131470A2 (ro) 2015-04-10 2016-10-28 Ixia, A California Corporation Metode, sisteme şi suport citibil pe calculator pentru măsurarea întârzierii unei linii de comunicaţii unidirecţionale
US10019333B2 (en) 2015-04-16 2018-07-10 Keysight Technologies Singapore (Holdings) Pte. Ltd. Methods, systems, and computer readable media for emulating network devices with different clocks
US9736804B2 (en) 2015-04-16 2017-08-15 Ixia Methods, systems, and computer readable media for synchronizing timing among network interface cards (NICS) in a network equipment test device
US9813226B2 (en) 2015-08-05 2017-11-07 Ixia Modeling a clock
US11463253B2 (en) * 2016-09-23 2022-10-04 Apple Inc. Network timing synchronization
US10609054B2 (en) 2017-04-07 2020-03-31 Keysight Technologies Singapore (Sales) Pte. Ltd. Methods, systems, and computer readable media for monitoring, adjusting, and utilizing latency associated with accessing distributed computing resources
US10425321B2 (en) 2017-04-25 2019-09-24 Keysight Technologies Singapore (Sales) Pte. Ltd. Methods, systems, and computer readable media for testing time sensitive network (TSN) elements
KR102019234B1 (ko) * 2017-12-14 2019-09-06 현대오트론 주식회사 차량 네트워크 시간 동기화 평가 방법
US11483127B2 (en) 2018-11-18 2022-10-25 Mellanox Technologies, Ltd. Clock synchronization
US11283454B2 (en) 2018-11-26 2022-03-22 Mellanox Technologies, Ltd. Synthesized clock synchronization between network devices
US10965392B2 (en) 2019-01-25 2021-03-30 Keysight Technologies, Inc. Active network tap supporting time sensitive network (TSN) standards
US11563768B2 (en) 2019-01-31 2023-01-24 Keysight Technologies, Inc. Methods, systems, and computer readable media for detecting and mitigating effects of timing attacks in time sensitive networks
JP7404789B2 (ja) * 2019-11-01 2023-12-26 オムロン株式会社 制御システム、制御システムの通信制御方法、および制御装置
US11543852B2 (en) 2019-11-07 2023-01-03 Mellanox Technologies, Ltd. Multihost clock synchronization
US11070304B1 (en) 2020-02-25 2021-07-20 Mellanox Technologies, Ltd. Physical hardware clock chaining
US12081427B2 (en) * 2020-04-20 2024-09-03 Mellanox Technologies, Ltd. Time-synchronization testing in a network element
US11552871B2 (en) 2020-06-14 2023-01-10 Mellanox Technologies, Ltd. Receive-side timestamp accuracy
US11599090B2 (en) * 2020-09-30 2023-03-07 Rockwell Automation Technologies, Inc. System and method of network synchronized time in safety applications
US11606427B2 (en) 2020-12-14 2023-03-14 Mellanox Technologies, Ltd. Software-controlled clock synchronization of network devices
US11588609B2 (en) 2021-01-14 2023-02-21 Mellanox Technologies, Ltd. Hardware clock with built-in accuracy check
US12111681B2 (en) 2021-05-06 2024-10-08 Mellanox Technologies, Ltd. Network adapter providing isolated self-contained time services
DE102021116261A1 (de) 2021-06-23 2022-12-29 Vector Informatik Gmbh Verfahren und System für eine Zeitsynchronisation
CN113704045B (zh) * 2021-07-12 2024-03-19 新华三半导体技术有限公司 一种时钟同步测试方法、系统及芯片
US12028155B2 (en) 2021-11-24 2024-07-02 Mellanox Technologies, Ltd. Controller which adjusts clock frequency based on received symbol rate
US11907754B2 (en) 2021-12-14 2024-02-20 Mellanox Technologies, Ltd. System to trigger time-dependent action
CN114490199A (zh) * 2021-12-15 2022-05-13 北京罗克维尔斯科技有限公司 一种测试同步方法、装置、设备及存储介质
US11835999B2 (en) 2022-01-18 2023-12-05 Mellanox Technologies, Ltd. Controller which adjusts clock frequency based on received symbol rate
US11706014B1 (en) 2022-01-20 2023-07-18 Mellanox Technologies, Ltd. Clock synchronization loop
US11917045B2 (en) 2022-07-24 2024-02-27 Mellanox Technologies, Ltd. Scalable synchronization of network devices
CN116938378B (zh) * 2023-09-14 2024-01-09 西安羚控电子科技有限公司 基于反射内存网络的时钟同步精度测量方法及装置

Family Cites Families (52)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1338130B1 (en) 2000-11-30 2006-11-02 Lancope, Inc. Flow-based detection of network intrusions
US6868069B2 (en) 2001-01-16 2005-03-15 Networks Associates Technology, Inc. Method and apparatus for passively calculating latency for a network appliance
US7047442B2 (en) * 2002-04-23 2006-05-16 Agilent Technologies, Inc. Electronic test program that can distinguish results
US7505416B2 (en) 2003-03-31 2009-03-17 Finisar Corporation Network tap with integrated circuitry
EP1649310A4 (en) 2003-07-18 2009-04-08 Network Integrity Systems Inc SYSTEM FOR DETECTING THE INTRUSION OF A MULTIMODE OPTICAL FIBER
AU2007253824A1 (en) 2006-05-19 2007-11-29 Symmetricom, Inc. Network time protocol precision timestamping service
US7881209B2 (en) 2006-07-27 2011-02-01 Cisco Technology, Inc. Method and system for protecting communication networks from physically compromised communications
US8072253B2 (en) 2006-09-13 2011-12-06 Nec Corporation Clock adjusting circuit and semiconductor integrated circuit device
US8024597B2 (en) 2008-02-21 2011-09-20 International Business Machines Corporation Signal phase verification for systems incorporating two synchronous clock domains
US8018950B2 (en) 2008-03-17 2011-09-13 Wi-Lan, Inc. Systems and methods for distributing GPS clock to communications devices
KR101214034B1 (ko) 2008-09-05 2012-12-20 가부시키가이샤 어드밴티스트 시험 장치, 및 시험 방법
US8767565B2 (en) 2008-10-17 2014-07-01 Ixia Flexible network test apparatus
CN101729180A (zh) 2008-10-21 2010-06-09 华为技术有限公司 精准时钟同步方法及系统、精准时钟频率/时间同步装置
US8718482B1 (en) 2009-11-10 2014-05-06 Calix, Inc. Transparent clock for precision timing distribution
US8630314B2 (en) 2010-01-11 2014-01-14 Faro Technologies, Inc. Method and apparatus for synchronizing measurements taken by multiple metrology devices
US8755293B2 (en) 2010-02-28 2014-06-17 Net Optics, Inc. Time machine device and methods thereof
US8837530B2 (en) 2010-03-12 2014-09-16 University Of Maryland Method and system for adaptive synchronization of timing information generated by independently clocked communication nodes
CN102907021B (zh) 2010-05-17 2016-06-01 瑞典爱立信有限公司 优化定时分组传输
US9607337B2 (en) 2010-12-22 2017-03-28 Hyannisport Research, Inc. Data capture and real time risk controls for electronic markets
EP2493139A1 (en) 2011-02-22 2012-08-29 Voipfuture GmbH VoIP quality measurement enhancements using the internet control message protocol
US8971356B2 (en) 2011-04-29 2015-03-03 Rad Data Communications Ltd. Timing over packet demarcation entity
US9331805B2 (en) 2011-05-06 2016-05-03 Fts Computertechnik Gmbh Network and method for implementing a high-availability grand master clock
US9335785B2 (en) 2011-07-20 2016-05-10 Aviat U.S., Inc. Systems and methods of clock synchronization between devices on a network
US20130094515A1 (en) 2011-08-31 2013-04-18 Nils Gura Systems, apparatus, and methods for removing duplicate data packets from a traffic flow of captured data packets transmitted via a communication network
US8953458B2 (en) 2011-09-30 2015-02-10 Gigamon Inc. Systems and methods for implementing a traffic visibility network
JP5842930B2 (ja) 2011-12-21 2016-01-13 富士通株式会社 情報処理装置、情報処理方法、およびプログラム
US9100320B2 (en) 2011-12-30 2015-08-04 Bmc Software, Inc. Monitoring network performance remotely
US9236559B2 (en) 2012-01-05 2016-01-12 Voipfuture Gmbh Determination of a quality induced termination rate of communication sessions
US9806835B2 (en) 2012-02-09 2017-10-31 Marvell International Ltd. Clock synchronization using multiple network paths
EP2629457A1 (en) 2012-02-15 2013-08-21 JDS Uniphase Corporation Method and System For Network Monitoring Using Signature Packets
US8892933B2 (en) 2012-04-23 2014-11-18 Analog Devices, Inc. Synchronization of multiple signal converters by transmitting signal conversion data and receiving unique correction values for the respective counters through the same data interface pins
US20130347103A1 (en) 2012-06-21 2013-12-26 Mark Veteikis Packet capture for error tracking
US8891392B2 (en) 2012-06-21 2014-11-18 Breakingpoint Systems, Inc. Dynamic latency analysis system
US9686169B2 (en) 2012-07-02 2017-06-20 Ixia Real-time highly accurate network latency measurement with low generated traffic or data requirements
US9130945B2 (en) 2012-10-12 2015-09-08 Schweitzer Engineering Laboratories, Inc. Detection and response to unauthorized access to a communication device
WO2014067540A1 (en) 2012-11-02 2014-05-08 Voipfuture Gmbh Detection of periodic impairments in media streams
KR101992205B1 (ko) 2012-12-12 2019-06-24 삼성전자주식회사 온칩 클록 제어회로 및 시스템 온 칩
US9172647B2 (en) 2013-04-25 2015-10-27 Ixia Distributed network test system
US9130984B2 (en) 2013-05-17 2015-09-08 Cisco Technology, Inc. Network eavesdropping detection
US9084140B2 (en) 2013-07-09 2015-07-14 Cellco Partnership Monitoring of the packet-based communication performance of IP address pools
US9380489B2 (en) 2013-07-18 2016-06-28 Verizon Patent And Licensing Inc. Dynamic network traffic analysis and traffic flow configuration for radio networks
US9444683B2 (en) 2013-07-19 2016-09-13 Verizon Patent And Licensing Inc. Traffic measurement system for wireless service providers
US20160301599A1 (en) 2013-11-19 2016-10-13 Telefonaktiebolaget L M Ericsson (Publ) Method and first network node for managing a first ip path used by a connection
US9967164B2 (en) 2014-09-02 2018-05-08 Netscout Systems Texas, Llc Methods and devices to efficiently determine node delay in a communication network
US9971619B2 (en) 2014-10-15 2018-05-15 Keysight Technologies Singapore (Holdings) Pte Ltd Methods and systems for forwarding network packets within virtual machine host systems
US9380070B1 (en) 2015-01-20 2016-06-28 Cisco Technology, Inc. Intrusion detection mechanism
US10404552B2 (en) 2015-03-25 2019-09-03 Ontime Networks As Time-stamping data packets in a network tap element
RO131470A2 (ro) 2015-04-10 2016-10-28 Ixia, A California Corporation Metode, sisteme şi suport citibil pe calculator pentru măsurarea întârzierii unei linii de comunicaţii unidirecţionale
US10019333B2 (en) 2015-04-16 2018-07-10 Keysight Technologies Singapore (Holdings) Pte. Ltd. Methods, systems, and computer readable media for emulating network devices with different clocks
US9736804B2 (en) 2015-04-16 2017-08-15 Ixia Methods, systems, and computer readable media for synchronizing timing among network interface cards (NICS) in a network equipment test device
US9813226B2 (en) 2015-08-05 2017-11-07 Ixia Modeling a clock
US9800595B2 (en) 2015-09-21 2017-10-24 Ixia Methods, systems, and computer readable media for detecting physical link intrusions

Also Published As

Publication number Publication date
US20160315756A1 (en) 2016-10-27
US9923656B2 (en) 2018-03-20

Similar Documents

Publication Publication Date Title
RO131471A2 (ro) Metode, sisteme şi suport citibil pe calculator pentru testarea calităţii tactului recuperat
JP6192995B2 (ja) 通信装置、通信システム、通信方法およびコンピュータプログラム
WO2018006686A1 (zh) 一种通信网络设备间时间同步的优化方法、装置及设备
EP3284217B1 (en) Methods, systems, and computer readable medium for synchronizing timing among network interface cards (nics) in a network equipment test device
KR101506138B1 (ko) 원격통신 네트워크에서 시간 분배를 위한 방법, 장치 및 시스템
US10019333B2 (en) Methods, systems, and computer readable media for emulating network devices with different clocks
US8817823B2 (en) Method and device for time synchronization
KR101175882B1 (ko) 분산형 아키텍처 내에서 공통 시간 기준을 분배하는 방법 및 시스템
US8819161B1 (en) Auto-syntonization and time-of-day synchronization for master-slave physical layer devices
CN106027193B (zh) 用于网络授时系统的时钟同步方法、模块、设备及系统
CN110492965A (zh) 一种主从系统内串行报文对时的方法和装置
US20150124844A1 (en) Clock synchronization system, clock synchronization method, and storage medium whereupon clock synchronization program is stored
CN103546268B (zh) 一种系统时间的补偿方法及设备
RU2554538C2 (ru) Синхронизация тактовых генераторов для дифференциальной защиты линии
CN108599888A (zh) 一种分布式网络时钟同步系统
Ferrari et al. Experimental characterization of uncertainty sources in a software-only synchronization system
JP2015179999A (ja) 時刻同期装置並びにそのためのバックアップ装置および時刻同期システム
JPWO2019003320A1 (ja) 通信システム及びスレーブ装置
JP2012195840A (ja) 通信装置、通信制御方法
CN103441832B (zh) 基于ptp的时钟同步方法、系统和设备
TW201643569A (zh) 時刻同步裝置、時刻同步系統以及時刻同步方法
JP2007178363A (ja) 計時システム、時刻サービス提供装置及び時刻サービス提供システム
CN116125782A (zh) 用于fpga的多通道纳秒级时间同步装置及使用方法
JP6310758B2 (ja) 時刻同期装置および方法
JP4016753B2 (ja) 情報処理装置の時刻同期化装置