PL97815B1 - Urzadzenie do sterowania zapisem na tasmie perforowanej odczytanych wspolrzednych kartezjanskich - Google Patents

Urzadzenie do sterowania zapisem na tasmie perforowanej odczytanych wspolrzednych kartezjanskich Download PDF

Info

Publication number
PL97815B1
PL97815B1 PL18957476A PL18957476A PL97815B1 PL 97815 B1 PL97815 B1 PL 97815B1 PL 18957476 A PL18957476 A PL 18957476A PL 18957476 A PL18957476 A PL 18957476A PL 97815 B1 PL97815 B1 PL 97815B1
Authority
PL
Poland
Prior art keywords
cartesian coordinates
transmission path
outputs
impulse
recording
Prior art date
Application number
PL18957476A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to PL18957476A priority Critical patent/PL97815B1/pl
Publication of PL97815B1 publication Critical patent/PL97815B1/pl

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Description

Przedmiotem wynalazku jest urzadzenie do sterowania zapisem na tasmie perforowanej odczytanych wspólrzednych kartezjanskich punktów na plaszczyznie, zwlaszcza wspólrzednych wybranych punktów ukladu nadawczego stolu analizujacego.Znane jest urzadzenie do odczytywania w sposób cyfrowy wspólrzednych kartezjanskich punktów na plaszczyznie. Jest to urzadzenie, które przedstawia wartosc'tych wspólrzednych w postaci binarnej 10-cio bitowej. Jest to urzadzenie znane pod nazwa handlowa „Digjstrand". To urzadzenie wymaga stalej wspólpracy maszyny cyfrowej, co czasami jest niewygodne i zbyt kosztownej Celem wynalazku jest opracowanie urzadzenia, które pózwbli na zapisywanie na tasmie perforowanej przy pomocy typowych urzadzen odczytanych wspólrzednych kartezjanskich.Istota wynalazku polega na tym, ze zespól ukladów,formujacych polaczony jest torem przesylania sygna¬ lu startu i torem przesylania sygnalu stopu z przerzutnikiem blokady, oraz torem przesylania impulsu zegarowe¬ go z przerzutnikiem x-y. Przerzutnik blokady i przerzutnik x-y dolaczone maja swe wyjscia do bramki logicznej typu NAND oraz bramki. Wyjscia obu bramek dolaczone sa do zespolu ukladów formujacych i do dwu wzmacniaczy. Do zespolu ukladów formujacych dolaczone sa zaciski doprowadzania impulsu konca dziurkowa¬ nia i wyprowadzenia impulsu wyzwolenia woltomierza. Wzmacniacze maja wyjscia laczone z urzadzeniem odczy¬ tujacym wspólrzedne kartezjanskie.Przez zastosowanie urzadzenia wedlug wynalazku powstaje mozliwosc jednoczesnego pomiaru napiec istniejacych przy odczytywaniu wspólrzednych kartezjanskich i jednoczesnego zapisania ich na tasmie perforo¬ wanej. Taka tasma sluzy jako zbiór danych o analizowanych punktach plaszczyzny, a szczególnie krzywych, ^niosacych informacje o wspólrzednych i moze sluzyc jako program dla maszyny cyfrowej.Przedmiot wynalazku jest ponizej szczególowo omówiony z wykorzystaniem rysunku przedstawiajacego schemat ideowy urzadzenia.Zespól ukladów formujacych 1 jest polaczony torem przesylania sygnalu startu 2 i torem przesylania sygnalu stopu 3 z przerzutnikiem blokady 4, oraz torem przesylania impulsu zegarowego IZ z przerzutnikiem2 97 815 x—y 5. Przerzutnik blokady 4 i przerzutnik x—y 5 maja swe wyjscia dolaczone do bramki logicznej typu NAND 6 i bramki 7. Wyjscia obu bramek 6 i 7 dolaczone sa do zespolu ukladów formujacych 1 i do dwu wzmacniaczy 8 i 9. Do zespolu ukladów formujacych 1 dolaczone sa zaciski doprowadzania impulsu konca dziurkowania IKD i wyprowadzenia impulsu wyzwolenia woltomierza 1WV. Wzmacniacze 6 i 7 maja wyjscia X i Y laczone z urza¬ dzeniem odczytujacym wspólrzedne kartezjanskie.Dzialanie urzadzenia wedlug wynalazku jest nastepujace. W momencie rozpoczecia sterowania zapisem generowany jest np. przyciskiem astabilnym 10 sygnal START uruchamiajacy zespól ukladów formujacych 1.Na wyjsciu zespolu 1 w torze przesylania sygnalu startu 2 powstaje impuls zmieniajacy stan przerzutnika blokady 4. Po wyjsciu z przerzutnika 4 impuls dochodzi do bramki logicznej typu NAND 6. Na jej wyjsciu pojawia sie ujemny skok napiecia. Gdy bramka ta jest w stanie zerowym nastepuje wzmocnienie sygnalów we wzmacniaczu 8 i na wyjsciu jego, na zacisku X pojawia sie impuls podania napiecia dla skladowej poziomej badanego punktu na plaszczyznie. Przeslany do zespolu ukladów formujacych 1 ujemny skok napiecia powodu¬ je w nim jednoczesnie wygenerowanie impulsu uruchomienia — wyzwolenia woltomierza IWV. Nastepuje wtedy pomiar napiecia odpowiadajacego skladowej poziomej badanego punktu na plaszczyznie i jednoczesnie wydziur- kowanie go na tasmie.Przychodzacy do zespolu ukladów formujacych 1 impuls konca dziurkowania IKD zostaje w nim uformo¬ wany w impuls zegarowy IZ. Impuls ten dochodzi do przerzutnika x—y 5 i powoduje zmiane jego stanu, co dalej powoduje zmiane stanu bramki 7. Na jej wyjsciu pojawia sie impuls zerowy, który wzmocniony we wzmacniaczu 9 daje pojawienie sie na zacisku Y impulsu podania napiecia dla skladowej pionowej badanego punktu na plaszczyznie. Ujemny skok napiecia podobnie przeslany do zespolu ukladów formujacych 1 powoduje wygene¬ rowanie w nim impulsu wyzwolenia woltomierza IWV. Nastepuje pomiar napiecia odpowiadajacego skladowej pionowej badanego punktu na plaszczyznie i jednoczesnie wydziurkowanie go na tasmie. Przychodzi nastepnie do zespolu 1 impuls konca dziurkowania IKD powodujac, ze zespól ukladów formujacych 1 generuje impuls stop w torze przesylania sygnalu stopu 3. Impuls stop w torze przesylania sygnalu stopu 3 zmienia stan prze¬ rzutnika blokady 4 na stan zerowy. Zespól ukladów formujacych 1 generuje jednoczesnie impuls zegarowy IZ, zmieniajacy stan przerzutnika x—y 5 na stan poczatkowy.Praca urzadzenia odbywa sie w opisanych cyklach dla wszystkich punktów badanych na plaszczyznie. PL

Claims (1)

1. Zastrzezenie patentowe Urzadzenie do sterowania zapisem na tasmie perforowanej odczytanych wspólrzednych kartezjanskich na plaszczyznie, znamienne tym, ze zespól ukladów formujacych (1) polaczony jest torem przesylania sygnalu startu (2) i torem przesylania sygnalu stopu (3) z przerzutnikiem blokady (4), oraz torem przesylania impulsu zegarowego (IZ) z przerzutnikiem x-y (5), który to przerzutnik blokady (4) i przerzutnik x-y (5) dolaczone maja swe wyjscia ;, odpowiednio do bramki logicznej typu NAND (6), oraz bramki (7), a wyjscia obu bramek dolaczone sa do zespolu ukladów formujacych (1) i do dwu wzmacniaczy (8, 9), przy czym do zespolu ukladów formujacych (1) dolaczone sa zaciski doprowadzenia impulsu konca dziurkowania (IKD) i wyprowadze¬ nia impulsu wyzwolenia woltomierza (IWV), a wzmacniacze (8 i 9) maja wyjscia (X i Y) polaczone z urzadzeniem odczytujacym wspólrzedne kartezjanskie. 6 8 L/3Z ^1 OKD start 3WV 101 Prac. Poligraf. UP PRL naklad 120+18 Cena 45 zl PL
PL18957476A 1976-05-14 1976-05-14 Urzadzenie do sterowania zapisem na tasmie perforowanej odczytanych wspolrzednych kartezjanskich PL97815B1 (pl)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL18957476A PL97815B1 (pl) 1976-05-14 1976-05-14 Urzadzenie do sterowania zapisem na tasmie perforowanej odczytanych wspolrzednych kartezjanskich

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL18957476A PL97815B1 (pl) 1976-05-14 1976-05-14 Urzadzenie do sterowania zapisem na tasmie perforowanej odczytanych wspolrzednych kartezjanskich

Publications (1)

Publication Number Publication Date
PL97815B1 true PL97815B1 (pl) 1978-03-30

Family

ID=19976866

Family Applications (1)

Application Number Title Priority Date Filing Date
PL18957476A PL97815B1 (pl) 1976-05-14 1976-05-14 Urzadzenie do sterowania zapisem na tasmie perforowanej odczytanych wspolrzednych kartezjanskich

Country Status (1)

Country Link
PL (1) PL97815B1 (pl)

Similar Documents

Publication Publication Date Title
JPS5786179A (en) Random access memory device
JPS6421546A (en) Device for collecting program execution history
PL97815B1 (pl) Urzadzenie do sterowania zapisem na tasmie perforowanej odczytanych wspolrzednych kartezjanskich
GB1234303A (pl)
JPS5740634A (en) Method of setting demarkation point of electrophoresis pattern
JPS5429995A (en) Integrated circuit
JPS5564699A (en) Semiconductor integrated-circuit memory
JPS54161238A (en) Testing method for magnetic bubble memory
JPS5333546A (en) Communication control unit
JPS5739623A (en) Integrated circuit device
JPS5286746A (en) Pulse count readout control circuit
JPS5342632A (en) Stability continous test method of bubble information
JPS57161989A (en) Diagram forming method using electronic computer
JPS56129911A (en) Definite patterning device for graph
JPS6488858A (en) Interface circuit
JPS5651679A (en) Measuring circuit for minimum operation pulse
JPS5794995A (en) Memory test system
JPS56118678A (en) Generating circuit for time base signal
JPS5329644A (en) Detecting circuit for data signal
JPS57211641A (en) Integrated circuit device
JPS53139438A (en) Bubble memory device
JPS5425759A (en) Coordinate reader of three-dimensional models
JPS5383712A (en) Tape recorder
JPS6421643A (en) Pseudo fault circuit
JPS5343451A (en) Data analyzer