PL97334B1 - Uklad symetryzacji pradow w uzwojeniach odczyt-zapis - Google Patents
Uklad symetryzacji pradow w uzwojeniach odczyt-zapis Download PDFInfo
- Publication number
- PL97334B1 PL97334B1 PL16937574A PL16937574A PL97334B1 PL 97334 B1 PL97334 B1 PL 97334B1 PL 16937574 A PL16937574 A PL 16937574A PL 16937574 A PL16937574 A PL 16937574A PL 97334 B1 PL97334 B1 PL 97334B1
- Authority
- PL
- Poland
- Prior art keywords
- write
- read
- diodes
- symmetrization
- winding
- Prior art date
Links
- 238000004804 winding Methods 0.000 claims description 17
- 230000015654 memory Effects 0.000 description 6
- 239000012634 fragment Substances 0.000 description 1
- 230000010287 polarization Effects 0.000 description 1
Landscapes
- Read Only Memory (AREA)
Description
Przedmiotem wynalazku jest uklad symetryzacji pradów w uzwojeniach odczyt—zapis, stosowany w pamieci operacyjnej typu 3D3W, tzn. pamieci koincydencyjnej trójprzewodowej maszyn matema¬ tycznych. , Dotychczas stosowane rozwiazania w pamie¬ ciach 3D3W charakteryzuja sie podzialem calego uzwojenia odczyt—zapis danego bitu na kilka, przewaznie 4 do 8, segmentów, przy czym kazdy - - z tych segmentów sklada sie jeszcze z dwóch jed- M nakowych linii rdzeni. Dila kazdego z tych segmen¬ tów uzwojenia odczyt—zapis stosowany jest osob¬ ny uklad symetryzujacy prady. Takie rozwiazanie podaje miedzy innymi patent USA nr 3 409 883, wedlug którego kazdy segment uzwojenia odozyt— « zapis sklada sie z dwóch jednakowych linii rdzeni zwartych z jednej strony i polaczonych do ukla¬ du wybierajacego, a z drugiej do róznicowego wzmacniacza odczytu. Równolegle ze wzmacnia¬ czem odczytu do kazdej linii rdzeni wlaczone sa 20 w kierunku przewodzenia diody, a do .nich podla¬ czony jest róznoimiennymi koncówkami transfor¬ mator symetryzujacy. Dwie pozostale; koncówki transformatora symetryzujacego ;sa/ zwarte i pod¬ laczone do potencjalu ziemi. "¦¦'"' 2& Rozwiazanie takie wymaga zastosowania dla kazdego bitu od 4 do 8 ukladów symetryzujacych prad.Wynalazek ma na celu zmniejszenie ilosci ele- M mentów elektronicznych wystepujacych w znanym rozwiazaniu.Istota- wynalazku polega na zastosowaniu w zna¬ nym ukladzie uzwojen odczyt—zapis pamieci ope¬ racyjnej jednego transformatora symetryzujacego prady dla wszystkich segmentów uzwojenia od¬ czyt—zapis danego bitu.Wynalazek zostanie blizej omówiony -na przykla¬ dzie wykonania 'podanym na rysunku; na którym fig. 1 przedstawia uklad polaczen fragmentu pa¬ mieci 3D3W z ukladem symetryzujacym prady wedlug wynalazku. Uklad symetryzacji pradów w uzwojeniach odczyt—zapis polaczony jest z ty¬ mi uzwojeniami w nastepujacy sposób: dla wszy¬ stkich segmentów 1, 2 do n uzwojenia odczyt— zapis jednego bitu jest stosowany transformator symetryzujacy 3 podlaczony dwoma róznoimienny- mi koncówkami ha wspólny potencjal, najlepiej 0 [V]. Kazda z pozostalych dwóch koncówek tran¬ sformatora 4, 5 podlaczona jest oddzielnie do ka¬ tod/anod/ diod Dx do Dn i DL. do Dn».Kazda para niepolaczonych ze soba diod np. Dx i Dj.* podlaczona jest anoda /katoda/ do jednej linii rdzeni-np. Dx do linii 6, Dx. do linii 7. Z jed¬ nej strony linii rdzeni 6 i 7, równolegle z dioda¬ mi DL i Dx. wlaczony jest wzmacniacz odczytu Wlf a z-drugiej strony jednoczesnie do obu linii rdze¬ ni wlaczony jest tranzystorowy uklad kluczujacy Kl5 przelaczajacy prad zakazu Iz z generatora pra¬ dowego 8. Prad zakazu Iz z generatora pradowe- 97 33497 334 3 go 8 plynie przez tranzystorowy uklad kluczujacy np. Kj do jednego z segmentów uzwojenia od¬ czyt—zapis, gdzie rozplywa sie na dwie czesci.Prady te poprzez diody B1 i D^ plyna do tran¬ sformatora symetryzujacego 3, który wobec róznic impedancji dwóch linii rdzeni segmentu uzwoje¬ nia odczyt—zapis zapewnia syrcietryzacje tzn. rów¬ ny podzial tych pradów. Rezystory Rt do Rn i Rr do Rn- zapewniaja odpowiednia polaryzacje diod Dx do Dn i DL. do Dn«. W czasie odczytu sygnal z wybranego rdzenia jest wzmacniany przez wzmac¬ niacz odczytu np. Wj.Podczas pracy pamieci w danej chwili tylko w jednym segmencie uzwojenia odczyt—zapis dane¬ go bitu moze wystepowac odczyt lub zapis, dzieki czemu mozliwe jest zastosowanie tylko jednego transformatora symetryzujacego dla jednego bitu.Zeby jednak wystapila pelna symetryzacja po¬ winny przewodzic tylko diody aktualnie wybra¬ nego segmentu uzwojenia odczyt—zapis. Pozosta¬ le diody powinny byc spolaryzowane w kierunku zaporowym, co nastepuje, gdy napiecie zwiazane z przeplywem pradu i niesymetria w torze odczyt— zapis pojawiajace sie na koncówkach transforma¬ tora polaczonych z diodami jest dostatecznie mniej¬ sze od 2 Vf /Vf — .napiecie na diodzie spolary¬ zowanej w kierunku przewodzenia/. PL
Claims (1)
1. Zastrzezenie patentowe Uklad symetryzacji pradów w uzwojeniach od¬ czyt—zapis posiadajacy dla kazdego segmentu, na jakie podzielone jest to uzwojenie, uklad wy¬ bierajacy, dwie jednakowe linie rdzeni, wzmac¬ niacz odczytu oraz polaczony poprzez diody z liniami rdzeni, transformator symetryzujacy, zna¬ mienny tym, ze dla wszystkich isegmentów uzwo¬ jenia odczyt—zapis danego bitu posiada jeden tran¬ sformator symetryzujacy (3), polaczony w ten spo¬ sób, ze jego dwie koncówki róznoimienne pola¬ czone sa razem na wspólny 'potencjal, a dwie po¬ zostale koncówki (4) i (5), polaczone sa z (n) dio¬ dami np. koncówka (4) z diodami (Dj) do (Dn) i koncówka (5) z diodami (Dj) do iloscia segmentów na jakie podzielone jest uzwo¬ jenie odczyt—zapis danego bitu. w Bltk 639/78 r. 105 egz. A4 Cena 45 zl PL
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL16937574A PL97334B1 (pl) | 1974-03-08 | 1974-03-08 | Uklad symetryzacji pradow w uzwojeniach odczyt-zapis |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL16937574A PL97334B1 (pl) | 1974-03-08 | 1974-03-08 | Uklad symetryzacji pradow w uzwojeniach odczyt-zapis |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| PL97334B1 true PL97334B1 (pl) | 1978-02-28 |
Family
ID=19966388
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PL16937574A PL97334B1 (pl) | 1974-03-08 | 1974-03-08 | Uklad symetryzacji pradow w uzwojeniach odczyt-zapis |
Country Status (1)
| Country | Link |
|---|---|
| PL (1) | PL97334B1 (pl) |
-
1974
- 1974-03-08 PL PL16937574A patent/PL97334B1/pl unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE69014328T2 (de) | Halbleiter-Speicher mit Masken-ROM-Struktur. | |
| DE3125048A1 (de) | Erzeugung von fehlerkorrekturpruefbits unter benutzung von paritaetsbits zur durchlaufkontrolle | |
| JPH0269684A (ja) | 集積回路の電源線試験方法 | |
| US3818329A (en) | Cable testing circuit employing a pair of diodes to detect specific conductor pair conditions | |
| US2769925A (en) | Magnetic stepping switches | |
| PL97334B1 (pl) | Uklad symetryzacji pradow w uzwojeniach odczyt-zapis | |
| GB514588A (en) | Improvements in or relating to printing telegraph apparatus | |
| US2464061A (en) | Welding current transformer connection | |
| US2958853A (en) | Intelligence storage devices with compensation for unwanted output current | |
| US3034107A (en) | Memory sensing circuit | |
| CN100371727C (zh) | 电子电路和用于测试的方法 | |
| Mitchell et al. | TX-0, a transistor computer with a 256 by 256 memory | |
| USRE26572E (en) | Baldwin, jr | |
| US2969524A (en) | Bidirectional shift register | |
| US3126530A (en) | Energy | |
| KR950003968B1 (ko) | 스위치의 착오보정방법과 착오보정수단이 마련된 타임스위치 | |
| US3721899A (en) | Continuity test and indicating circuit | |
| SU466687A3 (ru) | Магнитное оперативное запоминающее устройство | |
| US3177468A (en) | Magnetic checking devices | |
| US3381282A (en) | Core matrix winding pattern | |
| DE2836420A1 (de) | Verfahren zur erkennung und zur verhinderung der weitergabe von nachtraeglich veraenderten speicherinhalten | |
| DE69836880T2 (de) | Integrierte Halbleiterschaltung mit Testmode- und Normalbetriebsstrompfaden | |
| US3508010A (en) | Circuit for subscriber identification in telephone or teleprinter exchanges | |
| Davies et al. | Reliability considerations in the design of one-megabit bubble memory chips | |
| US3248714A (en) | Parametron selection system |