PL91184B1 - - Google Patents

Download PDF

Info

Publication number
PL91184B1
PL91184B1 PL16799274A PL16799274A PL91184B1 PL 91184 B1 PL91184 B1 PL 91184B1 PL 16799274 A PL16799274 A PL 16799274A PL 16799274 A PL16799274 A PL 16799274A PL 91184 B1 PL91184 B1 PL 91184B1
Authority
PL
Poland
Prior art keywords
pulse
delay
output
input
clock pulses
Prior art date
Application number
PL16799274A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to PL16799274A priority Critical patent/PL91184B1/pl
Publication of PL91184B1 publication Critical patent/PL91184B1/pl

Links

Landscapes

  • Radar Systems Or Details Thereof (AREA)

Description

Przedmiotem wynalazku jest uklad do kompen¬ sacji dryftu opóznienia sygnalów elektrycznych przeznaczony do zastosowania w urzadzeniach radiolokacyjnych i radiowych, w czasosterach ra¬ darowych, w modulatorach nadajników radioloka¬ cyjnych oraz w przyrzadach i urzadzeniach z za¬ kresu miernictwa elektrycznego.
Impulsowe nadajniki radiolokacyjne wprowadza¬ ja opóznienie impulsu synchronizujacego, które jest niestale w czasie. W dotychczas stosowanych nadajnikach brak jest ukladów kompensacji dryftu opóznienia i w zwiazku z tym powstaja bledy w okreslaniu odleglosci, a w wypadku wielokanalo¬ wego skladania sygnalów — straty sygnalu i nie¬ dokladnosc zobrazowania wskaznika.
Celem wynalazku jest skompensowanie dryftu opóznienia sygnalów elektrycznych, zas zadaniem wynalazku osiagniecie tego celu.
Cel ten zostal osiagniety przez to, ze w sklad ukladu do kompensacji dryftu opóznienia sygna¬ lów elektrycznych wchodzi uklad bramkowania im-> pulsów zegarowych polaczony% swym wyjsciem w " szereg z licznikiem impulsów i z ukladem formo¬ wania impulsów — z tym, ze uklad bramkowania impulsów zegarowych posiada ponadto trzy wejs¬ cia, z których na jedno podawany jest impuls bazo¬ wy, na drugim — impulsy zegarowe zewnetrzne, zas na trzecie dolaczony jest poddawany usuwaniu dryftu opóznienia odbiornik, drugostronnie polaczo- ny z wyjsciem ukladu formowania wytwarzaja¬ cego impuls pobudzajacy.
Stosujac ten uklad uzyskuje sie kompensacje dry¬ ftu opóznienia wprowadzanego, np. przez nadaj¬ nik radiolokacyjny, dzieki czemu zmniejsza sie straty sygnalu przy skladaniu wielokanalowym sygnalów wizyjnych oraz zmniejsza sie niedoklad¬ nosc zobrazowania wskaznika.
Uklad wedlug wynalazku w przykladowym wy¬ konaniu przedstawiony jest na zalaczonym rysun¬ ku.
Uklad BZ bramkowania impulsów zegarowych polaczony jest swym wyjsciem 4 w szereg z licz¬ nikiem L i ukladem formowania UF. Na wejscie 1 ukladu BZ podawany jest z zewnatrz impuls bazo¬ wy X, który* powoduje pojawienie sie na wyjsciu 4 ukladu BZ impulsów zegarowych Z, które dopro¬ wadzane sa z zewnatrz na wejscie 3 ukladu BZ.
W innej wersji impulsy te moga byc wytwarzane wewnatrz ukladu BZ. Impulsy zegarowe z wyjscia 4 ukladu BZ doliczane sa przez licznik do jego stanu aktualnego, który moze byc uwazany za stan poczatkowy. Po osiagnieciu przez licznik L pewne¬ go stanu uwazanego za koncowy na jego wyjsciu pojawia sie sygnal pobudzajacy uklad formowania UF, na którego wyjsciu 5 zostaje uformowany im¬ puls pobudzajacy W. Impuls W doprowadzony jest do wejscia odbiornika O. Pobudzony odbiornik O generuje na swoim wyjsciu impuls Y.
Na skutek róznych czynników zewnetrznych im- 9118491184 puls ten jest opózniony o czas x w stosunku do impulsu W, przy czym opóznienie to jest niestale w czasie. Impuls Y doprowadzony jest na wejscie 2 ukladu BZ i powoduje zanik-impulsów, zegaro¬ wych na jego wyjsciu 4. Wskutek tego licznik L, który zlicza impulsy zegarowe modulo N, dolicza do stanu koncowego pewna ilosc impulsów zega¬ rowych i zostaje zatrzymany w pewnym stanie, który traktowany jest jako stan poczatkowy dla nastepnego impulsu X i pamietany jest do momen¬ tu pojawienia sie tego impulsu.
Liczba impulsów zegarowych zliczonych przez licznik L w czasie od pojawienia sie stanu konco¬ wego do pojawienia sie impulsu Y jest miara o- póznienia x odbiornika O. Impuls pobudzajacy W wyslany jest po czasie równym róznicy pomiedzy opóznieniem impulsu Y w stosunku do impulsu X, które jest z góry zalozone, a opóznieniem x odbior¬ nika O. Zapewnia to stale opóznienie impulsu Y w stosunku do impulsu X niezaleznie od opóznie¬ nia t odbiornika O i wynosi N. Tz z dokladnoscia Tz, gdzie Tz jest okresem ciagu zerowego.

Claims (2)

Zastrzezenia patentowe
1. Uklad do kompensacji dryftu opóznienia syg¬ nalów elektrycznych znamienny tym, ze tworzy go uklad (BZ) bramkowania impulsów zegarowych polaczony swym wyjsciem (4) w szereg z liczni¬ kiem impulsów (L) i z ukladem formowania im¬ pulsów (UF) z tym, ze uklad (BZ) posiada ponadto wejscie (1), na które jest podawany impuls bazowy (X), wejscie (3), na które sa podawane z zewnatrz impulsy zegarowe (Z) oraz wejscie (2), do którego dolaczony jest poddawany usuwaniu dryftu opóz¬ nienia odbiornik (O), drugostronnie polaczony z wyjsciem (5) ukladu formowania impulsów (UF) wytwarzajacego impuls pobudzajacy (W).
2. Uklad wedlug zastrz. 1, znamienny tym, ze ciag impulsów -zegarowych wytwarzany jest wew¬ natrz ukladu (BZ) bramkowania impulsów zegaro¬ wych. oX f 1 Z 3 O *- BZ |2 9 Y f I I I ¦-| 0 h L J I OZGraf. Lz. 661. Naklad 120+2.5 egz. Cena 10 zl
PL16799274A 1974-01-09 1974-01-09 PL91184B1 (pl)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL16799274A PL91184B1 (pl) 1974-01-09 1974-01-09

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL16799274A PL91184B1 (pl) 1974-01-09 1974-01-09

Publications (1)

Publication Number Publication Date
PL91184B1 true PL91184B1 (pl) 1977-02-28

Family

ID=19965649

Family Applications (1)

Application Number Title Priority Date Filing Date
PL16799274A PL91184B1 (pl) 1974-01-09 1974-01-09

Country Status (1)

Country Link
PL (1) PL91184B1 (pl)

Similar Documents

Publication Publication Date Title
PL91184B1 (pl)
US3267474A (en) Doppler shift detector
US3383498A (en) Digital circuit
US3334303A (en) Delayed pulse generating system
SU1309049A1 (ru) Устройство дл дифференцировани частотно-импульсных сигналов
SU785978A1 (ru) Устройство дл допускового контрол частоты следовани импульсов
SU741180A2 (ru) Устройство дл измерени девиации частоты
SU691792A1 (ru) Цифровое автоматическое устройство дл измерени магнитных параметров посто нных магнитов
SU761927A1 (ru) Цифровой измеритель скважности последовательности импульсов1
DE3046671C2 (de) Zeitcodegenerator
SU1241186A1 (ru) Устройство дл измерени временных интервалов
SU1205050A1 (ru) Устройство дл измерени абсолютного отклонени частоты
SU1003355A2 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
SU928345A2 (ru) Дискретный умножитель частоты следовани импульсов
SU917115A1 (ru) Устройство дл измерени частоты следовани импульсов
SU1018242A1 (ru) Гиперболический преобразователь напр жени во временной интервал
SU849096A1 (ru) Фазометр
RU2011290C1 (ru) Цифровая регулируемая линия задежки
SU1543382A2 (ru) Устройство коррекции шкалы времени
SU949533A1 (ru) Устройство дл измерени приращени частоты
SU911713A1 (ru) Устройство фиксации середины видеоимпульса
SU1003012A1 (ru) Измеритель временных интервалов
SU783969A1 (ru) Устройство дл выделени одиночного импульса
SU628599A2 (ru) Устройство дл индикации синхронизма
SU395960A1 (ru) Умножитель частоты