Pierwszenstwo: Zgloszenie ogloszono: 30.05.1973 Opis patentowy opublikowano: 19.05.1975 76080 KI. 21e, 1/30 MKP GOlr 1/30 CitiLLinlA Uwedu Pa+elitv*ego Pfllinij laegZT^Mk;;. ej Liuaej Twórcy wynalazku: Grzegorz Zielinski, Andrzej Aniolowski Uprawniony z patentu tymczasowego: Panstwowe Zaklady Teletransmisyjne „Telkom—PZT", Warszawa (Polska) Uklad wejsciowy w szczególnosci do miernika poziomu napiecia Przedmiotem wynalazku jest uklad wejsciowy w szczególnosci do miernika poziomu napiecia pozwalajacy otrzymac duza symetrie wejsciowa.W dotychczasowych rozwiazaniach na wejsciu miernika poziomu znajduje sie transformator symetryzujacy, który zapewnia zadana symetrie wejscia ukladu. Wejscie niesymetryczne uzyskuje sie w przypadku uziemienia dowolnej koncówki wejsciowej transformatora.Wada takiego rozwiazania jest koniecznosc zastosowania transformatora, który jest elementem nieekono¬ micznym i trudnym technologicznie ze wzgledu na uzyskanie duzej symetrii uzwojenia wejsciowego w szerokim zakresie czestotliwosci. Ponadto transformator ogranicza pasmo przenoszonych czestotliwosci.Celem wynalazku jest opracowanie ukladu wejsciowego w szczególnosci do miernika poziomu, który móglby pracowac bez uzycia transformatora i zapewnialby duza symetrie wejsciowa oraz pozwalalby uzyskac wejscie niesymetryczne przez uziemienie dowolnej koncówki wejsciowej.Cel ten zostal osiagniety dzieki temu, ze emiter jednego tranzystora poprzez rezystor oraz kolektor drugiego tranzystora polaczone sa z wejsciem wzmacniacza o zerowej impedancji wejsciowej. Kolektor tranzy¬ stora pierwszego polaczony jest z zaciskiem zródla zasilajacego, eniter tranzystora drugiego poprzez rezystor z masa ukladu, a baza tranzystora pierwszego i baza tranzystora drugiego stanowia wejscie ukladu.Zaleta ukladu jest to, ze oba tranzystory pracuja w ukladzie wspólnego kolektora, co umozliwia znaczne rozszerzenie zakresu czestotliwosci pracy.Wynalazek zostanie omówiony na przykladzie wykonania pokazanym na rysunku, który przedstawia sche¬ mat zasadniczy ukladu wejsciowego.Zasada dzialania ukladu jest nastepujaca. W przypadku symetrycznego sterowania ukladu sygnal wejscio¬ wy przylozony jest miedzy baza tranzystora 1, a baza tranzystora 3. W obwodzie emitera tranzystora 1 i w ob¬ wodzie kolektora tranzystora 3 poplyna prady, które zsumuja sie na wejsciu wzmacniacza 5 o zerowej impedan¬ cji wejsciowej. Napiecie na wyjsciu ukladu jest proporcjonalne do wartosci sumy pradów na wejsciu wzmacniacza 5 o zerowej impedancji wejsciowej, a zatem i do wartosci sygnalu wejsciowego. Po uziemieniu dowolnej kon¬ cówki wejsciowej uklad umozliwia prace niesymetryczna od strony wejscia.2 76 080 W przypadku uziemienia koncówki wejsciowej od strony bazy tranzystora 1 prad kolektorowy tranzystora 3 steruje wzmacniacz 5 o zerowej impedancji wejsciowej. Gdy wartosc rezystora 2 jest równa wartosci rezystora 4 wzmocnienie ukladu w obu wypadkach pracy niesymetrycznej jak równiez pracy symetrycznej jest jednakowe.Sterowanie ukladu w taki sposób, ze jednym zaciskiem wejsciowym sa zwarte obie koncówki wejsciowe, a drugim jest masa ukladu powoduje w obwodzie emitera tranzystora 1 i w obwodzie kolektora tranzystora 3 przeplyw pradów o przeciwnych fazach, a jednakowych amplitudach w przypadku równych wartosci rezysto¬ rów 2 i 4. Prady te na wejsciu wzmacniacza 5 o zerowej impedancji wejsciowej znosza sie co zapewnia symetrie ukladu. W ukladzie istnieje mozliwosc otrzymania róznych wartosci impedancji wejsciowych przez dolaczenie do koncówek wejsciowych zadanych wartosci rezystancji.Wynalazek moze byc stosowany wszedzie tam, gdzie wymagana jest duza symetria ukladu wejsciowego w szerokim zakresie czestotliwosci pracy oraz mozliwosc sterowania przy uziemieniu dowolnej koncówki wejscio¬ wej. PL PL