PL58691B1 - - Google Patents
Download PDFInfo
- Publication number
- PL58691B1 PL58691B1 PL114200A PL11420066A PL58691B1 PL 58691 B1 PL58691 B1 PL 58691B1 PL 114200 A PL114200 A PL 114200A PL 11420066 A PL11420066 A PL 11420066A PL 58691 B1 PL58691 B1 PL 58691B1
- Authority
- PL
- Poland
- Prior art keywords
- decade
- transistors
- indicator
- transistor
- collectors
- Prior art date
Links
Description
Pierwszenstwo: Opublikowano: 22.IV.1966 (P 114 200) 5.IL1970 58891 KI. 21 a1, 36/22 MKP H 03 k UKD 'sj/tt Twórca wynalazku: mgr inz. Ryszard Kielek Wlasciciel patentu: Zaklad Opracowan i Produkcji Aparatury Nauko¬ wej, Warszawa (Polska) Im 1 UL¬ OTEKA| ' ':^**n**w«Q»| t**»***m mmal Uklad do wskazywania stanu dekady licznika elektronicznego Przedmiotem wynalazku jest uklad do wskazy¬ wania stanu dekady licznika elektronicznego za¬ wierajacy deszyfrator diodowy.Podanie wyniku pomiaru bezposrednio w postaci cyfrowej jest czesto bardzo wygodne dla uzytków- 5 ników elektronicznych urzadzen liczacych. Wi dzie¬ sietnym systemie liczenia jest to realizowane naj¬ czesciej za pomoca tak zwanych dekad liczacych zestawionych z czterech przerzutników dwustano¬ wych odpowiednio ze soba sprzezonych. 10 W przypadku dekad tranzystorowych skoki na¬ piecia na kolektorach tranzystorów dekady sa nie¬ wielkie. Skoki tych napiec sa szczególnie male w* przypadku jezeli przy danym typie tranzystora chcemy uzyskac mozliwie duza czestotliwosc gra- 15 niczna dekady, co czesto jest realizowane przez obnizenie napiecia zasilajacego dekade, wzglednie zastosowanie ukladu ograniczajacego skoki napie¬ cia w dekadzie. Aby uzyskac wskazanie stanu de¬ kady, nalezy zamienic dwójkowy kod dekady na 20 kod dziesietny wskaznika oraz zapewnic odpowied¬ nia wartosc pradu lub napiecia potrzebna dla wy¬ sterowania wskaznika. Wymaga to zastosowania ukladu laczacego dekade ze wskaznikiem. W przy¬ padku dekad tranzystorowych uklad ten sklada sie 25 najczesciej z deszyfratora zamieniajacego dwójko¬ wy kod dekady na kod dziesietny wskaznika oraz z zespolu wzmacniaczy zapewniajacych odpowied¬ nia wartosc napiecia lub pradu poszczególnym cyfrom wskaznika. Polaczenie dekady z ukladem 30 tlumaczacym obniza czestotliwosc graniczna deka¬ dy ze wzgledu na wystepujace pasozytnicze sprze¬ zenia przerzutników dekady ze posrednictwem de¬ szyfratora. Daje sie to szczególnie odczuwac w przypadku deszyfratora diodowego, poniewaz diody deszyfratora moga miec pojemnosc nawet rzedu kilku pikofaradów. Zastosowanie deszyfratora dio¬ dowego jest natomiast konieczne w przypadku ma¬ lych skoków napiecia w dekadzie.Celem wynalazku jest powiekszenie czestotliwos¬ ci granicznej dekady przez zmniejszenie wplywu pasozytniczych sprzezen w dekadzie z deszyfrato- rem diodowym, wystepujacych za posrednictwem pojemnosci bocznikujacych diody deszyfratora.Istota wynalazku polega na tym, ze miedzy ko¬ lektorami tranzystorów dekady a diodami deszy¬ fratora umieszczonymi w bazach tranzystorów wzmacniajacych dziesietnego wskaznika cyfirowego umieszczono opory separujace, po jednym na kaz¬ dy z kolektorów tranzystorów dekady. Mozliwosc stosowania oporów separujacych jest niezalezna od kodu dekady i typu tranzystorów dekady oraz od rodzaju i kodu wskaznika. Uklad wedlug wyna¬ lazku zawierajacy opory separujace w deszyfrato- rze diodowym nie zalezy wiec od rodzaju zastoso¬ wanego deszyfratora.Zastosowanie wynalazku w dekadzie liczacej z szybkoscia do 10 MHz pozwolilo rozszerzyc czesto¬ tliwosc graniczna dekady o okolo 20%. 5869158691 3 Przyklad urzadzenia wedlug wynalazku uwidocz¬ niony jest na zalaczonym rysunku. Przedstawia on schemat ukladu tlumaczacego z deszyfratorem diodowym zamieniajacego kod 2421 dekady z tran¬ zystorami typu p-n-p na kod „jeden z dziesieciu" dla wskaznika typu Nixie. W ukladzie zastosowa¬ no tranzystory wzmacniajace T-l -s- T10 typu p-n-p.Bazy tych tranzystorów sterowane sa napieciami z kolektorów tranzystorów dekady poprzez szeregowo polaczone diody Dl -5- D30 z oporami separujacymi R21-r-R28. Kolektory tranzystorów oznaczono cy¬ frami od 1 do 8. Emitery tranzystorów wzmacnia¬ jacych polaczone sa z dzielnikiem napiecia R29, R30, który jest tak dobrany, ze w przypadku kie¬ dy wszystkie trzy diody danego tranzystora wzmac¬ niajacego dolaczone sa do kolektorów tranzysto¬ rów dekady bedacych aktualnie w stanie przewo¬ dzenia, to tranzystor ten jest zatkany. Na jego ko¬ lektorze wystapi wtedy napiecie dostateczne do zaplonu i jarzenia sie cyfry wskaznika typu Nixie polaczonej z tym tranzystorem. Kiedy cho¬ ciazby tylko jedna z trzech diod tranzystora wzmacniajacego jest dolaczona do kolektora tran¬ zystora dekady bedacego aktualnie w stanie zatka¬ nia, to tranzystor ten jest w stanie nasycenia. 10 15 20 25 Wystepujace na kolektorze napiecie jest zbyt male do zaplonu polaczonej z nim cyfry wskazni¬ ka typu Nixie. Opory Rl -5- RIO w kolektorach tranzystorów wzmacniajacych oraz napiecia zasila¬ jace wskaznik typu Nixie i tranzystory wzmacnia¬ jace sa tak dobrane, ze skok napiecia na kolekto¬ rze tranzystora wzmacniajacego przy jego przejs¬ ciu ze stanu nasycenia do stanu zatkania zapewnia zaplon i jarzenie sie cyfry wskaznika polaczonej z nlim. W przyjetym ukladzie na dziesiec tranzysto¬ rów wzmacniajacych tylko jeden jest zatkany, na¬ tomiast pozostale przewodza. Aby zaoszczedzic moc zasilania tranzystory wzmacniajace zasilane sa na¬ pieciem pulsujacym powstalym przez jednopolów- kowe wyprostowanie napiecia sieci. PL
Claims (1)
1. Zastrzezenie patentowe Uklad do wskazywania stanu dekady licznika elektronicznego znamienny tym, ze miedzy kolek¬ torami tranzystorów dekady a diodami deszyfrato- ra umieszczonymi w bazach tranzystorów wzmac¬ niajacych dziesietnego wskaznika cyfrowego wla¬ czone sa opory separujace, po jednym na kazdy z kolektorów tranzystorów dekady.KI. 21 a1, 36/22 58691 ^y PL
Publications (1)
| Publication Number | Publication Date |
|---|---|
| PL58691B1 true PL58691B1 (pl) | 1969-08-25 |
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| GB976694A (en) | Improvements in or relating to bistable circuits | |
| GB1211389A (en) | Logic circuits | |
| GB1297867A (pl) | ||
| PL58691B1 (pl) | ||
| GB1268330A (en) | Improvements in or relating to logic-signal level-converter circuit arrangements | |
| GB1093538A (en) | Improvements in or relating to switched frequency oscillators | |
| ES437556A1 (es) | Oscilador. | |
| US3939433A (en) | Feedback circuit | |
| GB947966A (en) | Tunnel diode three state memory device | |
| US3641363A (en) | Shift register | |
| SU367479A1 (ru) | Электронное реле | |
| SU361515A1 (ru) | Всесоюзная | |
| SU149455A1 (ru) | Усилитель тока, выполненный на трех полупроводниковых триодах | |
| SU658544A1 (ru) | Стабилизатор посто нного напр жени с защитой от перегрузок и коротких замыканий | |
| GB1225393A (pl) | ||
| GB1047930A (en) | Improvements in or relating to voltage comparing circuit arrangements | |
| SU387510A1 (ru) | Генератор импульсной последовательности | |
| GB1187107A (en) | Transistor Circuit for Supplying a Constant Current. | |
| BRAZHNIKOV et al. | Dependence of voltage switching on the velocity of voltage increment between collector and emitter of p-n p-n type semiconductor devices | |
| SU130240A1 (ru) | Инвертор-формирователь уровн | |
| SU369505A1 (ru) | УСТРОЙСТВО дл КОНТРОЛЯ НАПРЯЖЕНИЯ источников ПИТАНИЯ посто нного ТОКА | |
| EKISS et al. | Application of silicon integrated circuit technology to low power digital circuits(Silicon integrated circuit technology applied to low power digital circuits) | |
| SU540376A1 (ru) | Электронный ключ с запоминанием сигнала управлени | |
| SU675601A1 (ru) | Электронный ключ | |
| CODDINGTON | Description of a practical means of generating a three dimensional display, whose circuit design is entirely solid-state |