PL167561B1 - Układ wielokanałowej synchronicznej rejestracji i prezentacji zdarzeń - Google Patents
Układ wielokanałowej synchronicznej rejestracji i prezentacji zdarzeńInfo
- Publication number
- PL167561B1 PL167561B1 PL29398892A PL29398892A PL167561B1 PL 167561 B1 PL167561 B1 PL 167561B1 PL 29398892 A PL29398892 A PL 29398892A PL 29398892 A PL29398892 A PL 29398892A PL 167561 B1 PL167561 B1 PL 167561B1
- Authority
- PL
- Poland
- Prior art keywords
- block
- output
- input
- presentation
- bank
- Prior art date
Links
Landscapes
- Television Signal Processing For Recording (AREA)
Abstract
Układ wielokanałowej synchronicznej rejestracji i
prezentacji zdarzeń, zawierający blok inicjatorów analogowych,
połączony poprzez rejestr sygnałów analogowych
mający przetworniki A/C, z blokiem adresowym
zapisu oraz blok inicjatorów dwustanowych połączony
poprzez rejestr sygnałów dwustanowych z dekoderem
stanu obiektu, do którego jest dołączony koder stanu
obiektu oraz z blokiem adresowym zapisu, przy czym
jednostka sterująca jest połączona z rejestrem sygnałów
dwustanowych, rejestrem sygnałów analogowych, blokiemadresowym
zapisu orazblokiem adresowym odczytu,
którego wyjście jest połączone z blokiem rejestracji i
prezentacji, znamienny tym, że wyjście dekodera stanu
obiektu (6) jest połączone z pierwszym wejściem bloku
sterowania licznikiem próbek (12), którego drugie wejście
jest połączone poprzez dekoder liczby próbek (15) z
wyjściem kodera liczby próbek (16), zaś wyjście z wejściem
ustalającym licznika próbek (14), przy czym wejście
taktujące licznika próbek (14)jest połączone zjednostką
sterującą (10), zaś wyjście z wejściem przepełnienia bloku
określania stanu banku (17), którego pierwsze wyjście
poprzez układ szeregowo połączonego wybieraka banku
(13) 1 zwrotnicy danych (20) jest połączone z blokiem
adresowym zapisu (3), którego wyjście poprzez zespół
banków danych (111,112,...11n)jest połączone z blokiem
adresowym odczytu (8
Description
Przedmiotem wynalazku jest układ wielokanałowej synchronicznej rejestracji i prezentacji zdarzeń, przeznaczony zwłaszcza do kontroli pracy i działania zabezpieczeń urządzeń elektroenergetycznych.
Znane z literatury układy wielokanałowej synchronicznej rejestracji i prezentacji zdarzeń zawierają blok inicjatorów analogowych, połączony poprzez rejestr sygnałów analogowych mający przetworniki A/C, z blokiem adresowym zapisu oraz blok inicjatorów dwustanowych połączony poprzez rejestr sygnałów dwustanowych z dekoderem stanu obiektu i blokiem adresowym zapisu, który jest połączony z pamięcią. Wyjścia pamięci są połączone z blokiem adresowym odczytu, który jest połączony z blokami rejestracji i prezentacji. Jednostka sterująca ma połączenie z rejestrem sygnałów analogowych, rejestrem sygnałów dwustanowych, blokiem adresowym zapisu i blokiem adresowym odczytu. W przedstawionych układach rejestracji i prezentacji zdarzeń zapis sygnałów obiektowych do pamięci i odczyt sygnałów z pamięci do rejestracji i prezentacji nie może odbywać się równocześnie. Nie jest możliwa także realizacja różnych form prezentacji, na przykład wydruk i prezentacja na monitorze lub wydruk i transmisja, równocześnie z rejestracją.
Układ wielokanałowej synchronizacji rejestracji i prezentacji zdarzeń, według wynalazku zawiera blok inicjatorów analogowych, który jest połączony poprzez rejestr sygnałów analogowych mający przetworniki A/C z blokiem adresowym zapisu oraz blok inicjatorów dwustanowych połączony poprzez rejestr sygnałów' dwustanowych z dekoderem stanu obiektu, do którego jest dołączony koder stanu obiektu oraz z blokiem adresowym zapisu. Jednostka sterująca jest połączona z rejestrem sygnałów dwustanowych, rejestrem sygnałów analogowych, blokiem adresowym zapisu oraz blokiem adresowym odczytu, którego wyjście jest połączone z blokiem rejestracji i prezentacji. Układ charakteryzuje się tym, że wyjście dekodera stanu obiektu jest połączone z pierwszym wejściem bloku sterowania licznikiem próbek, którego drugie wejście jest połączone poprzez dekoder liczby próbek z wyjściem kodera liczby próbek. Wyjście bloku sterowania
167 561 licznikiem próbek jest połączone z wejściem ustalającym licznika próbek, którego wejście taktujące jest połączone z jednostką sterującą, zaś wyjście z wejściem przepełnienia bloku określania stanu banku. Pierwsze wyjście bloku określania stanu banku jest połączone poprzez układ szeregowo połączonego wybieraka banku i zwrotnicy danych z blokiem adresowym zapisu, którego wyjście poprzez zespół banków danych jest połączone z blokiem adresowym odczytu. Wejście adresowe bloku adresowego odczytu jest połączone poprzez zwrotnicę wyjściową z wyjściem bloku wyboru banku do prezentacji, którego pierwsze wejście jest połączone z drugim wyjściem bloku określania stanu banku, zaś drugie wejście bloku wyboru banku do prezentacji jest połączone z wyjściem bloku wyboru funkcji, które jest połączone z drugim wejściem bloku określania stanu banku.
Układ według wynalazku umożliwia równocześnie odczyt z banku danych informacji do rejestracji i prezentacji oraz zapisu informacji z obiektu do innego banku, a także jednocześnie z zapisem danych ich prezentację na wybranym jednym lub kilku urządzeniach służących do prezentacji takich, jak drukarce, monitorze telewizyjnym.
Wynalazek jest objaśniony w przykładzie wykonania na rysunku, który przedstawia schemat blokowy układu wielokanałowej synchronizacji rejestracji i prezentacji zdarzeń.
Układ wielokanałowej synchronizacji rejestracji i prezentacji zdarzeń zawiera blok inicjatorów analogowych 1, który jest połączony sygnałami SA0,SA1,...,SAk, poprzez rejestr sygnałów analogowych mający przetworniki A/C, z blokiem adresowym zapisu 3 oraz blok inicjatorów dwustanowych 4, połączony sygnałami SD0,SD1,...,SD1, poprzez rejestr sygnałów dwustanowych 5 z dekoderem stanu obiektu 6, do którego jest dołączony koder stanu obiektu 7 i blokiem adresowym zapisu 3. Blok adresowy odczytu 8 jest połączony z blokami rejestracji i prezentacji 91, 92....9m, a jednostka sterująca 10 jest połączona z rejestrem sygnałów analogowych 2, rejestrem sygnałów dwustanowych 5, blokiem adresowym zapisu 3 i blokiem adresowym odczytu 8. Wejścia banków danych 1 b,112,...,11n są połączone z blokiem adresowym zapisu 3, zaś wyjścia z blokiem adresowym odczytu 8.
Wyjście dekodera stanu obiektu 6 jest połączone sygnałem stanu zero Z z pierwszym wejściem bloku sterowania licznikiem próbek 12, którego drugie wejście jest połączone poprzez dekoder liczby próbek 15 z wyjściem kodera liczby próbek 16. Wyjście bloku sterowania licznikiem próbek 12 jest połączone z wejściem ustalającym licznika próbek 14, którego wejście taktujące jest połączone z jednostką sterującą 10 sygnałem TAKT, zaś wyjście z wejściem przepełnienia bloku określania stanu banku 17. Pierwsze wyjście bloku określania stanu banku 17 jest połączone poprzez układ szeregowo połączonego wybieraka banku 13 i zwrotnicy danych 20 z blokiem adresowym zapisu 3. Wejście adresowe bloku adresowego odczytu 8 jest połączone poprzez zwrotnicę wyjściową 22 z wyjściem bloku wyboru banku do prezentacji 21, którego pierwsze wejście jest połączone z drugim wyjściem bloku określania stanu banku 17, zaś drugie wejście bloku wyboru funkcji 19, które jest połączone z drugim wejściem bloku określania stanu banku 17. Działanie układu przebiega następująco.
Analogowe sygnały obiektowe SA 0,SA1,...,SAk jakie powstają w bloku inicjatorów analogowych 1, są doprowadzone do rejestru sygnałów analogowych 2, gdzie następuje przetwarzanie sygnałów analogowych i formowanie sygnałów cyfrowych. Sygnały dwustanowe SD0 ,SD 1,... ,SD1 powstające w bloku inicjatorów dwustanowych 4 są doprowadzane do rejestru sygnałów dwustanowych 5, gdzie jest realizowane formowanie sygnałów cyfrowych. Dane gromadzone w rejestrze sygnałów analogowych 2 i rejestrze sygnałów dwustanowych 5 są cyklicznie wpisywane do banków danych 111,112,...,11n za pośrednictwem bloku adresowego zapisu 3. Odczytywanie i przesyłanie danych z banków danych 111,112,... 11n do bloków rejestracji i prezentacji 91,92,...,9m odbywa się za pomocą bloku adresowego odczytu 8. Pracą bloków sterujejednostka sterująca 10. Przy poprawnej pracy obiektu dane są gromadzone z automatycznym zwiększaniem licznika próbek 14 w jednym z banków danych 11,. Pozostałe banki 111,...,1 li-1,11l+1,...,11n są puste lub zapełnione i operator przekazuje ich zawartość w zależności od potrzeb, do dowolnego bloku rejestracji i prezentacji 9i,92,...9m.
Dane z rejestru sygnałów dwustanowych 5 są podawane na wejście dekodera stanu obiektu 6, gdzie są porównywane z wektorem stanu obiektu zapisanym w połączonym z nim koderze stanu obiektu 7, stanu awaryjnego. Porównanie z wynikiem pozytywnym, świadczące o awaryjności stanu obiektu powoduje, że przez dekoder stanu obiektu 6 jest generowany sygnał stanu zero Z,
167 561 ustawiający stan licznika próbek 14 na poziomie określonym przez dekoder liczby próbek 15, zgodny z wartością sygnału zadanego przez koder liczby próbek 16. Od tego momentu są liczone ilości próbek sygnałów analogowych i dwustanowych, przesyłanych za pomocą bloku adresowego zapisu 3 do banku danych 11 a równocześnie jest blokowane przeładowanie się licznika próbek 14. Po osiągnięciu przez licznik próbek 14 zadanego poziomu jest wysyłany sygnał do bloku określania stanu banku 17, który generuje sygnał zezwolenia wyboru do bloku wyboru banku do prezentacji 21. Sygnał ten oddziaływując na zwrotnicę wyjściową 22 powoduje odczyt z banku danych 111 przesłanie informacji do dowolnie wybranych przez operatora bloków rejestracji i prezentacji 9l ,92,...,9m.
Departament Wydawnictw UP RP. Nakład 90 egz. Cena 1,50 zł
Claims (1)
- Zastrzeżenie patentoweUkład wielokanałowej synchronicznej rejestracji i prezentacji zdarzeń, zawierający blok inicjatorów analogowych, połączony poprzez rejestr sygnałów analogowych mający przetworniki A/C, z blokiem adresowym zapisu oraz blok inicjatorów dwustanowych połączony poprzez rejestr sygnałów dwustanowych z dekoderem stanu obiektu, do którego jest dołączony koder stanu obiektu oraz z blokiem adresowym zapisu, przy czymjednostka sterująca jest połączona z rejestrem sygnałów dwustanowych, rejestrem sygnałów analogowych, blokiem adresowym zapisu oraz blokiem adresowym odczytu, którego wyjście jest połączone z blokiem rejestracji i prezentacji, znamienny tym, że wyjście dekodera stanu obiektu (6) jest połączone z pierwszym wejściem bloku sterowania licznikiem próbek (12), którego drugie wejście jest połączone poprzez dekoder liczby próbek (15) z wyjściem kodera liczby próbek (16), zaś wyjście z wejściem ustalającym licznika próbek (14), przy czym wejście taktujące licznika próbek (14) jest połączone z jednostką sterującą (10), zaś wyjście z wejściem przepełnienia bloku określania stanu banku (17), którego pierwsze wyjście poprzez układ szeregowo połączonego wybieraka banku (13) i zwrotnicy danych (20) jest połączone z blokiem adresowym zapisu (3), którego wyjście poprzez zespół banków danych (111, 1l2,...11m) jest połączone z blokiem adresowym odczytu (8), którego wejście adresowe jest połączone poprzez zwrotnicę wyjściową (22) z wyjściem bloku wyboru banku do prezentacji (21), którego pierwsze wejście jest połączone z drugim wyjściem bloku określania stanu banku (17), a drugie wejście bloku wyboru banku do prezentacji (21) jest połączone z wyjściem bloku wyboru funkcji (19), które jest połączone z drugim wejściem bloku określania stanu banku (17).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PL29398892A PL167561B1 (pl) | 1992-03-25 | 1992-03-25 | Układ wielokanałowej synchronicznej rejestracji i prezentacji zdarzeń |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PL29398892A PL167561B1 (pl) | 1992-03-25 | 1992-03-25 | Układ wielokanałowej synchronicznej rejestracji i prezentacji zdarzeń |
Publications (2)
Publication Number | Publication Date |
---|---|
PL293988A1 PL293988A1 (en) | 1992-09-07 |
PL167561B1 true PL167561B1 (pl) | 1995-09-30 |
Family
ID=20057195
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PL29398892A PL167561B1 (pl) | 1992-03-25 | 1992-03-25 | Układ wielokanałowej synchronicznej rejestracji i prezentacji zdarzeń |
Country Status (1)
Country | Link |
---|---|
PL (1) | PL167561B1 (pl) |
-
1992
- 1992-03-25 PL PL29398892A patent/PL167561B1/pl unknown
Also Published As
Publication number | Publication date |
---|---|
PL293988A1 (en) | 1992-09-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
PL167561B1 (pl) | Układ wielokanałowej synchronicznej rejestracji i prezentacji zdarzeń | |
SU1136166A2 (ru) | Устройство дл контрол цифровых систем | |
SU991413A1 (ru) | Устройство дл определени максимального числа из группы чисел | |
SU982036A2 (ru) | Устройство дл селекции изображений объектов | |
SU1166107A1 (ru) | Устройство управлени | |
SU1327114A1 (ru) | Устройство дл сопр жени @ -датчиков с ЭВМ | |
SU1418732A1 (ru) | Устройство дл моделировани процесса контрол программного обеспечени ЭВМ | |
SU1179308A1 (ru) | Устройство дл сопр жени аналого-цифрового преобразовател с цифровой вычислительной машиной | |
SU1287187A1 (ru) | Устройство дл контрол | |
SU830394A1 (ru) | Устройство дл обработки цифровыхдАННыХ | |
SU1005285A2 (ru) | Устройство дл умножени частоты следовани периодических импульсов | |
SU1425671A1 (ru) | Устройство дл распределени задач процессорам | |
SU1536391A1 (ru) | Устройство дл ввода информации | |
SU1702384A1 (ru) | Система коммутации | |
SU955009A2 (ru) | Устройство дл ввода информации | |
SU613274A1 (ru) | Устройство дл контрол монтажа | |
SU765812A1 (ru) | Устройство дл контрол параметров | |
SU1179271A1 (ru) | Устройство программного управлени | |
SU1764055A1 (ru) | Устройство дл контрол информации | |
SU1057926A1 (ru) | Многоканальное программно-временное устройство | |
SU1718374A1 (ru) | Цифровой временной дискриминатор | |
SU771871A1 (ru) | Коммутирующее устройство | |
SU941979A2 (ru) | Многоканальное устройство дл сопр жени источников сообщений с цифровой вычислительной машиной | |
SU1656516A1 (ru) | Устройство дл вывода информации | |
SU725072A1 (ru) | Устройство дл определени максимального числа из р да чисел |