Przedmiotem wynalazku jest uklad sterowania zaplonu tyrystorów w trójfazowych mostko¬ wych przekeztaltnikach tyrystorowych.Znane dotychczas uklady sterowania zaplonem tyrystorów, charakteryzuje sie tym, ze dla kazdej fezy sieci wielofazowej uklad posiada niezalezny blok opózniajacy, a w niektórych rozwiezanlach dodatkowy wspólny blok opózniajacy usprawniajacy symetrie ketów zaplonowych poszczsgólnych faz.Znany z polskiego opisu patentowego nr 94 450 uklad eterowanle zaplonem tyrystorów przeznaczony do trójfazowych mostkowych przeksztaltników zawisra wleloprzewodowy uklad synchronizacji oraz szesciotorowy sterowany uklad ksztaltowania Impulsów zaplonowych, któ¬ re poprzez uklad rozdzielajecy doprowadzane ee do wzmacniaczy impulsów zaplonowych* Inny znany uklad starowania zaplonem tyrystorów wedlug polskiego opisu patentowego nr 99 695 zawiera jeden wspólny blok formujecy sygnaly wejsciowe dla trój torowego ukladu blo¬ ków opózniajecych, bramkujacych 1 bramek do starowania trzech tyrystorów synchronizowanych przez jeden wspólny blok opózniajecy.Wspólne ceche obu znanych rozwiezan jest posiadanie ukladów bramkujacych i rozdzialu Impulsów zaplonowych pomiedzy blokami funkcjonalnymi sterownika dla ukladów wielofazowych.Istota ukladu sterowania zaplonu tyrystorów wedlug wynalazku zawierajecego czlony wejsciowe synchronizowane aiecle, napieciowo ©tarowane czlony opóznienia impulsów i czlon rozdzialu impulsów zaplonowych, polega na tym, ze czlon rozdzielajecy impulsy zaplonowe dla szesciu tyrystorów jest sterowany przez trzy równolegle do niego wleczone uklady ksztaltowanie Impulsów, z których kazdy sklada sie z ukladu ksztaltowania impulsów syn¬ chronizuj ecych, generatora napiecia piloksztaltnego, dyskryminatora napiecia i generatora2 131 027 impulsów przy czym dyekryminatory napiecie sa fazowo sterowane sygnalem napieciowym. Ukla¬ dy ksztaltowania impulsów synchronizujecych maje po trzy wyjscia, pierwsze wyjscie, na którym w ciagu okresu napiecia synchronizujacego sa generowane dwa impuley szpilkowe oraz drugie i trzecie wyjscie, na których pojawieje sie impulsy prostokatne przesuniete wzgle¬ dem siebie o ket 180 elektrycznych.Uklad wedlug wynelazku ma uproszczone konstrukcje majece wplyw na proces jego produk¬ cji, latwosc strojenia oraz znaczne zmniejszenie wymiarów.Przedmiot wynalazku jest uwidoczniony w przykladzie wykonania na rysunku, na którym fig* 1 przedstawia schemat blokowy ukladu sterowania, fig. 2 - schemat ideowy ukladu za¬ plonowego, a fig. 3 - Jego uklad zasilania.Uklad sterowania zaplonem szesciu tyrystorów T sklade sie z trzech ukladów, ksztalto¬ wania impulsów X, które przetwarzaje napiecie z sieci zasilajecej UA, UQ, U 1 czlonu roz¬ dzielajacego Impulsy zaplonowe 9 dla wymienionych tyrystorów T. * Kazdy z ukladów ksztaltowania impulsów X sklada sie z ukladu ksztaltowania impulsów synchronizujecych 1, generatora napiecia piloksztaltnego 2, dyskrymlnatora napiecia 3, i generatora impulsów 4. Czlon rozdzielajacy impulsy zaplonowe 9 ma dwa uklady funktorów logicznych 5, 6 przy czym drugi uklad funktorów logicznych 6 zawiera wzmacniacze koncowe 10, które maje rozdzielone napiecie stopnia mocy U7 wzgledem napiecia stopni sterujecych U6.Uklady ksztaltowania impulsów synchronizujacych 1 maje po trzy wyjscie A, B, C, pier¬ wsza wyjscie A, na którym podczas jednego okresu napiecia synchronizujecego se generowane dwa Impulsy szpilkowe oraz drugi i trzecie wyjscie B, C, na których pojawiaja sie na prze¬ mian impulsy prostokatns. Impulsy szpilkowe z pierwszego wyjscia A se przetwarzane w gene¬ ratorze 2 na napiecie pilokszteltne, które porównywane w dyskryminatorze napiecia 3 z na¬ pieciem eterujecym U5, generuje Impulsy o przesunieciu fazowym proporcjonalnym do napie¬ cia sterujacego. Impulsy z dyskrymlnatora 3 doprowadzone do generatora impulsów 4 zostaje w nim odwrócone 1 uksztaltowane na zadana szerokosc.Impuley prostoketne z wyjsc B, C ukladu ksztaltowania 1 stsruje czlonem 9, który roz¬ dziela miedzy szesc tyrystorów T impuley generowane przez generator 4. Czlon ten realizuje dla kazdego stsrowansgo tyrystora T odpowiednio funkcje podane w przykladzie równania: Y - LXA ? B/UAZ1 [Xc * C/Uc/] ? U3 gdzie: y ¦ 0 generuje impuls bramkowy dla plerwszsgo tyrystora T X ; XA; B/M y; C/M ,; U - wartosci logiczne sygnalów doprowadzone do rozdzielacza c a /uA/ /uc/ 3 lmpul8Ów Sterowanie fazowe impulsów realizowane jest sygnalem napieciowym Ul przez uklad wzma¬ cniacza 7 zawierajecego nastawczy limiter katów granicznych oraz uklad iloczynu analogo¬ wego 6 do wycofania impulsów zaplonowych. Do wygaszania impulsów zaplonowych sluza bramki 5, na wejscie których jest podawane napiecie blokowania U3.Na fig. 2 przedstawiono szczególowe rozwiazanie ukladu sterowania zaplonem tyrystorów, w którym wystepuje dwa napiecia U6, U7, przy czym pierwsze napiecie U6 Jest napieciem za- eilania obwodów sterujecych. natomiast drugie U7, napieciem zasilajecym dla wzmacniaczy koncowych 10.Rozdzielenie napiec U6, U7 w zasilaczu /fig. 3/ uzyskano przez diode Dl wleczone w kierunku przepustowym miedzy kondensator Cl filtrujacy napiecie etopni koncowych i dru¬ gi kondensator C2 filtrujacy napiecie czlonu rozdzielajacego. W celu ograniczenia nateze¬ nia pradu Impulsów i Ich sygnalizacji, uklad zasilania posiada szsrsgowo wlaczony uklad dwóch rezystorów Rl, R2 przy czym równolegle do drugiego rezystora R2 jest wlaczony uklad szeregowy zlozony z diody elektroluminescencyjnej D2 1 rezystora R3.131 027 3 Zastrzezenie patentowe 1. Uklad sterowania zaplonu tyrystorów w trójfazowych mostkowych przeksztaltnikach tyrystorowych zawierajecy czlony wejsciowe synchronizowane siecie, napieciowo sterowane czlony opóznienia Impulsów i czlon rozdzialu impulsów zaplonowych, znamienny tym, ze czlon rozdzielajacy impulsy zaplonowe /9/ dla szesciu tyrystorów /T/ jest ste¬ rowany przez trzy uklady ksztaltowanie impulsów /X/, z których kazdy sklada sie z ukladu ksztaltowania impulsów synchronizujecych /!/, generatora napiecia piloksztaltnego /2/, dyskryminatora napiecia /3/ i generatora impulsów /A/ przy czym dyskryminatory napiec /3/ sa fazowo sterowane sygnalem napieciowym /U5/, 2. Uklad sterowania wedlug zastrz. 1, znamienny tym, ze uklady ksztalto¬ wania impulsów /l/ maje po trzy wyjscia /A, B, C/f pierwsze wyjscie /A/, na którym w ciegu okresu napiecia synchronizujacego generowane sa dwa impulsy szpilkowe oraz drugie /B/ i trzecie wyjscie /C/1 na których pojawiaja, sie na przemian impulsy prostoketne. 3. Uklad sterowania wedlug zastrz. 1, znamienny tym, ze czlon rozdzie¬ laj ecy impulsy zaplonowe /9/ jest zbudowany z dwóch ukladów funktorów logicznych /5, 6/, przy czym drugi uklad funktorów logicznych /6/ zawiera wzmacniacze koncowe /10/t które maje rozdzielone napiecie stopnia mocy /U7/ wzgledem napiecia zasilania stopni steruje- cych /U6/. 4. Uklad sterowania wedlug zastrz. 1 albo 2 albo 3, znamienny tym, ze v sygnal sterujecy /U5/ Jest ograniczony we wzmacniaczu /7/, który zawiera limitery ketów granicznych oraz uklad analogowego iloczynu /8/ sterowany dyskretnie napieciem blokowania /U2/.Ujo.131 027 yyp^ UL, 7 ILr—¦— i 1V~"1 i J^ i * |! rH—-— —l l¥ 1 'I "! ii ! H I ii I ! I \T\ m ff«"' i ..J T3C 1 W" l i s 1 ;ir—ri*—i yi J-i Ii i • i-1 i uiLH . lii ' 1 Hi |_ Fig 2 1 I jC'0~" "7L i ¦"pt O L/y «9-3 Pracownit Poligraficzna UP PRL. Naklad 100 egz.Cena 100 zl PL