PL124257B1 - Linear waveform generator - Google Patents

Linear waveform generator Download PDF

Info

Publication number
PL124257B1
PL124257B1 PL21776579A PL21776579A PL124257B1 PL 124257 B1 PL124257 B1 PL 124257B1 PL 21776579 A PL21776579 A PL 21776579A PL 21776579 A PL21776579 A PL 21776579A PL 124257 B1 PL124257 B1 PL 124257B1
Authority
PL
Poland
Prior art keywords
resistor
output
current
supply voltage
voltage
Prior art date
Application number
PL21776579A
Other languages
English (en)
Other versions
PL217765A1 (pl
Inventor
Tadeusz Janczewski
Janusz Karlinowski
Edward Wypych
Original Assignee
Politechnika Warszawska
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Politechnika Warszawska filed Critical Politechnika Warszawska
Priority to PL21776579A priority Critical patent/PL124257B1/pl
Publication of PL217765A1 publication Critical patent/PL217765A1/xx
Publication of PL124257B1 publication Critical patent/PL124257B1/pl

Links

Landscapes

  • Dc-Dc Converters (AREA)

Description

Przedmiotem wynalazku jest generator przebiegu liniowego zwlaszcza wolnozmiennego.Znany jest uklad generatora przebiegu liniowego zawierajacy kondensator wlaczony w petle ujem¬ nego sprzezenia zwrotnego integratora. Liniowy przebieg z wyjscia integratora jest podawany na wejscie nieodwracajace wzmacniacza operacyjnego.Z wyjscia tego wzmacniacza poprzez klucz analo¬ gowy sterowane jest wejscie integratora przebie¬ giem' prostokatnym, który laduje kondensator.W rozwiazaniu tym zaleznosc amplitudy generowa¬ nego przebiegu liniowego ód regulacji nachylenia zboczy uniemozliwia uzyskanie malych nachylen zboczy. '; Istota wynalazku' polega na dolaczeniu czynnej okladki kondensatora, miedzy dwa zródla pradowe o przeciwnych polaryzacjach i niezaleznie regulo¬ wanych wydajnoseiach pradowych; które sterowane sa dodatkowo z ukladu jednoczesnej regulacji wy¬ dajnosci pradowej obu zródel a ponadto kazde zródlo poprzez klucz analogowy dolaczone jest do wyjscia komparatora napiecia o wejsciu nieodwra- cajacym polaczonym poprzez rezystorowy dzielnik napiecia z jego wyjsciem a wejsciu odwracajacym polaczonym z wyjsciem wzmacniacza separujacego, którego wejscie jest polaczone z czynna okladka kondensatora.Zgodnie z wynalazkiem czynna okladka konden¬ satora wlaczona jest miedzy kolektory dwóch tran¬ zystorów, których emitery poprzez regulowane re- 10 15 20 25 30 zystory polaczone sa, jeden z dodatnim napie¬ ciem zasilajacym stanowiac zródlo pradowe o do¬ datniej polaryzacji a drugi z ujemnym napieciem zasilajacym stanowiac zródlo pradowe o ujemnej polaryzacji, a ich bazy polaczone sa odpowiednio z emiterami tranzystorów w ukladzie jednoczesnej regulacji wydajnosci pradowej obu zródel przy czyni emitery te sa polaczone ze soba poprzez re¬ zystor i bazy tych tranzystorów sa polaczone po¬ przez rezystor regulowany a ponadto baza kazdego jest polaczona poprzez rezystor z jego kolektorem, z których jeden jest dolaczony do dodatniego na¬ piecia zasilajacego a drugi do ujemnego napiecia zasilajacego.. Natomiast emiter tranzystora zródla pradowego o dodatniej polaryzacji jest polaczony z kluczem. analogowym skladajacym sie z szeregowo polaczo¬ nego rezystora z anoda diody, której katoda jest dolaczona do wyjscia komparatora napiecia, a emi¬ ter tranzystora zródla pradowego o ujemnej pola¬ ryzacji jest polaczony z kluczem analogowym skladajacym sie z szeregowo polaczonego rezystora z katoda diody, której anoda jest polaczona z wyjs¬ ciem tego komparatora.Rozwiazanie wedlug wynalazku umozliwia gene¬ rowanie bardzo wolno zmiennych przebiegów li¬ niowych z niezalezna regulacja czasu narastania i opadania zboczy a takze z jednoczesna regulacja nachylenia obu zboczy. im*7• 1242! s Przedmiot wynalazku uwidoczniony jest w przy¬ kladzie wykonania na rysunku, na którym fig. 1 przedstawia schemat blokowy generatora a fig. 2 jego schemat ideowy. Kondensator 6 wlaczony jest pomiedzy mase ukladu a czynna okladka, pomiedzy 5 polaczone ze soba kolektory tranzystorów Tl i T2 stanowiacych wyjscia zródel pradowych ZPI, ZPII o przeciwnej wzgledem siebie polaryzacji. * Emiter tranzystora Tl poprzez regulowany rezy¬ stor Rl sluzacy do regulacji nachylenia zbocza na- io rastajacega przebiegu liniowego polaczony jest z. dodatnim napieciem zasilajacym +Uz.Emiter tranzystora T2 poprzez regulowany rezyr, stor R2 sluzacy do regulacji nachylenia zbocza opadajacego przebiegu liniowego polaczony jest 15 z ujemnym napieciem zasilajacym — Uz. Jedno¬ czesnie emiter tranzystora Tl poprzez klucz ana¬ logowy KAI skladajacy sie z szeregowo polaczo¬ nego rezystora R3 z anoda diody Dl dolaczony jest do wyjscia komparatora napiecia K, do którego do- 2o laczony jest równiez poprzez klucz analogowy KAII skladajacy sie z szeregowo polaczonego rezystora R4 z katoda diody D2 emiter tranzystora T2. Wejs¬ cie nieodwracajace tego komparatora K polaczone jest poprzez rezystor R5 z masa ukladu a poprzez M rezystor R6 z jego wyjsciem, a jego wejscie odwra¬ cajace polaczone jest z wyjsciem wzmacniacza se¬ parujacego W. Wejscie nieodwracajace tego wzmac¬ niacza dolaczone jest do wspólnego elektrycznego punktu polaczenia czynnej okladki kondensatora C w i obu kolektorów tranzystorów Tl i T2, których - bazy sterowane sa z ukladem jednoczesnej regula¬ cji UR wydajnosci pradowej obu zródel ZPI i ZPII.Baza tranzystora Tl polaczona jest z emiterem tranzystora T3, a baza tranzystora T2 z'emiterem 35 tranzystora T4. Emitery tranzystorów T3, T4 po¬ laczone sa ze soba poprzez rezystor R7 i ich bazy polaczone sa ze soba poprzez regulowany rezystor R8 sluzacy do jednoczesnej regulacji narastajacego i opadajacego zbocza przebiegu liniowego. Ponadto ^ baza tranzystora T3 poprzez rezystor R9 polaczona jest z jego kolektorem i dodatnim napieciem zasi¬ lajacym H-Uz a baza tranzystora T4 poprzez rezy¬ stor RIO polaczona jest z kolektorem i ujemnym napieciem zasilajacym —Uz. 43 Podczas narastania zbocza, napiecie na konden¬ satorze C proporcjonalne do pradu plynacego ze zródla pradowego ZPI podawane jest poprzez wzmacniacz separujacy W na wejscie odwracajace komparatora napiecia K. Napiecie z jego wyjscia iq poprzez klucz analogowy KAII blokuje zródlo pra¬ dowe ZPII. W momencie gdy wartosc napiecia rla wejsciu odwracajacym komparatora K zrówna sie 2 wartoscia napiecia na jego wejsciu nieodwracaja- cym nastapi zmiana stanu na jego wyjsciu powo- 55 dujaca wylaczenie zródla pradowego ZPI a wlacze¬ nie zródla pradowego ZPlI. Spowoduje to zmiane kierunku pradu ladujacego kondensatora C i opa¬ danie zbocza do momentu ponownego zrównania cie napiec na wejsciach komparatoraK. 19 4 Regulacje nachylenia zbocza narastajacego uzys¬ kuje sie przez zmiane wartosci pradu plynacego ze zródla ZPI za pomoca rezystora Rl a regulacje nachylenia zbocza opadajacego uzyskuje "sie przez zmiane wartosci'pradu "plynacego ze zródla ZPII za pomoca rezystora R2. Jednoczesna regulacje na¬ chylenia obu zboczy uzyskuje sie przez zmiane po¬ laryzacji- baz-'-tranzystorów T3 i T4 za pomoca re¬ zystora R8, z których sterowane sa bazy tranzy¬ storów Tl i T2. . Zastrzezenia patentowe 1. Generator przebiegu liniowego zawierajacy kondensator, komparator napiecia, wzmacniacz se¬ parujacy a takze przelaczniki analogowe, znamien¬ ny tym, ze kondensator (C) dolaczony z jednej strony do masy ukladu, z drugiej strony wlaczony jest miedzy dwa zródla pradowe (ZPI, ZPII) o prze¬ ciwnych wzgledem siebie polaryzacjach i regulowa¬ nych niezaleznie wydajnosciach pradowych, które sterowane sa dodatkowo z ukladu jednoczesnej re¬ gulacji (UR) wydajnosci pradowej obu zródel a po¬ nadto poprzez klucze analogowe (KAI, KAII) dola¬ czone sa do wyjscia komparatora napiecia (K) o wejsciu nieodwracajacym polaczonym poprzez rezystorawy dzielnik napiecia (R5, R6) z jego wyjs¬ ciem a wejsciu odwracajacym polaczonym z wyjs¬ ciem wzmacniacza separujacego (W), którego wejs- scie jest polaczone z czynna okladka kondensato¬ ra - 2. Generator wedlug zastrz. 1, znamienny tym, ze czynna okladka kondensatora (C) wlaczona jest miedzy kolektory dwóch tranzystorów (Tl,. T2), których emitery poprzez regulowane rezystory ~(R1, R2) polaczone sa, jeden z dodatnim napieciem zasi¬ lajacym (+Uz) stanowiac zródlo pradowe o dodat¬ niej polaryzacji (ZPI) a drugi) z ujemnym napie¬ ciem zasilajacym (—Uz) stanowiac zródlo pradowe o ujemnej polaryzacji (ZPII), a ich bazy polaczone sa odpowiednio z emiterami tranzystorów (T3, T4) w ukladzie jednoczesnej regulacji wydajnosci pra¬ dowej obu zródel (UR) przy czym emitery te sa po¬ laczone ze soba poprzez rezystor (R7) i bazy tych tranzystorów (T3, T4) sa polaczone poprzez rezy¬ stor regulowany (R8) a ponadto baza kazdego jest polaczona poprzez rezystor (R9; RIO), z jego kolek¬ torem, z których jeden jest dolaczony do dodatnie¬ go napiecia zasilajacego (+Uz) a drugi do ujemne¬ go napiecia zasilajacego (-Uz), natomiast emiter tranzystora (Tl) zródla pradowego o dodatniej, po¬ laryzacji (ZPI) jest polaczony z kluczem analogo¬ wym (KAI) skladajacym sie z szeregowo polaczo¬ nego rezystora (R3) z anoda diody (Dl), której ka¬ toda jest dolaczona do wyjscia komparatora napie-" cia (K) a emiter tranzystora (T2) jest polaczony z kluczem enalogowym (KAII) skladajacym sie z szeregowo polaczonego rezystora (R4) z katoda diody (D2), której anoda jest polaczona z wyjscieni tego komparatora (K).124 257 FIG.1 Uz R9 T3 ^R5 R3 P1 R6 R3-fr QR7 TA.RIO i R4 .02 R2 K DR5 »-U2 *C FI0.2 PL

Claims (2)

  1. Zastrzezenia patentowe 1. Generator przebiegu liniowego zawierajacy kondensator, komparator napiecia, wzmacniacz se¬ parujacy a takze przelaczniki analogowe, znamien¬ ny tym, ze kondensator (C) dolaczony z jednej strony do masy ukladu, z drugiej strony wlaczony jest miedzy dwa zródla pradowe (ZPI, ZPII) o prze¬ ciwnych wzgledem siebie polaryzacjach i regulowa¬ nych niezaleznie wydajnosciach pradowych, które sterowane sa dodatkowo z ukladu jednoczesnej re¬ gulacji (UR) wydajnosci pradowej obu zródel a po¬ nadto poprzez klucze analogowe (KAI, KAII) dola¬ czone sa do wyjscia komparatora napiecia (K) o wejsciu nieodwracajacym polaczonym poprzez rezystorawy dzielnik napiecia (R5, R6) z jego wyjs¬ ciem a wejsciu odwracajacym polaczonym z wyjs¬ ciem wzmacniacza separujacego (W), którego wejs- scie jest polaczone z czynna okladka kondensato¬ ra -
  2. 2. Generator wedlug zastrz. 1, znamienny tym, ze czynna okladka kondensatora (C) wlaczona jest miedzy kolektory dwóch tranzystorów (Tl,. T2), których emitery poprzez regulowane rezystory ~(R1, R2) polaczone sa, jeden z dodatnim napieciem zasi¬ lajacym (+Uz) stanowiac zródlo pradowe o dodat¬ niej polaryzacji (ZPI) a drugi) z ujemnym napie¬ ciem zasilajacym (—Uz) stanowiac zródlo pradowe o ujemnej polaryzacji (ZPII), a ich bazy polaczone sa odpowiednio z emiterami tranzystorów (T3, T4) w ukladzie jednoczesnej regulacji wydajnosci pra¬ dowej obu zródel (UR) przy czym emitery te sa po¬ laczone ze soba poprzez rezystor (R7) i bazy tych tranzystorów (T3, T4) sa polaczone poprzez rezy¬ stor regulowany (R8) a ponadto baza kazdego jest polaczona poprzez rezystor (R9; RIO), z jego kolek¬ torem, z których jeden jest dolaczony do dodatnie¬ go napiecia zasilajacego (+Uz) a drugi do ujemne¬ go napiecia zasilajacego (-Uz), natomiast emiter tranzystora (Tl) zródla pradowego o dodatniej, po¬ laryzacji (ZPI) jest polaczony z kluczem analogo¬ wym (KAI) skladajacym sie z szeregowo polaczo¬ nego rezystora (R3) z anoda diody (Dl), której ka¬ toda jest dolaczona do wyjscia komparatora napie-" cia (K) a emiter tranzystora (T2) jest polaczony z kluczem enalogowym (KAII) skladajacym sie z szeregowo polaczonego rezystora (R4) z katoda diody (D2), której anoda jest polaczona z wyjscieni tego komparatora (K).124 257 FIG.1 Uz R9 T3 ^R5 R3 P1 R6 R3-fr QR7 TA. RIO i R4 .02 R2 K DR5 »-U2 *C FI0.2 PL
PL21776579A 1979-08-15 1979-08-15 Linear waveform generator PL124257B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL21776579A PL124257B1 (en) 1979-08-15 1979-08-15 Linear waveform generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL21776579A PL124257B1 (en) 1979-08-15 1979-08-15 Linear waveform generator

Publications (2)

Publication Number Publication Date
PL217765A1 PL217765A1 (pl) 1981-04-10
PL124257B1 true PL124257B1 (en) 1983-01-31

Family

ID=19997945

Family Applications (1)

Application Number Title Priority Date Filing Date
PL21776579A PL124257B1 (en) 1979-08-15 1979-08-15 Linear waveform generator

Country Status (1)

Country Link
PL (1) PL124257B1 (pl)

Also Published As

Publication number Publication date
PL217765A1 (pl) 1981-04-10

Similar Documents

Publication Publication Date Title
GB2228384A (en) Current conveyor circuit
JPS6042519Y2 (ja) 積分回路
EP0219937A3 (en) Ecl slave reference generators
JPS5922433A (ja) 温度補償用回路
PL124257B1 (en) Linear waveform generator
ES8202210A1 (es) Un circuito de manantial de corriente constante estabiliza- da en tension electrica y temperatura
JPS5917566B2 (ja) アナログ−デジタル変換器
US3302039A (en) Gateable bridge network having power gain
MY100773A (en) Frequency to current converter circuit.
EP0086334B1 (en) Pulse duty conversion circuit
SU721833A1 (ru) Функциональный генератор
JPS6364085B2 (pl)
SU583415A1 (ru) Стабилизированный источник питани переменного тока
SU811492A1 (ru) Устройство дл формировани трапецеидаль-НОгО НАпР жЕНи
SU413618A1 (pl)
SU1631527A1 (ru) Источник опорного напр жени
SU1107069A1 (ru) Преобразователь сопротивлени в напр жение
GB695430A (en) Improvements relating to electric circuit arrangements for generating push-pull waves
RU2222048C2 (ru) Функциональный генератор
SU1515357A1 (ru) Амплитудный селектор
SU843140A1 (ru) Устройство дл управлени электро-пРиВОдОМ
SU1327130A1 (ru) Функциональный преобразователь
SU959098A1 (ru) Устройство дл выделени максимального сигнала
SU612227A1 (ru) Управл емый источник посто нного напр жени
SU1193771A1 (ru) Усилительное устройство