PL116201B1 - System for automatic selection of gating time particularly in signal generator with digital display - Google Patents

System for automatic selection of gating time particularly in signal generator with digital display Download PDF

Info

Publication number
PL116201B1
PL116201B1 PL20049177A PL20049177A PL116201B1 PL 116201 B1 PL116201 B1 PL 116201B1 PL 20049177 A PL20049177 A PL 20049177A PL 20049177 A PL20049177 A PL 20049177A PL 116201 B1 PL116201 B1 PL 116201B1
Authority
PL
Poland
Prior art keywords
input
output
type
combination element
shift register
Prior art date
Application number
PL20049177A
Other languages
English (en)
Other versions
PL200491A1 (pl
Inventor
Stanislaw Blus
Janusz Jedrasik
Original Assignee
Aparatury Badawczej I Dydaktyc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Aparatury Badawczej I Dydaktyc filed Critical Aparatury Badawczej I Dydaktyc
Priority to PL20049177A priority Critical patent/PL116201B1/pl
Publication of PL200491A1 publication Critical patent/PL200491A1/pl
Publication of PL116201B1 publication Critical patent/PL116201B1/pl

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Przedmiotem wynalazku jest uklad automatycz¬ nego wyboru czasu bramkowania w szczególnosci w generatorze sygnalowym z odczytem cyfrowym.Stan techniki. Najbardziej zblizonym do przed¬ miotowego wynalazku jest sposób automatycznej zmiany zakresu licznika impulsów, stosowany w cyfrowych miernikach zliczajacych, znany z opisu patentowego nr 91032. Uklad do stosowania tego sposobu jest utworzony z przyrzadów i zespolów elektronicznych polaczonych nastepujaco. Wyjscie pierwszego dwuwejsciowego elementu kombinacyj¬ nego typu I jest polaczone z wejsciem czterode- kadowego licznika szeregowego. Wyjscie tego licz¬ nika jest polaczone z wejsciem licznika przekro¬ czenia zakresu. Wyjscie licznika przekroczenia za¬ kresu jest polaczone z dekoderem, przy czym de¬ koder jest utworzony z czterech elementów kom¬ binacyjnych dwuwejsciowyeh typu I. Wyjscia de¬ kodera sa polaczone z okreslonymi wejsciami prze¬ lacznika impulsów zegarowych oraz z okreslony¬ mi wejsciami przelacznika przecinka dziesietnego.Przelacznik impulsów zegarowych jest utworzony z czterech elementów kombinacyjnych dwuwejs- ciowych typu I i jednego elementu kombinacyj¬ nego czterowejsciowego typu LUB, przy czym pierwsze wejscia elementów kombinacyjnych dwu- wejsciowych typu I sa polaczone kazde z osobna z wyjsciem okreslonego elementu kombinacyjnego dwuwejsciowego typu I dekodera, drugie wejscia tych elementów kombinacyjnych dwuwejsciowyeh 10 20 25 30 typu I sa polaczone kazde z osobna z okreslonym zródlem czestotliwosci wzorcowej, natomiast wyjs¬ cia tych elementów sa polaczone z wejsciami ele¬ mentu kombinacyjnego czterowejsciowego typu LUB. Wyjscie elementu kombinacyjnego cztero¬ wejsciowego typu LUB, bedace jednoczesnie wyjs¬ ciem przelacznika impulsów zegarowych, jest po¬ laczone z pierwszym wejsciem pierwszego elemen¬ tu kombinacyjnego dwuwejsciowego typu I.Przelacznik przecinka dziesietnego jest utwo¬ rzony z czterech tranzystorów, pracujacych w ukla¬ dzie wspólnego emitera. Bazy tych tranzystorów sa polaczone kazda z osobna z okreslonymi wyjs¬ ciami elementów kombinacyjnych dwuwejsciowych typu I dekodera. W obwody kolektorowe tranzys¬ torów sa wlaczone wskazniki optyczne w postaci typowych lamp cyfrowych. Drugie wejscie pierw¬ szego elementu kombinacyjnego dwuwejsciowego typu I jest polaczone ze zródlem czasu mierzo¬ nego. Czestotliwosci zródel, przylaczonych do prze¬ lacznika impulsów zegarowych, stanowia dziesietna wielokrotnosc nastepnej czestotliwosci, ustalajac tym dziesieciokrotna zmiane czestotliwosci impul¬ sów wyjsciowych przelacznika impulsów zegaro¬ wych, sterujacych próbkowaniem pierwszego ele¬ mentu kombinacyjnego dwuwejsciowego typu I oraz zmiana pozycji przecinka dziesietnego.Dzialanie ukladu jest nastepujace. Przed roz¬ poczeciem pomiaru czestotliwosci uklad znajduje sie w stanie wyzerowania co oznacza, ze na wskaz- 116 201116 201 3 4 nikach cyfrowych dekad zliczajacych sa widocz¬ ne cyfry „zero", natomiast licznik przekroczenia zakresu znajduje sie w takim stanie, iz sygnal sterujacy pojawia sie na wyjsciu pierwszego ele¬ mentu kojalfeinacyjnego dwuwejsciowego typu I dekodera; powodujac rozswietlenie pierwszego wskaznika przecinka dziesietnego przy najwolniej liczacej dekadzie i wystapienie impulsów o cze¬ stotliwosci pierwszej, czyli najwiekszej, na wyjs¬ ciu przelacznika impulsów zegarowych. ,W chwili podania sygnalu ze zródla czasu mierzonego na wejscie drugie pierwszego elementu kombinacyj¬ nego dwuwejsciowego typu I, impulsy czestotli¬ wosci pierwszej pojawiaja sie na wyjsciu tego ele¬ mentu i nastepuje ich zliczenie przez czterodeka- dowy licznik szeregowy. Gdy licznik ten osiagnie stan 9,999, kolejny impuls na wyjsciu powoduje "pojawienie sie liczby 10,00 na wskaznikach cyfro¬ wych. Wskazanie takie jest zwiazane z istnieniem dynamicznego sprzezenia zwrotnego w najwolniej liczacej dekadzie oraz ze zmiana stanu licznika przekroczenia zakresu. Od tego momentu sygnal sterujacy wystepuje tylko na wyjsciu drugiego ele¬ mentu kombinacyjnego dwuwejsciowego typu I de¬ kodera, w rezultacie czego jest rozswietlony dru¬ gi wskaznik przecinka dziesietnego, a na wyjsciu przelacznika impulsów zegarowych pojawiaja sie impulsy czestotliwosci drugiej, dziesieciokrotnie nizszej od czestotliwosci pierwszej. W analogiczny sposób nastepuje zmiana kolejnych zakresów.Istota wynalazku. Uklad automatycznego wybo¬ ru czasu bramkowania, wedlug wynalazku, jest utworzony z przyrzadów i zespolów elektronicz¬ nych, polaczonych w nastepujacy sposób. Pierwsze wejscie pierwszego elementu kombinacyjnego dwu¬ wejsciowego typu I jest polaczone ze zródlem pierwszego czasu wzorcowego. Pierwsze wejscie drugiego elementu kombinacyjnego dwuwejsciowe¬ go typu I jest polaczone ze zródlem drugiego cza¬ su wzorcowego. Pierwsze wejscie trzeciego ele¬ mentu kombinacyjnego dwuwejsciowego typu I jest polaczone ze zródlem trzeciego czasu wzor¬ cowego. Pierwsze wejscie czwartego elementu kom¬ binacyjnego dwuwejsciowego typu I jest polaczo¬ ne ze zródlem czwartego czasu wzorcowego. Wyjs¬ cia tych elementów kombinacyjnych dwuwejscio- wych typu I sa polaczone z okreslonymi wejscia¬ mi elementu kombinacyjnego czterowejsciowego ty¬ pu LUB. Wyjscie elementu kombinacyjnego czte- rowejsciowego typu LUB jest polaczone z pierw¬ szym wejsciem piatego elementu kombinacyjnego dwuwejsciowego typu I, przy czym drugie wejscie piatego elementu kombinacyjnego dwuwejsciowego typu I jest polaczone ze zródlem czestotliwosci mierzonej. Wyjscie piatego elementu kombinacyj¬ nego dwuwejsciowego typu I jest polaczone z wejs¬ ciem licznika impulsów.Pierwsze wyjscie licznika impulsów jest pola¬ czone z pierwszym wejsciem szóstego elementu kombinacyjnego dwuwejsciowego typu I, a drugie wyjscie tego licznika jest polaczone z drugim wejsciem szóstego elementu kombinacyjnego .dwu¬ wejsciowego typu I. Wyjscie szóstego elementu kombinacyjnego dwuwejsciowego typu I jest po¬ laczone z wejsciem synchronizacji rejestru prze¬ suwnego. Pierwsze wyjscie rejestru przesuwnego jest polaczone z drugim wejsciem czwartego ele¬ mentu kombinacyjnego dwuwejsciowego typu I.Drugie wyjscie rejestru przesuwnego jest polaczo- 5 ne z drugim wejsciem trzeciego elementu kombi¬ nacyjnego dwuwejsciowego typu I. Trzecie wyjs¬ cie rejestru przesuwnego jest polaczone z drugim wejsciem drugiego elementu kombinacyjnego dwu¬ wejsciowego typu I. Czwarte wyjscie rejestru prze¬ suwnego jest polaczone z drugim wejsciem pierw¬ szego elementu kombinacyjnego dwuwejsciowego typu I. Piate wyjscie rejestru przesuwnego jest po¬ laczone z pierwszym wejsciem elementu kombi¬ nacyjnego trzywejsciowego typu I. Szóste wyjscie rejestru przesuwnego jest polaczone z drugim wejs¬ ciem elementu kombinacyjnego trzywejsciowego ty¬ pu I. Siódme wyjscie rejestru przesuwnego jest polaczone z trzecim wejsciem elementu kombina¬ cyjnego trzywejsciowego typu I, przy czym wyjs¬ cie tego elementu kombinacyjnego jest polaczone z pierwszym wyjsciem rejestru przesuwnego, a wejscie zerujace rejestru przesuwnego jest pola¬ czone ze zródlem sygnalu zerujacego.Rejestr przesuwny jest utworzony z trzech prze- rzutników typu D. Wejscia synchronizacji tych przerzutników sa polaczone razem i stanowia wejs¬ cie synchronizacji rejestru przesuwnego. Wejscia ze¬ rujace tych przerzutników sa polaczone razem i stanowia wejscie zerujace rejestru przesuwnego.Wejscie przygotowujace pierwszego przerzutnika typu D jest pierwszym wyjsciem rejestru prze¬ suwnego. Wyjscie proste pierwszego przerzutnika typu D jest polaczone z wejsciem przygotowuja¬ cym drugiego przerzutnika typu D i stanowi dru¬ gie wyjscie rejestru przesuwnego. Wyjscie proste drugiego przerzutnika typu D jest polaczone z wejsciem przygotowujacym trzeciego przerzutnika typu D i stanowi trzecie wyjscie rejestru prze¬ suwnego. Wyjscie proste trzeciego przerzutnika D jest czwartym wyjsciem rejestru przesuwnego.Wyjscie zanegowane pierwszego przerzutnika ty¬ pu D jest piatym wyjsciem rejestru przesuwnego.Wyjscie zanegowane drugiego przerzutnika typu D jest szóstym wyjsciem rejestru przesuwnego. Wyjs¬ cie zanegowane trzeciego przerzutnika typu D jest siódmym wyjsciem rejestru przesuwnego.Licznik impulsów jest utworzony z pieciu de¬ kad systemu dziesietnego i jednej dekady systemu binarnego polaczonych szeregowo. Wejscie pierw¬ szej dekady systemu dziesietnego jest jednoczesnie wejsciem licznika. Drugie wyjscie dekady systemu binarnego jest pierwszym wyjsciem licznika im¬ pulsów. Czwarte wyjscie dekady systemu binar¬ nego jest drugim wyjsciem licznika impulsów.Przyklad wykonania Przedmiot wynalazku, w przykladzie wykona¬ nia, jest przedstawiony na rysunku, który przed¬ stawia jego schemat ideowy.Uklad automatycznego wyboru czasu bramko¬ wania w szczególnosci w generatorze sygnalowym z odczytem cyfrowym jest utworzony z przyrza¬ dów i zespolów elektronicznych polaczonych na¬ stepujaco. Pierwsze wejscie pierwszego elementu kombinacyjnego dwuwejsciowego 1 typu I, zwa¬ nego dalej elementem kombinacyjnym 1, jest po- 1B 20 » 3f 35 40 45 50 55 60116 201 5 6 laczone ze zródlem pierwszego czasu wzorcowego 1 ms. Pierwsze wejscie drugiego elementu kombi¬ nacyjnego dwuwejsciowego 2 typu I, zwanego da¬ lej elementem kombinacyjnym 2, jest polaczone ze zródlem drugiego czasu wzorcowego 10 ms.Pierwsze wejscie trzeciego elementu kombinacyj¬ nego dwuwejsciowego 3 typu I, zwanego dalej ele¬ mentem kombinacyjnym 3, jest polaczone ze zró¬ dlem trzeciego czasu wzorcowego 100 ms. Pierw¬ sze wejscie czwartego elementu kombinacyjnego dwuwejsciowego 4 typu I, zwanego dalej elemen¬ tem kombinacyjnym 4, jest polaczone ze zródlem czwartego czasu wzorcowego 1 s. Wyjscie ele¬ mentu kombinacyjnego 1 jest polaczone z pierw¬ szym wejsciem elementu kombinacyjnego cztero- wejsciowego 5 lub NIE — -LUB, zwanego dalej elementem kombinacyjnym 5. Wyjscie elementu kombinacyjnego 2 jest polaczone z drugim wejs¬ ciem elementu kombinacyjnego 5. Wyjscie ele¬ mentu kombinacyjnego 3 jest polaczone z trzecim wejsciem elementu kombinacyjnego 5. Wyjscie ele¬ mentu kombinacyjnego 4 jest polaczone z czwar¬ tym wejsciem elementu kombinacyjnego 5. Wyjs¬ cie elementu kombinacyjnego 5 jest polaczone z wejsciem pierwszego elementu kombinacyjnego je¬ dnowejsciowego 6 typu NIE, przy czym element kombinacyjny 5 i element kombinacyjny 6 tworza element kombinacyjny czterowejsciowy 7 typu LUB, zwany dalej elementem kombinacyjnym 7. Wyjs¬ cie elementu kombinacyjnego 6, bedace jednoczes¬ nie wyjsciem elementu kombinacyjnego 7, jest polaczone z pierwszym wejsciem piatego elemen¬ tu kombinacyjnego 8 typu I, zwanego dalej ele¬ mentem kombinacyjnym 8. Drugie wejscie ele¬ mentu kombinacyjnego 8 jest polaczone z zacis¬ kiem wejsciowym, do którego jest przylozony syg¬ nal czestotliwosci mierzonej F. Wyjscie elementu kombinacyjnego 8 jest polaczone z wejsciem licz¬ nika 9 impulsów.Licznik 9 impulsów jest utworzony z szerego¬ wego polaczenia pieciu dekad 10, 11, 12, 13, 14 systemu dziesietnego i jednej dekady 15 systemu binarnego, przy czym wejscie pierwszej dekady 10 systemu dziesietnego jest wejsciem licznika 9 im¬ pulsów, drugie wyjscie dekady 15 systemu binar¬ nego jest pierwszym wyjsciem licznika 9 impul¬ sów, natomiast czwarte wyjscie dekady 15 sys¬ temu binarnego jest drugim wyjsciem tego licz¬ nika 9. Pierwsze wyjscie licznika 9 impulsów jest polaczone z pierwszym wejsciem elementu kom¬ binacyjnego dwuwejsciowego 16 typu NIE — I, zwanego dalej elementem kombinacyjnym 16. Dru¬ gie wyjscie licznika 9 impulsów jest polaczone z drugim wejsciem elementu kombinacyjnego 16.Wyjscie elementu kombinacyjnego 16 jest pola¬ czone z wejsciem drugiego elementu kombinacyj¬ nego jednowejsciowego 17 typu NIE, zwanego da¬ lej elementem kombinacyjnym 17, przy czym ele¬ ment kombinacyjny 16 i element kombinacyjny 17 tworza szósty element kombinacyjny dwuwejs¬ ciowy 18 typu I, zwany dalej elementem kombi¬ nacyjnym 18. Wyjscie elementu kombinacyjnego 17, bedace jednoczesnie wyjsciem elementu kom¬ binacyjnego 18, jest polaczone z wejsciem C syn¬ chronizacji trzech przerzutników 19, 20, 21 typu D, zwanych dalej przerzutnikami 19, 20, 21, tworza¬ cych rejestr przesuwny 22. Wejscie przygotowuja¬ ce D pierwszego przerzutnika 19 jest polaczone z drugim wejsciem elementu kombinacyjnego 4 i sta- 5 nowi pierwsze wyjscie a rejestru przesuwnego 22.Wyjscie proste Q pierwszego przerzutnika 19 jest polaczone z wejsciem przygotowujacym D drugie¬ go przerzutnika 20 oraz z drugim wejsciem ele¬ mentu kombinacyjnego 3 i stanowi drugie wyjsr cie b rejestru przesuwnego 22. Wyjscie proste Q * drugiego przerzutnika 20 jest polaczone z wejs¬ ciem przygotowujacym D trzeciego przerzutnika 21 oraz z drugim wejsciem elementu kombinacyj¬ nego 2 i stanowi trzecie wyjscie c rejestru prze¬ suwnego 22. Wyjscie proste Q trzeciego przerzut¬ nika 21 jest polaczone z drugim wejsciem elemen¬ tu kombinacyjnego 1 i stanowi czwarte wyjscie d rejestru przesuwnego 22. Wyjscie zanegowane Q pierwszego przerzutnika 19 jest polaczone z pierwszym wejsciem elementu kombinacyjnego trzywejsciowego 23 typu NIE^I, zwanego dalej elementem kombinacyjnym 23 i stanowi piate wyjscie e rejestru przesuwnego 22. Wyjscie za¬ negowane Q drugiego przerzutnika 20 jest pola¬ czone z drugim wejsciem elementu kombinacyj¬ nego 23 i stanowi szóste wyjscie f rejestru prze¬ suwnego 22. Wyjscie zanegowane Q trzeciego prze¬ rzutnika 21 jest polaczone z trzecim wejsciem ele¬ mentu komlinacyjnegoo 23 i stanowi siódme wyjs¬ cie g rejestru przesuwnego 22.Wyjscie elementu kombinacyjnego 23 jest pola¬ czone z wejsciem trzeciego elementu kombinacyj¬ nego jednowejsciowego 24 typu NIE, zwanego da¬ lej elementem kombinacyjnym 24, przy czym ele¬ ment kombinacyjny 23 i element kombinacyjny 24 tworza element kombinacyjny trzywejsciowy 25 typu I, zwany dalej elementem kombinacyjnym 25.Wyjscie elementu kombinacyjnego 24, bedace jed¬ noczesnie wyjsciem elementu kombinacyjnego 25, jest polaczone z pierwszym wyjsciem a rejestru przesuwnego 22. Wejscia zerujace przerzutników 19, 20, 21 sa polaczone ze zródlem sygnalu zeru¬ jacego ZEROWANIE i stanowia wejscie zerujace rejestru przesuwnego 22.Uklad dziala nastepujaco. Wyróznienie którego¬ kolwiek z czterech czasów wzorcowych 1 ms, 10 ms, 100 ms, l s, których sygnaly sa podane na okre¬ slone wejscia elementów kombinacyjnych 1, 2, 3, 4 oraz doprowadzenie ich na pierwsze wejscie ele¬ mentu kombinacyjnego 8, spelniajacego role ukla¬ du bramkujacego licznika 9 impulsów, jest uza¬ leznione od stanu wyjscia pierwszego a, wyjscia drugiego b, wyjscia trzeciego c i wyjscia czwar¬ tego d rejestru przesuwnego 22. Stan ten jest za¬ lezny od liczby impulsów przepelnienia dekady najwolniej liczacej, to jest dekady 15 systemu bi¬ narnego, sterujacych wejscia C synchronizacji prze¬ rzutników 19, 20, 21. W chwili poczatkowej, czyli po skasowaniu licznika 9 impulsów i rejestru prze¬ suwnego 22, jest wyrózniony czas wzorcowy 1 s, ze wzgledu na to, ze tylko na wyjsciu pierwszym a rejestru przesuwnego 22 wystepuje dynamiczna wartosc logiczna „1". Na wyjsciu drugim b, wyjs¬ ciu trzecim c i wyjsciu czwartym d tego rejestru 22 wystepuje dynamiczna wartosc logiczna „0". 15 30 25 30 35 40 45 50 55 00116 201 7 8 W tym przypadku na pierwsze wejscie elementu kombinacyjnego 8 Jest podany impuls bramkujacy o czasie trwania równym jednej sekundzie. Gdy liczba impulsów, które dostana sie na wejscie licznika 9, przekroczy pojemnosc tego licznika 9, wtedy poprzez wejscia elementu kombinacyjnego 18, na wejsciu C synchronizacji rejestru przesuw¬ nego 22 pojawi sie impuls przepelnienia licznika 9, który spowoduje przesuniecie dynamicznej war¬ tosci logicznej „1" na wyjscie drugie b tego re¬ jestru 22. Spowoduje to wyróznienie czasu wzor¬ cowego 100 ms i przekazanie na pierwsze wejs¬ cie elementu kombinacyjnego 8 impulsu bramku¬ jacego o czasie trwania równym stu milisekundom.Gdy liczba impulsów na wejsciu licznika 9 prze¬ kroczy jego pojemnosc, wtedy na wejsciu C syn¬ chronizacji rejestru przesuwnego 22 pojawia sie impuls przepelnienia licznika 9, który powoduje przesuniecie dynamicznej wartosci logicznej „1" na wyjscie trzecie c tego rejestru 22 i przeka¬ zanie na wejscie pierwsze elementu kombinacyj¬ nego 8 impulsu bramkujacego o czasie trwania równym dziesieciu milisekundom. Wlasciwy czas bramkowania jest wybrany wówczas, gdy liczba zliczonych impulsów jest mniejsza od pojemnosci licznika 9.Zastrzezenia patentowe 1. Uklad automatycznego wyboru czasu bram¬ kowania w szczególnosci w generatorze sygnalo¬ wym o odczycie cyfrowym majacy pierwsze wejs¬ cie pierwszego elementu kombinacyjnego dwuwejs- ciowego typu I polaczone ze zródlem pierwszego czasu wzorcowego, pierwsze wejscie drugiego ele¬ mentu kombinacyjnego dwuwejsciowego typu I po¬ laczone ze zródlem drugiego czasu wzorcowego, pierwsze wejscie trzeciego elementu kombinacyj¬ nego dwuwejsciowego typu I polaczone ze zródlem trzeciego czasu wzorcowego, pierwsze wejscie czwartego elementu kombinacyjnego dwuwejscio¬ wego typu I polaczone ze zródlem czwartego czasu wzorcowego, wyjscia tych elementów kombinacyj¬ nych dwuwejsciowych typu I polaczone z okre¬ slonymi wejsciami elementu kombinacyjnego ozte- rowejsciowego typu LUB, wyjscie elementu kom¬ binacyjnego czterowejsciowego typu LUB pola¬ czone z pierwszym wejsciem piatego elementu kom¬ binacyjnego dwuwejsciowego typu I, drugie wejs¬ cie piatego elementu kombinacyjnego dwuwejs¬ ciowego typu I polaczone ze zródlem czestotliwosci mierzonej, wyjscie piatego elementu kombinacyj¬ nego dwuwejsciowego typu I polaczone z wejsciem licznika impulsów, znamienny tym, ze pierwsze wyjscie licznika (9) impulsów jest polaczone z pierwszym wejsciem szóstego elementu kombinacyj¬ nego dwuwejsciowego (18) typu I, drugie wyjscie licznika (9) impulsów jest polaczone z drugim wejs¬ ciem szóstego elementu kombinacyjnego dwuwejs¬ ciowego (18) typu I, wyjscie szóstego elementu kom¬ binacyjnego dwuwejsciowego (18) typu I jest pola¬ czone z wejsciem (C) synchronizacji rejestru prze¬ suwnego (22), pierwsze wyjscie (a) rejestru prze¬ suwnego (22) jest polaczone z drugim wejsciem czwartego elementu kombinacyjnego dwuwejscio¬ wego (4) typu I, drugie wyjscie (b) rejestru prze¬ suwnego (22) jest polaczone z drugim wejsciem trzeciego elementu kombinacyjnego dwuwejscio¬ wego (4) typu I, drugie wyjscie (b) rejestru prze¬ suwnego (22) jest polaczone z drugim wejsciem drugiego elementu kombinacyjnego dwuwejsciowe¬ go (2) typu I, czwarte wyjscie (d) rejestru prze¬ suwnego (22) jest polaczone z drugim wejsciem pierwszego elementu kombinacyjnego dwuwejscio¬ wego (1) typu I, piate wyjscie (e) rejestru prze¬ suwnego (22) jest polaczone z pierwszym wejsciem elementu kombinacyjnego trzywejsciowego (25) ty¬ pu I, szóste wyjscie (f) rejestru przesuwnego (22) jest polaczone z drugim wejsciem elementu kom¬ binacyjnego trzywejsciowego (25) typu I, siódme wyjscie (g) rejestru przesuwnego (22) jest pola¬ czone z trzecim wejsciem elementu kombinacyj¬ nego trzywejsciowego (25) typu I, wyjscie ele¬ mentu kombinacyjnego trzywejsciowego (25) typu I jest polaczone z pierwszym wyjsciem (a) rejestru przesuwnego (22), a wejscie zerujace rejestru prze¬ suwnego (22) jest polaczone ze zródlem sygnalu zerujacego (ZEROWANIE). 2. Uklad wedlug zastrz. 1, znamienny tym, ze rejestr przesuwny (22) jest utworzony z trzech przerzutników (19, 20, 21) typu D, przy czym wejscia (C) synchronizacji tych przerzutników (19, 20, 21) typu D sa polaczone razem i stanowia wejscie (C) synchronizacji rejestru przesuwnego (22), wejscia zerujace tych przerzutników (19, 20, 21) typu D sa polaczone razem i stanowia wejscie zerujace rejestru przesuwnego (22), wejscie przy¬ gotowujace (D) pierwszego przerzutnika (19) typu I) jest pierwszym wyjsciem (a) rejestru przesuw¬ nego (22), wyjscie proste (Q) pierwszego przerzut¬ nika (19) typu D jest polaczone z wejsciem przy¬ gotowujacym (D) drugiego przerzutnika (20) typu D i stanowi drugie wyjscie (b) rejestru przesuw¬ nego (22), wyjscie proste (Q) drugiego przerzut¬ nika (20) typu D jest polaczone z wejsciem przy¬ gotowujacym (D) trzeciego przerzutnika (21) typu D i stanowi trzecie wyjscie (c) rejestru przesuw¬ nego (22), wyjscie proste (Q) trzeciego przerzutni¬ ka (21) typu D jest czwartym wyjsciem (d) re¬ jestru przesuwnego (22), wyjscie zanegowane (Q) pierwszego przerzutnika (19) typu D jest piatym wyjsciem (e) rejestru przesuwnego (22), wyjscie zanegowane (Q) drugiego przerzutnika (20) typu D jest szóstym wyjsciem (f) rejestru przesuwnego (22), a wyjscie zanegowane (Q) trzeciego przerzut¬ nika (21) typu D jest siódmym wyjsciem (g) re¬ jestru przesuwnego (22). 3. Uklad wedlug zastrz. 1, znamienny tym, ze licznik (9) impulsów jest utworzony z pieciu de¬ kad (10, 11, 12, 13, 14) systemu dziesietnego i jed¬ nej dekady (15) systemu binarnego polaczonych szeregowo, przy czym wejscie- pierwszej dekady (10) systemu dziesietnego jest wejsciem licznika (9) impulsów, drugie wyjscie dekady (15) systemu binarnego jest pierwszym wyjsciem licznika (9) impulsów, a czwarte wyjscie dekady (15) systemu binarnego jest drugim wyjsciem licznika (9) im¬ pulsów. 10 15 20 W 30 35 40 45 50 55116 201 im iOm lOOm te 9 9 9 9 PL

Claims (3)

  1. Zastrzezenia patentowe 1. Uklad automatycznego wyboru czasu bram¬ kowania w szczególnosci w generatorze sygnalo¬ wym o odczycie cyfrowym majacy pierwsze wejs¬ cie pierwszego elementu kombinacyjnego dwuwejs- ciowego typu I polaczone ze zródlem pierwszego czasu wzorcowego, pierwsze wejscie drugiego ele¬ mentu kombinacyjnego dwuwejsciowego typu I po¬ laczone ze zródlem drugiego czasu wzorcowego, pierwsze wejscie trzeciego elementu kombinacyj¬ nego dwuwejsciowego typu I polaczone ze zródlem trzeciego czasu wzorcowego, pierwsze wejscie czwartego elementu kombinacyjnego dwuwejscio¬ wego typu I polaczone ze zródlem czwartego czasu wzorcowego, wyjscia tych elementów kombinacyj¬ nych dwuwejsciowych typu I polaczone z okre¬ slonymi wejsciami elementu kombinacyjnego ozte- rowejsciowego typu LUB, wyjscie elementu kom¬ binacyjnego czterowejsciowego typu LUB pola¬ czone z pierwszym wejsciem piatego elementu kom¬ binacyjnego dwuwejsciowego typu I, drugie wejs¬ cie piatego elementu kombinacyjnego dwuwejs¬ ciowego typu I polaczone ze zródlem czestotliwosci mierzonej, wyjscie piatego elementu kombinacyj¬ nego dwuwejsciowego typu I polaczone z wejsciem licznika impulsów, znamienny tym, ze pierwsze wyjscie licznika (9) impulsów jest polaczone z pierwszym wejsciem szóstego elementu kombinacyj¬ nego dwuwejsciowego (18) typu I, drugie wyjscie licznika (9) impulsów jest polaczone z drugim wejs¬ ciem szóstego elementu kombinacyjnego dwuwejs¬ ciowego (18) typu I, wyjscie szóstego elementu kom¬ binacyjnego dwuwejsciowego (18) typu I jest pola¬ czone z wejsciem (C) synchronizacji rejestru prze¬ suwnego (22), pierwsze wyjscie (a) rejestru prze¬ suwnego (22) jest polaczone z drugim wejsciem czwartego elementu kombinacyjnego dwuwejscio¬ wego (4) typu I, drugie wyjscie (b) rejestru prze¬ suwnego (22) jest polaczone z drugim wejsciem trzeciego elementu kombinacyjnego dwuwejscio¬ wego (4) typu I, drugie wyjscie (b) rejestru prze¬ suwnego (22) jest polaczone z drugim wejsciem drugiego elementu kombinacyjnego dwuwejsciowe¬ go (2) typu I, czwarte wyjscie (d) rejestru prze¬ suwnego (22) jest polaczone z drugim wejsciem pierwszego elementu kombinacyjnego dwuwejscio¬ wego (1) typu I, piate wyjscie (e) rejestru prze¬ suwnego (22) jest polaczone z pierwszym wejsciem elementu kombinacyjnego trzywejsciowego (25) ty¬ pu I, szóste wyjscie (f) rejestru przesuwnego (22) jest polaczone z drugim wejsciem elementu kom¬ binacyjnego trzywejsciowego (25) typu I, siódme wyjscie (g) rejestru przesuwnego (22) jest pola¬ czone z trzecim wejsciem elementu kombinacyj¬ nego trzywejsciowego (25) typu I, wyjscie ele¬ mentu kombinacyjnego trzywejsciowego (25) typu I jest polaczone z pierwszym wyjsciem (a) rejestru przesuwnego (22), a wejscie zerujace rejestru prze¬ suwnego (22) jest polaczone ze zródlem sygnalu zerujacego (ZEROWANIE).
  2. 2. Uklad wedlug zastrz. 1, znamienny tym, ze rejestr przesuwny (22) jest utworzony z trzech przerzutników (19, 20, 21) typu D, przy czym wejscia (C) synchronizacji tych przerzutników (19, 20, 21) typu D sa polaczone razem i stanowia wejscie (C) synchronizacji rejestru przesuwnego (22), wejscia zerujace tych przerzutników (19, 20, 21) typu D sa polaczone razem i stanowia wejscie zerujace rejestru przesuwnego (22), wejscie przy¬ gotowujace (D) pierwszego przerzutnika (19) typu I) jest pierwszym wyjsciem (a) rejestru przesuw¬ nego (22), wyjscie proste (Q) pierwszego przerzut¬ nika (19) typu D jest polaczone z wejsciem przy¬ gotowujacym (D) drugiego przerzutnika (20) typu D i stanowi drugie wyjscie (b) rejestru przesuw¬ nego (22), wyjscie proste (Q) drugiego przerzut¬ nika (20) typu D jest polaczone z wejsciem przy¬ gotowujacym (D) trzeciego przerzutnika (21) typu D i stanowi trzecie wyjscie (c) rejestru przesuw¬ nego (22), wyjscie proste (Q) trzeciego przerzutni¬ ka (21) typu D jest czwartym wyjsciem (d) re¬ jestru przesuwnego (22), wyjscie zanegowane (Q) pierwszego przerzutnika (19) typu D jest piatym wyjsciem (e) rejestru przesuwnego (22), wyjscie zanegowane (Q) drugiego przerzutnika (20) typu D jest szóstym wyjsciem (f) rejestru przesuwnego (22), a wyjscie zanegowane (Q) trzeciego przerzut¬ nika (21) typu D jest siódmym wyjsciem (g) re¬ jestru przesuwnego (22).
  3. 3. Uklad wedlug zastrz. 1, znamienny tym, ze licznik (9) impulsów jest utworzony z pieciu de¬ kad (10, 11, 12, 13, 14) systemu dziesietnego i jed¬ nej dekady (15) systemu binarnego polaczonych szeregowo, przy czym wejscie- pierwszej dekady (10) systemu dziesietnego jest wejsciem licznika (9) impulsów, drugie wyjscie dekady (15) systemu binarnego jest pierwszym wyjsciem licznika (9) impulsów, a czwarte wyjscie dekady (15) systemu binarnego jest drugim wyjsciem licznika (9) im¬ pulsów. 10 15 20 W 30 35 40 45 50 55116 201 im iOm lOOm te 9 9 9 9 PL
PL20049177A 1977-08-26 1977-08-26 System for automatic selection of gating time particularly in signal generator with digital display PL116201B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL20049177A PL116201B1 (en) 1977-08-26 1977-08-26 System for automatic selection of gating time particularly in signal generator with digital display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL20049177A PL116201B1 (en) 1977-08-26 1977-08-26 System for automatic selection of gating time particularly in signal generator with digital display

Publications (2)

Publication Number Publication Date
PL200491A1 PL200491A1 (pl) 1979-03-12
PL116201B1 true PL116201B1 (en) 1981-05-30

Family

ID=19984283

Family Applications (1)

Application Number Title Priority Date Filing Date
PL20049177A PL116201B1 (en) 1977-08-26 1977-08-26 System for automatic selection of gating time particularly in signal generator with digital display

Country Status (1)

Country Link
PL (1) PL116201B1 (pl)

Also Published As

Publication number Publication date
PL200491A1 (pl) 1979-03-12

Similar Documents

Publication Publication Date Title
RU93028254A (ru) Реле частоты или фазы
US3335404A (en) Continuous monitor and binary chain code transmitter and receiver system
CA1208816A (en) Synchronous clock pulse generator for digital-signal- multiplexers
PL116201B1 (en) System for automatic selection of gating time particularly in signal generator with digital display
US4106012A (en) Monitoring identified electrical switch contacts
SU1117674A1 (ru) Устройство дл многоточечного контрол
SU1368902A1 (ru) Устройство дл контрол состо ни объектов
PL91032B1 (pl)
SU940162A1 (ru) Устройство дл контрол схем сравнени
SU1674132A1 (ru) Устройство дл контрол логических блоков
SU1231504A1 (ru) Устройство дл контрол логических блоков
SU736138A1 (ru) Устройство дл индикации
SU746924A1 (ru) Коммутатор
SU859817A2 (ru) Устройство дл индикации линейных перемещений
SU1336095A1 (ru) Устройство дл цифровой индикации
SU1354407A1 (ru) Селектор импульсов по длительности
SU834830A1 (ru) Генератор пр моугольных импульсов
SU1148009A1 (ru) Устройство дл контрол цифровых блоков
SU951311A1 (ru) Устройство дл анализа состо ний логических схем
SU726532A1 (ru) Трехканальное мажоритарно-резервированное устройство
DE2414448C2 (de) Funktionsfehlersichere Einrichtung für an einer Versorgungsspannung liegende Schaltnetze
SU1130880A1 (ru) Устройство дл контрол электрического монтажа
SU711575A2 (ru) Устройство выдачи текущего кода временного интервала
SU805497A1 (ru) Устройство контрол телеметрическихСуММиРующиХ СчЕТчиКОВ
SU729850A1 (ru) Устройство дл проверки счетчиков