PL106263B1 - Uklad zaplonowy do sterowania wzmacniaczy tyrystorowych zwlaszcza wielofazowych - Google Patents
Uklad zaplonowy do sterowania wzmacniaczy tyrystorowych zwlaszcza wielofazowych Download PDFInfo
- Publication number
- PL106263B1 PL106263B1 PL18936476A PL18936476A PL106263B1 PL 106263 B1 PL106263 B1 PL 106263B1 PL 18936476 A PL18936476 A PL 18936476A PL 18936476 A PL18936476 A PL 18936476A PL 106263 B1 PL106263 B1 PL 106263B1
- Authority
- PL
- Poland
- Prior art keywords
- transistor
- resistor
- comparator
- voltage
- zener diode
- Prior art date
Links
- 239000003990 capacitor Substances 0.000 claims description 17
- 238000004804 winding Methods 0.000 claims 2
- 230000003321 amplification Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 claims 1
- 238000003199 nucleic acid amplification method Methods 0.000 claims 1
- 230000001360 synchronised effect Effects 0.000 description 4
- 238000010276 construction Methods 0.000 description 2
- 230000003247 decreasing effect Effects 0.000 description 2
- 230000001105 regulatory effect Effects 0.000 description 2
- 230000001276 controlling effect Effects 0.000 description 1
- 239000006185 dispersion Substances 0.000 description 1
- 239000012530 fluid Substances 0.000 description 1
- 239000003999 initiator Substances 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 239000011148 porous material Substances 0.000 description 1
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 1
Landscapes
- Ignition Installations For Internal Combustion Engines (AREA)
Description
Przedmiotem wynalazku jest uklad zaplonowy
-do sterowania wzmacniaczy tyrystorowych zwlasz¬
cza wielofazowych.
Znane uklady zaplonowe wykonane sa w opar¬
ciu o dwa podstawowe czlony, którymi sa kompa¬
rator napiecia i synchronizowany generator na¬
piecia liniowego. W komparatorze nastepuje po¬
równanie napiecia liniowego z napieciem steruja¬
cym. Zrównanie sie tych napiec 'powoduje wysla¬
nie sygnalu zaplonowego na bramke tyrystora. W
ukladach wielofazowych wymaga sie, aby katy
zaplonu byly równe we wszystkich fazach w ca¬
lym zakresie sterowania. W prostych ukladach za¬
plonowych spelnienie powyzszego wymagania jest
trudne ze wzgledu na niedokladnosc komparacji
napiac oraz rozrzut przebiegów napiecia liniowe¬
go w ukladach, sterowania poszczególnych tyry¬
storów. Dokladne uklady zaplonowe odznaczaja
sie skomplikowana konstrukcja.
Celem wynalazku jest uproszczenie ukladu za¬
plonowego, zwiekszenie dokladnosci oraz latwo¬
sci nastawy charakterystyki sterowania wzmac¬
niaczy tyrystorowych. *
Cel ten oisiaginieto w ukladizie wedlug wynalaz¬
ku, którego istota polega na tym, ze inicjujacy * 25
impulsy zaplonowe komparator, najkorzystniej w
postaci elementu scalonego, ma jedno wejscie pod¬
laczone do zródla napiecia sterujacego a drugie
wejscie komparatora jest polaczone z wyjsciem
generatora napiecia liniowo malejacego, skladaja- 30
cego sie z kondensatora, ukladu ladowania i ukla¬
du liniowego rozladowania kondensatora. Wcho-
. dzacy w sklad generatora kondensator ma jeden
biegun polaczony z ujemnym biegunem zródla za¬
silania ukladu, a drugi biegun kondensatora jest
polaczony poprzez rezystor z odwracajacym wej¬
sciem komparatora, oraz z dodatnim biegunem
Zródla nasilania poprzez uklad ladowania, w ob¬
wodzie którego jest tranzystor sterowany ograni¬
czanym przez diode Zenera napieciem synchroni¬
zacji. Ponadto ten biegun kondensatora jest po¬
laczony z ujemnym biegunem zródla zasilania
poprzez uklad liniowego rozladowania, który sta¬
nowi zródlo pradowe, zawierajace tranzystor z .re¬
gulacyjnym rezystorem w obwodzie emitera, przy
czym baza tego tranzystora jest podlaczona do re-
zystorowo-diodowego dzielnika napiecia zasilaja¬
cego.
Dokladnosc przedstawionego ukladu wynika z
zastosowania zródla pradowego do liniowego roz¬
ladowania kondensatora oraz komparatora zbudo¬
wanego na elemencie scalonym odznaczajacym sie
duza opornoscia wejsciowa, dokladnoscia porów¬
nywania oraz odpornoscia na zmiany temperatur
i napiec zasilajacych. Latwosc nastawy charakte¬
rystyki sterowania ukladu wielofazowego wynika
z zastosowania wspólnego zródla napiecia do la¬
dowania kondensatorów w ukladach zaplonowych
poszczególnych tyrystorów. Nastawy tej charakte¬
rystyki dokonuje sie przy pomocy rezystora umie-
106 263106 263
8 4
Napiecie to jest porównywane z napieciem steru¬
jacym podawanym poprzez rezystor 17 na wej¬
scie nieodwracajace komparatora 1. Przy zrów-
Nnaniu sie tych napiec na wejsciu komparatora lr
nastepuje skok napiecia, który daje poczatek im¬
pulsowi zaplonowemu, uformowanemu i wzmoc¬
nionemu w ukladzie 18.
Uklad zaplonowy przeznaczony do sterowania
wielofazowych wzmacniaczy tyrystorowych skla-
da sie z odpowiedniej liczby opisanych ukladów
synchronizowanych napieciami zasilajacymi tyry¬
story.
Przedstawiony uklad zaplonowy charakteryzuje
sie prosta budowa, duza dokladnoscia i latwoscia
nastawiania charakterystyk sterowania wzmac¬
niaczy tyrystorowych.
o przebiegu zblizonym do prosto¬
katnego. Napiecie to powoduje nasycenie tranzy¬
stora 4, poprzez który nastepuje ladowanie kon¬
densatora 3 do napiecia diody Zenera 6.
W czasie trwania dodatniego pólokresu napiecia
synchronizujacego tranzystor 4 jest zatkany i na¬
stepuje liniowe rozladowanie kondensatora 3 po¬
przez tranzystor 5. Wartosc pradu rozladowania
kondensatora 3 jest stala i zalezna jedynie od na¬
stawy rezystora 11. Liniowo malejace napiecie
na kondensatorze 3 jest podawane. poprzez rezy¬
stor 2 nay wejscie odwracajace komparatora 1.
Uklad zaplonowy do sterowania wzmacniacza
tyrystorowych, zwlaszcza wielofazowych, zawiera¬
jacy komparator, najkorzystniej w postaci elemen¬
tu scalonego, oraz synchronizowany generator na¬
piecia liniowego, znamienny tym, ze jedno, nie¬
odwracajace, wejscie komparatora (1) jest podla¬
czone do zródla napiecia sterujacego, zas drugie,
odwracajace, wejscie komparatora (1) jest pola¬
czone z wyjsciem generatora napiecia liniowo ma¬
lejacego, zawierajacego kondensator (3), uklad la¬
dowania i uklad liniowego rozladowania, przy
czym jeden biegun kondensatora (3) jest polaczo¬
ny z ujemnym biegunem (—) zródla zasilania a
drugi biegun kondensatora (3), jest polaczony po¬
przez rezystor (2) z odwracajacym wejsciem kom¬
paratora (1) oraz z dodatnim biegunem (+) zródla
zasilania poprzez uklad ladowania, który stanowia,
tranzystor (4) sterowany ograniczanym przez dio¬
de Zenera (7) napieciem synchronizacji, a po¬
nadto ten biegun kondensatora (3), jest polaczo¬
ny z ujemnym biegunem (—) zródla zasilania po¬
przez uklad liniowego rozladowania w postaci
zródla pradowego, zawierajacego tranzystor (5) z
regulacyjnym rezystorem (11) w obwodzie emite¬
ra i z baza podlaczona do rezystorowo-diodowego
(15, 12, 13) dzielnika napiecia zasilajacego.
3516
U
11
13
±12
31
J= J
17
1
8 10
16
-W
iS
r
i
Claims (1)
1. Zastrzezenie patentowe szczonego w ukladzie liniowego rozladowania kondensatora.. Schemat elektryczny ukladu wedlug wynalazku jest przykladowo przedstawiony na rysunku. Wej¬ scie odwracajace komparatora 1, wykonanego na elemencie scalonym, jest polaczone poprzez rezy¬ stor 2 z kondensatorem 3, kolektorem tranzystora 4 typu p-m-p i kolektorem tranzystora 5 typu n-ipnn. Emiter tranzystora 4 jest polaczony z katoda dioT dy Zenera 6, katoda diody Zenera 7 i punktem srodkowym uzwojenia wtórnego transformatora synchronizacji 8. Baza tranzystora 4 jest pola¬ czona poprzez rezystor 9 z anoda diody Zenera 7 oraz poprzez rezystor 10 z uzwojeniem wtórnym transformatora synchronizacji 8. Do ujemnego bie¬ guna napiecia zasilajacego jest przylaczona masa komparatora 1, kondensator 3, anoda diody Ze¬ nera 6 poprzez rezystor 11 emiter tranzystora 5 oraz poprzez szeregowo polaczone diody 12 i 13 oraz baze tranzystora 5. Do dodatniego bieguna napie¬ cia zasilajacego jest przylaczony poprzez rezystor 14 emiter tranzystora 5, poprzez rezystor 15 baza tranzystora 5, poprzez rezystor 16 emiter tranzy¬ stora 4 oraz zacisk zasilania komparatora 1. Nie_ odwracajace wejscie komparatora'!, jest polaczo¬ ne poprzez rezystor 17 i zacisk 19 z dodatnim biegunem zródla napiecia sterujacego. Wyjscie komparatora 1 jest polaczone-z wejsciem ukladu formowania i wzmacniania impulsów zaplono¬ wych 18. W czasie trwania ujemnego pólokresu napiecia synchronizujacego na diodzie Zenera 7 pojawia sie napiecie*
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL18936476A PL106263B1 (pl) | 1976-05-05 | 1976-05-05 | Uklad zaplonowy do sterowania wzmacniaczy tyrystorowych zwlaszcza wielofazowych |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL18936476A PL106263B1 (pl) | 1976-05-05 | 1976-05-05 | Uklad zaplonowy do sterowania wzmacniaczy tyrystorowych zwlaszcza wielofazowych |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| PL106263B1 true PL106263B1 (pl) | 1979-12-31 |
Family
ID=19976740
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PL18936476A PL106263B1 (pl) | 1976-05-05 | 1976-05-05 | Uklad zaplonowy do sterowania wzmacniaczy tyrystorowych zwlaszcza wielofazowych |
Country Status (1)
| Country | Link |
|---|---|
| PL (1) | PL106263B1 (pl) |
-
1976
- 1976-05-05 PL PL18936476A patent/PL106263B1/pl unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN103683869A (zh) | 开关电源控制电路、开关电源及其控制方法 | |
| EP0547916A2 (en) | A voltage regulator control circuit | |
| EP3944498A1 (en) | Phase-tracked pulse generation circuit and power supply device | |
| US3114098A (en) | Self-regulating direct current power supply | |
| US3114114A (en) | Voltage controlled ramp and pulse generator | |
| US2954532A (en) | Saturable reactor timed multivibrator | |
| JPH0196566A (ja) | 絶縁アナログ電圧感知回路 | |
| PL106263B1 (pl) | Uklad zaplonowy do sterowania wzmacniaczy tyrystorowych zwlaszcza wielofazowych | |
| CN214311488U (zh) | 一种恒流源 | |
| USRE41791E1 (en) | Pulse generator provided with a duty-factor limiting function | |
| US3571617A (en) | Externally controlled sawtooth generator with variable pulse duration and constant amplitude | |
| US2809326A (en) | Electron beam deflection circuits | |
| US3351843A (en) | Electrical apparatus | |
| JPS58500532A (ja) | 可変パーセント電流制限時間を有する点火装置 | |
| US3427471A (en) | Phase angle detector | |
| US3281715A (en) | Linear voltage controlled variable frequency multivibrator | |
| US3510686A (en) | Controlled rectifier firing circuit | |
| Cai et al. | An adaptive slope compensation circuit for peak current mode of buck switching power supply | |
| JPS59139088A (ja) | 帰線パルス発生タイミング制御回路 | |
| CN113852278B (zh) | 一种宽范围输出的精准电压调节电路 | |
| SU1628204A1 (ru) | Интегрирующий аналого-цифровой преобразователь | |
| US3192465A (en) | Square wave generator | |
| SU1352600A1 (ru) | Одноканальное устройство дл управлени вентильным преобразователем | |
| SU951592A1 (ru) | Стабилизированный понижающий преобразователь посто нного напр жени | |
| US3487236A (en) | Time delay control circuit |