NO311995B1 - Smartkortmeldingsoverföring uten intervenering av mikroprosessor - Google Patents
Smartkortmeldingsoverföring uten intervenering av mikroprosessor Download PDFInfo
- Publication number
- NO311995B1 NO311995B1 NO19965331A NO965331A NO311995B1 NO 311995 B1 NO311995 B1 NO 311995B1 NO 19965331 A NO19965331 A NO 19965331A NO 965331 A NO965331 A NO 965331A NO 311995 B1 NO311995 B1 NO 311995B1
- Authority
- NO
- Norway
- Prior art keywords
- data
- smart card
- transfer
- controller
- sci
- Prior art date
Links
- 238000012546 transfer Methods 0.000 title abstract description 44
- 238000012545 processing Methods 0.000 claims abstract description 31
- 238000001914 filtration Methods 0.000 claims description 6
- 238000000034 method Methods 0.000 description 23
- 230000005540 biological transmission Effects 0.000 description 5
- 238000004891 communication Methods 0.000 description 4
- 238000010586 diagram Methods 0.000 description 4
- 230000006870 function Effects 0.000 description 4
- 230000008569 process Effects 0.000 description 4
- 230000004044 response Effects 0.000 description 4
- 230000009471 action Effects 0.000 description 1
- 230000004913 activation Effects 0.000 description 1
- 238000004458 analytical method Methods 0.000 description 1
- 230000009849 deactivation Effects 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000008520 organization Effects 0.000 description 1
- 238000003672 processing method Methods 0.000 description 1
- 230000000284 resting effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4204—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
- G06F13/4221—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus
- G06F13/4226—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus with asynchronous protocol
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Communication Control (AREA)
- Credit Cards Or The Like (AREA)
- Information Transfer Systems (AREA)
- Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
- Bus Control (AREA)
Abstract
Signalbehandlingssystem innbefattende en systemstyreprosessor (130), et integrert kretskort (180), eller smartkort for tilgangsstyerbehandling, systemlager (110), og en smartkortgrensesnittkrets (140) innbefattende en direkte lagergrensesnittkrets (100) for å tilveiebringe en direktelagergrensesnittkrets (100) for å tilveiebringe høyhastighets-aksess til systemlageret (110). Dataoverføringer mellom smartkortet (108) og systemlageret (110) foregår via smartkortgrensesnittkretsen (140) og den direkte Iageraksessgrensesnittkretsen (160). Systemstyreren (130) initialiserer smartkortgrensesnittkretsen (140) før en overføring, og etter at en overføring er fullført blir overført data lagret i systemlageret (110). Behandlingen av systemstyreren (160) er ikke nødvendig i løpet av overføringen for å fullføre overføringen. Smartkortgrensesnittkretsen (140) filtrerer også overført datastrøm ved å kontrollere og generere paritetsbiter etter behov og fjerning av smartkortrelatert styredata fra dataen som er lagret i lageret.
Description
Foreliggende oppfinnelse angår aksesstyresystemer innbefattende en integrert krets ((IC)-kort, eller såkalt smartkort, for begrensning av tilgang til informasjon i signal-behandlingsanvendelser.
Signalbehandlingssystemer kan innbefatte aksesstyresystemer som begrenser tilgang til informasjon i visse signaler. Betalings-TV-systemer kan f.eks. innbefatte aksesstyre-undersystemer som begrenser tilgangen til bestemte programmer eller kanaler. Kun brukere som er berettiget (f.eks. betalt en avgift) gis tillatelse til å se på programmene. En metode for å begrense tilgangen er å modifisere signalet ved f.eks. scrambling eller kryptering av signalet. Scrambling innebærer typisk modifisering av formen på signalet ved å anvende slike metoder som f.eks. fjerning av synkroniseringspulser. Kryptering innebærer modifisering av en datakomponent innbefattende et signal ifølge en bestemt kryptografialgoritme. Kun personer som er berettiget til å få tilgang er gitt nøkkelen, som er nødvendig for å descramble eller dekryptere signalet.
Tilgangsstyrte systemer kan innbefatte et integrert kretskort eller et smartkort. Et smartkort er et plastkort med størrelse som et kredittkort som har en signalbehandlings-IC innleiret i plast. Et smartkort føres inn i en kortleser som kobler signaler til og fra den integrerte kretsen i kortet. Den internasjonale standardorganisasjonens (ISO) standard 7816 har etablert spesifikasjoner for et IC-kortgrensesnitt. ISO 7816-2 spesifiserer at det elektriske grensesnittet til kortet skal være via åtte kontakter anbrakt på kortflaten. I tillegg til strømforsyning og jordforsyningsterminaler innbefatter grensesnittet et serielt inngangs-utgangs (I/O) datasignal for kommunisering av data mellom smartkortet og signalbehandlingssystemet eksternt til smartkortet.
Et signalbehandlingssystem innbefatter typisk en systemstyrer slik som en mikroprosessor for å styre forskjellige signalbehandlingsfunksjoner i systemet. ICen i et smartkort innbefatter en sikkerhetsstyrer for å utføre forskjellige sikkerhetsstyre-funksjoner, slik som generering av en nøkkel for descrambling av en scramblet datakomponent til signalet. Både styresystemet og sikkerhetsstyreren behandler data lagret i systemlageret. Data blir kommunisert mellom sikkerhetsstyreren og systemlageret via systemstyreren. En dataoverføring mellom systemstyreren og sikkerhetsstyreren innbefatter meldingsdata, f.eks. nøkkelinformasjon, og styredata, slik som en parameter som spesifiserer antall byter av meldingsdata innbefattet i en bestemt dataoverføring.
Dataoverføring mellom systemlageret og sikkerhetsstyreren innebærer at systemstyreren aksesserer systemlageret, data overføres mellom systemstyrer og en smartkortgrensesnittkrets (SCI) innbefattet i systemet, og data overføres mellom SCI og sikkerhetsstyreren via den serielle grensesnitterminalen til smartkortet. Aksessering av data i systemlageret via systemstyreren er en relativt langsom prosess som begrenser tilgjengeligheten for systemstyreren og systemlageret for andre oppgaver. Alle data innbefattet i smartkortmeldingen er dessuten lagret i systemlageret, dvs. både smart-kortstyredata og meldingsdata.
Foreliggende oppfinnelse har til formål å unngå ovenfor beskrevne problem og finne en løsning på dette problemet.
Foreliggende oppfinnelse tilveiebringer en signalbehandlingsanordning kjennetegnet ved de trekk som fremgår av det vedfølgende, selvstendige patentkrav 1. Ytterligere fordelaktige trekk ved oppfinnelsens signalbehandlingsanordning fremgår av de ved-følgende uselvstendige patentkravene 2 og 3.
Et signalbehandlingssystem konstruert i samsvar med foreliggende oppfinnelses prinsipper innbefatter en første styrer for styring av en signalbehandlingsfunksjon i en signalbehandlingskanal, et lager og en grensesnittanordning for overføring av data mellom lageret og en andre styrer innbefattet i det integrerte kretskortet eksternt til systemet via en signalbane innbefattende grensesnittanordningen og ikke innbefattende den første styreren. Grensesnittanordningen behandler overført data for å fjerne en styredel av overførte data.
I det påfølgende skal oppfinnelsen beskrives nærmere med henvisning til tegningene, hvor: Fig. 1 viser et blokkdiagram for en del av et signalbehandlingssystem ifølge
foreliggende oppfinnelse.
Fig. 2 viser et blokkdiagram av en utførelsesform av anordningen vist på fig. 1.
Fig. 3 A og 3B viser signalbølgeformer for forståelsen av virkemåten til systemet vist på
fig. 1 og 2.
Fig. 1 viser i blokkdiagram en del av et signalbehandlingssystem innbefattende et direkte kringkastingssatelitt-videosignalbehandlingssystem. Et eksempel på et slikt system er DSS^<M> (Direct Satellite System) utviklet av Thomson Consumer Electronics, Inc., Indianapolis, Indiana. Fig. 1 viser et system innbefattende en systemstyrer med en mikrodatamaskin 130, et systemlager innbefattende SRAM 110, og en del av en "transport"-integrert krets (TIC) 100 med prikkede linjer. TIC 100 behandler et inngangsdatasignal "Data-In" som representerer informasjon innbefattet i et TV-signal, f.eks. videobilleddata. TV-signalet blir avstemt av en tuner (ikke vist på fig. 1).
Signalet Data-In innbefatter pakket data, dvs. data anordnet i pakker på multippelbyter med data. Hver pakke har en "header"-del som definerer innholdet til ikke-header, eller betalingsdelen til pakken. Headeren kan f.eks. indikere at pakken innbefatter videodata for programmering på kanal 5. På fig. 1 dekoderer header-dekoderen 122 til TIC 100 header-data for å bestemme hvorledes pakken med betalingsinformasjon er behandlet. Betalingsinformasjonsdata kan f.eks. være lagret i RAM 110 som det følgende. Header-dekoderen 122 dekoderer header og sender et signal til direktelagertilgangsstyreren (DMAC) 120 som anmoder om en datalagringsoperasjon. DMAC 120 reagerer ved å styre multiplekseren (MUX)l 18, og RAM-datastyreren 114 kobler signaldata inn til datainngangen til RAM 110. DMAC 120 gir også adresseinngangssignal til RAM 110 viaMUX 116.
En annen funksjon til TIC 100 er å tilveiebringe et grensesnitt mellom systemet og et smartkort (eller integrert kretskort) slik som et smartkort 180 på fig. 1. Smartkortet 180 gir mulighet for aksesstyrestyring av relatert databehandling. Smartkortgrensesnittet TIC 100 formaterer kommunikasjoner mellom systemet og smartkortet 180 i samsvar med en bestemt smartkort-kommunikasjonsprotokoU. TIC 100 gir f.eks. en full type T=0 asynkron halvduplekskarakteroverføringsprotokoll som definert i ISO-standard 7816-3 §§5 til 8. Hver overføring til eller fra smartkortet innbefatter ett eller flere tegn. Et tegn innbefatter en startbit, 8 databiter og en paritetsbit. Som det vil bli beskrevet nærmere nedenfor innbefatter smartkortetgrensesnittet i TIC 100 smartkortgrensesnitt (SCI) enheten 140 og smartkort-direktelagergrensesnitt (DMAI) enheten 160 på fig. 1.
TIC 100 er forbundet med smartkortet 180 via smartkortleseren 170. Smartkortet 180 er fjernbart montert i kortleseren 170 når kortet brukes. Kortleseren 170 forbinder smartkort-grensesnittsignalene mellom SCI-enheten 140 i TIC 100 og terminalen lokalisert på overflaten til et smartkort 180. Grensesnittsignalene og terminalstedene for smartkortet 180 er spesifisert i OSO Standard 7816-2. En IC montert på smartkortet 180 er koblet med terminalene for å motta grensesnittsignalene.
Operasjonen av TIC 100 styres av en systemstyrer eksternt til TIC 100, som innbefatter en mikroprosessor (uP) 130, og en mikrostyrer (\ iC) 132 internt til TIC 100. Styre-signalene generert av uC 132 styrer MUX 134 og datastyreenheten 136 for å bestemme kilden med datasignaler koblet fra TIC 100 til uP 130. Mulige datakilder innbefatter RAM 110 og programdata slik som statusinformasjon fra SCI 140 med hensyn til status til smartkortgrensesnittet. Brukerdata, f.eks. smartkortgrensesnitt-statusinformasjon overføres til uP 130 via datastyreenheten 154. Styreprosedyren utført av systemstyreren kan innbefatte generering av adresser for RAM 110 via MUX 116.
Styredata for styring av smartkortgrensesnittet blir overført fra uP 130 til SCI 140 via brukerdatabanen innbefattende MUX 152. Mux 152 styres ved brukerstyreenheten 150 for å velge kilden med "ut-gående" (ut fra TIC 100) brukerdata. Andre mulige kilder for ut-gående brukerdata kan bli valgt ved å anvende MUX 152 innbefattende data-irm-signalet via MUX 118 og RAM 110.
Under den ovenfor beskrevne type T=0 smartkort-kommunikasjonsprotokollen blir all dataoverføring mellom smartkortet 180 i systemet initialisert av systemstyreren. uP 130 sender f.eks. en kommando til smartkortet 180 som dirigerer smartkortet 180 til å utføre en bestemt operasjon slik som dekrypteringsnøkkelgenerering. En annen kommando startet av uP 130 dirigerer smartkortet 180 til å overføre statusinformasjon, f.eks. status til løpende operasjon, til systemet. Når statusinformasjonen indikerer at operasjonen er fullført og uP 130 er klar til å motta data av smartkortet 180, utsteder uP 130 en annen kommando som dirigerer smartkortet 180 til å sende resultater av operasjonen, f.eks. dekrypteringsnøkkelen, til TIC 100.
Før begynnelsen av en overføring initialiserer uP 130 styreparametere lagret i lagerkom-mandoregistrene i SCI 140. Kommandoregistrene er adressert og lest eller skrevet av uP 130 via brukeradresse og databusser. SCI 140 innbefatter også lagerstatusregister for lagring av data som representerer statusen til SCI 140. Statusregistrene blir aksessert av systemstyreren på samme måte som kommandoregisteret for å bestemme statusen til smartkortgrensesnittet.
Etter initialiseringen med uP 130 tillater DM AI 160 og SCI 140 en dataoverføring mellom smartkortet 180 og RAM 110 uten intervenering av uP 130 i løpet av over-føringen. I løpet av overføringen av data til smartkortet 180 aksepterer SCI 140 data fra DMAI160, genererer en paritetsbit, og klokker data ut til smartkortet. SCI 140 aksepterer data fra smartkortet 180, utfører en paritetssjekk og tilfører data til DMAI 160. DMAI 160 overfører direkte data til og fra RAM 110. Dataoverføringen mellom DMAI 160 og SCI 140 styres ved hjelp av "handshake"-signaler.
Som vist på fig. 1 innbefatter DMAI 160 en smartkortstyreenhet 161 koblet med to tellerregistere 162 og 164 og koblet med to pekerregistere 166 og 168. Register 162 er et skrivetellerregister som lagrer en telleverdi for antall byter med data skrevet til RAM 110. Telleverdien i registeret 162 blir inkrementert (eller dekrementert) av smartkortstyreenheten 161 når hver byte er skrevet til RAM. Smartkortstyreenheten 161 vurderer også telleverdien for å bestemme når alle bytene har blitt overført. Registret 164 lagrer på lignende måte en telleverdi for antall byter av data lest fra RAM 110, styrt av smartkortstyreenheten 161.1 løpet av smartkortoperasjonen tilfører registrene 166 og 168 skrive- og leseadresser hhv. for RAM 110. Egnede adressepekeregistre er lastet med initialadresseverdi ved begynnelsen av en smartkortoverføring og oppdatering, f.eks. inkrementert eller dekrementert av smartkortstyreenheten 161 når hver byte overføres.
Fig. 2 viser et blokkdiagram av en utførelsesform av SCI 140. På fig. 2 mottar SCI-styreenheten 210 signalet SC-DETECT fra smartkortleseren 170 på fig. 1, som indikerer når smartkortet 180 er satt inn i kortleseren 170. Enheten 210 reagerer på smartkortet 180, som er satt inn ved generering av et avbrudd til uP 130. Dersom uP 130 ikke allerede har klargjort SCI-styreenheten 210 vil den gjøre dette ved dette tidspunktet. Som reaksjon på dette, klargjør enheten 210 smartkort-aktivering/desaktiveirngsenheten 220 for å aktivere smartkortet 180.
Enheten 220 reagerer ved å være klargjort av genereringssignalet SC-VCC-ENABLE for å klargjøre kilden for smartkortforsyningsspenningen VCC, som er innbefattet i kortleseren 170. Etter en forsinkelse, som er tilstrekkelig til å sikre at strømforsyningen er tilført smartkortet 180, bringer enheten 220 smartkortseriell-inngangs-/utgangs (I/O)-forbindelsen til TIC 100 i mottakelsesmodus slik at SCI 140 kan motta seriell data fra smartkortet 180 via serielt I/O-signal SC-IO. Enheten 220 styrer dessuten VPP styreenheten 250 for å frembringe en hviletilstand på styresignalet SC-VPP-SELECT ved utgangen til enheten 250. En spenningskilde i kortleseren 170 styrt av signalet SC-VPP-SELECT tilføres spenningen VPP, en EPROM-programmeringsspenning, til smartkortet 180. Hviletilstanden til signalet SC-VPP-SELECT bevirker at spenningskilden innstiller spenningen VPP til en verdi som sperrer EPROM-programmeringen. Enheten 220 frembringer også smartkort-klokkesignalet SC-CLK til smartkortet 180 og genererer signalet SC-RESET for å tilbakestille smartkortet. Smartkortet 180 reagerer på signalet SC-RESET ved å generere et svar på på tilbakestillings-datasekvensen av signalet SC-10 som spesifisert i ISO standard 7816-3 §6.
Smartkort-datamottakeren 230 er koblet med I/O-koblingen 260 for å motta og bufre serielle data innmatet til TIC 100 fra smartkortet 180, slik som svar-på-tilbakestillings-sekvens. Mottakeren 230 innbefatter et skiftregister som mottar seriell datastrøm og omformer serielle data til dataord egnet for overføring via parallelle databaner innenfor TIC 100 til RAM 110. DMAI 160 og alle lagermappede styreregistre i SCI styreenheten 210 blir initialisert før SCI 140 begynner å motta data fra smartkortet 180. Dataord frembrakt av mottakeren 230 skrives i RAM 110 via DMAI 160, MUX 118 og dataretningsstyreenheten 114. DMAI 160 på fig. 1 er koblet med mottakeren 230 og genererer skriveadresser for RAM 110 ettersom dataen blir mottatt. DMAI 160 vedlikeholder også en telleverdi for antall ord av mottatte data. Når alle data har blitt mottatt av smartkortet 180, dvs. overføringen er fullført, genererer smartkortstyreenheten 210 et avbrudd til uP 130.
Data overført fra RAM 110 i TIC 100 til smartkortet 180 overføres via smartkort-datasender 240, dataretningsstyreenheten 114, MUX 152, anvendelsesdatabussen og SCI-styreren 210. Hvert dataord lest fra RAM 110 blir lastet inn i et skiftregister i enheten 240. Data i skiftregisteret blir skiftet ut av TIC 100 via I/O-koblingen 260 for å frembringe en seriell datastrøm i signalet SC-IO. Datasenderen 240 er koblet med DMAI 160 på fig. 1, som genererer adresser for lesing av data fra RAM 110 og opprettholder en telleverdi over antall dataord overført til smartkortet 180. Styreenheten 210 genererer et avbrudd til uP 130 etter at alle data er blitt overført til smartkortet 180.
Utførelsesformen av SCI 140 vist på fig. 2 understøtter både multibyte- og enkelbyte-overføring i samsvar med typen T=0 protokollen spesifisert i ISO standard 7816-3. Som nevnt ovenfor blir hver dataoverføring, enten det er enkelt- eller multibyter, initialisert av systemstyreren, dvs. uP 130. Et eksempel på operasjon av systemet vist på fig. 1 og 2 i samsvar med type T=0 protokoll er beskrevet nedenfor.
Når uP 130 bestemmer at en overføring skal foregå blir styreregistrene i SCI 140 initialisert av uP 130, som beskrevet ovenfor. SCI 140 genererer en seriell datastrøm innbefattende styre- og meldingsdata som er koblet fra SCI 140 til smartkortet 180 via seriell datasignal SC-IO. Styredata generert av SCI 140 innbefatter en kommando-"header" isart ved begynnelsen av datastrømmen som innbefatter fem suksessive byter med datasignaler betegnet CLA, INS, Pl, P2, P3. Verdien for CLA (den første byten til headeren) definerer en instruksjons-"klasse". INS-byten definerer instruksjonen. Pl, P2 og P3 er parametere , av hvilke Pl og P2 kan være en adresse, og P3 spesifiserer antall databyter som er innbefattet i meldingsdelen til datastrømmen, dvs. antall byter med data som følger headeren.
Etter at fem-byte-headerne er overført av SCI 140, reagerer smartkortet 180 med en prosedyre-byte som definert i §8.2.2 og tabell 9 i ISO standard 7816-3. Verdien for prosedyre-byten betegnet f.eks. "bekreftelse" eller ACK, er sammenlignet med verdien for instruksjonsbyter INS i SCI 140. Dersom ACK er lik INS eller INS+1, blir alle resterende databyter sendt, for derved å tilveiebringe en multi-byte overføringsmulighet. Dersom ACK er lik de logiske komplementene til INS eller INS+1, blir kun neste databyte overført, som derved gis enkeltbyteoverføringsmulighet. For enhver type overføring teller en teller i SCI 140 antall overførte byter og sammenligner telleverdien med antall byter i meldingen som definert av parameteren P3 i headeren. Når alle bytene har blitt overført blir prosedyrebyter SW1 og SW2 sendt av smartkortet 180, som indikerer "slutt på kommando" og overføringen avsluttes. Verdien for prosedyrebytene SW1 og SW2 gir en slutt på meldingsstatusinformasjon, f.eks. "normal slutt" eller "uriktig meldingslengde", som spesifisert i ISO 7816-3 §8.2.2.3.
SCI 140 gir også paritetsbehandling av overførte data som spesifisert i ISO 7816-3 §6.1.3.1 løpet av en multibyte dataoverføring fra smartkortet 180, kontrollerer SCI 140 pariteten til hver byte med mottatt data, og som reaksjon på en paritetsfeil genereres et feilsignal i signal SC-IO i samsvar med §8.2 og fig. 8 i ISO 7816-3. Smartkortet 180 reagerer på feilsignalet ved å sende på nytt den feilaktige byten. Fig. 3A viser en typisk signalbølgeform i signalet SC-IO for både en feilfri tilstand (øvre bølgeform på fig. 3A) og en paritetsfeiltilstand (nedre bølgeform på fig. 3A). Under overføring av data til smartkortet 180 genererer SCI 140 en egnet paritetsbit for hver byte og innfører paritetsbiten i den serielle datastrømmen. Dersom smartkortet 180 detekterer en paritetsfeil i data fra SCI 140 genererer smartkortet 180 et feilsignal på signalet SC-IO, som vist ved den nedre bølgeform på fig. 3 A. SCI 140 reagerer på feilsignalet ved å sende den feilaktige byten på nytt.
Enkeltbytedata og kommandooverføringer foregår på en lignende måte. For en enkelt byte utgående overføring (til smartkortet 180) mottar SCI 140 en databyte fra DMAI 160, genererer en paritetsbit, og overfører tegnet til kortet. For en enkelt byte innkommende overføring (fra smartkortet) mottar SCI 140 et tegn fra kortet, kontrollerer med hensyn til paritetsfeil, og fører databyten til DMAI 160. Tegngjentakelse utføres i tilfelle av overføringsfeil indikert ved generering av et feilsignal av mottakeranordningen. For alle overføringer er overføringshastigheten programmerbar som spesifisert i §6.1.4.4 og tabell 6 til ISO 7816-3.
En kommandooverføring begynner med systemstyreren som innstiller overførings-retningsflagget i SCI kommandoregisteret for å indikere om data skal bli overført til eller fra kortet. Systemet styrer også innstilling av kommandobehandlingsstartflagg som indikerer at neste byte sendt til SCI 140 fra DMAI 160 er første byte til kommando-header. For en utgående overføring, dvs. fra TIC 100 til smartkortet 180, sender SCI 140 hver byte i kommando-header og hver byte med data ettersom hver byte er mottatt fra DMAI 160 inntil P3 byter med data har blitt overført. For en innkommende overføring, dvs. fra smartkortet 180 til TIC 100, mottar SCI 140 egnet antall byter fra kortet og sender hver databyte til DMAI 160 inntil P3 byter har blitt mottatt.
I tillegg til dekodering av ACK og SW1, SW2 prosedyrebyter som beskrevet ovenfor dekoderer SCI 140 også "NULL" (ingen aksjon) prosedyrebyter og bestemmer fra verdien av ACK prosedyrebyter om VPP spenning (spenning for programmering av EPROM i smartkort) er i aktiv- eller hviletilstand. ACK byteverdier og tilsvarende tilstander av VPP er vist i tabell 9 hos ISO standard 7816-3. Som beskrevet ovenfor blir tilstanden til spenningen VPP styrt av signalet SC-VPP-SELECT generert av VPP styreenheten 250 på fig. 2. Signalet SC-VPP-SELECT genereres som reaksjon på informasjon dekodert fra ACK byte.
Kun en del av dataene mottatt fra smartkortet 180 er lagret i RAM 110. SCI 140 "filtrerer" datastrømmen fra smartkortet 180 for å fjerne styreinformasjon slik som visse prosedyrebyter. Nærmere bestemt styrer ACK og NULL prosedyrebyter dataover-føringen mens overføringen foregår. Disse prosedyrebytene er ikke nødvendige etter at overføringen er fullført. SW1 og SW2 prosedyrebytene analyseres etter at overføringen er fullført for å bestemme statusen ved slutten av overføringen, f.eks. om overføringen ble fullført med hell. SW1 og SW2 prosedyrebytene ble således lagret i RAM 110 sammen med meldingsdata for ytterligere analyse av uP 130.
Filteroperasjonen utført av SCI 140 for å fjerne unødvendige styrebyter er vist på fig. 3B. Øvre delen av fig. 3B viser en typisk datastrøm fra smartkortet 180 som innbefatter prosedyrebyter ispredt med databyter. Nedre delen av fig. 3B viser datastrømmen fra smartkortet 180 etter behandling av SCI 140 og DMAI 160 for å frembringe en filtrert datastrøm som er lagret i RAM 110. Prosedyrebyter andre enn SW1 og SW2 fjernes fra datastrømmen ved filtreringsoperasjonen.
Når databyter og SW1 og SW2 prosedyrebyter har blitt overført til DMAI 160 og inn i SRAM 110 genereres et avbrudd for uP 130. Systemstyreren reagerer på avbruddet ved å gjenvinne data fra RAM 110 og behandle dataene som nødvendig. I løpet av inter-vallet mellom begynnelsen av dataoverføringen (SCI 140 kommandoregistrene er initialisert) og ved slutten av dataoverføringen (avbruddsflagg er generert) foregår all
kommunikasjon mellom systemet og smartkortet uten intervenering av systemstyreren.
I tillegg til forbedring av tilgjengeligheten av systemstyreren gir SCI 140 og DMAI 160 også ovenfor beskrevne filtreringstrekk. Ulikt kjente direktelageraksesstrekk forbedrer filtreringsoperasjonen ved hjelp av SCI 140 både effektiviteten med hvilken data er lagret i RAM 110 og integriteten til lagret data. Som beskrevet ovenfor eliminerer operasjonen unødvendige databyter, slik som styredata, fra datastrømmen. Mengden med smartkortdata som må bli lagret i RAM 110 er således redusert. Integriteten til smartkortdata som er lagret i RAM 110 er forbedret ved ovenfor beskrevne paritetsbehandlingsmetode for å detektere feil og ved databyte-gjenoverføringsmetoden for eliminering av feil.
Claims (3)
1.
Signalbehandlingsanordning, karakterisert ved at den innbefatter
en signalbehandlingsanordning (100) for å behandle et inngangssignal (data-inn), en første styrer (130) koblet med datasignalbehandlingsanordningen (100) for å styre signalbehandlingsoperasjonen til signalbehandlingsanordningen (100),
et lager (110) koblet med signalbehandlingsanordningen (100) for lagring av data, og
en grensesnittanordning (140) innbefattet i signalbehandlingsanordningen (100) for kobling av data mellom lageret (110) og en andre styrer innbefattet i en integrert krets i et integrert kretskort (180) via en signalbane i signalbehandlingsanordningen (100) og eksklusivt av den første styreren,
idet grensesnittanordningen (140) utfører en filtreringsoperasjon på data koblet mellom lageret (110) og den andre styreren.
2.
Anordning ifølge krav 1, karakterisert ved
at filtreringsoperasjonen innbefatter innføring av en første datakomponent i data koblet med den andre styreren og fjerning av en andre komponent fra data koblet med lageret (110),
at den første datakomponenten innbefatter en første styreinformasjon for styring av operasjonen til den andre styreren, og
at den andre datakomponenten innbefatter en andre styreinformasjon for styring av operasjonen til grensesnittanordningen (140).
3.
Anordning ifølge krav 1, karakterisert ved at filtreringsoperasjonen innbefatter kontroll av paritet til data som er koblet fra den andre styreren til lageret (110) ved grensesnittanordningen (140) og innføring av en paritetsdatakomponent i data som blir koblet fra lageret (110) til den andre styreren.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US26017094A | 1994-06-15 | 1994-06-15 | |
PCT/US1995/006843 WO1995034863A1 (en) | 1994-06-15 | 1995-05-30 | Smart card message transfer without microprocessor intervention |
Publications (3)
Publication Number | Publication Date |
---|---|
NO965331L NO965331L (no) | 1996-12-12 |
NO965331D0 NO965331D0 (no) | 1996-12-12 |
NO311995B1 true NO311995B1 (no) | 2002-02-25 |
Family
ID=22988069
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
NO19965331A NO311995B1 (no) | 1994-06-15 | 1996-12-12 | Smartkortmeldingsoverföring uten intervenering av mikroprosessor |
Country Status (16)
Country | Link |
---|---|
US (1) | US5787101A (no) |
EP (1) | EP0765501B1 (no) |
JP (1) | JP3578220B2 (no) |
KR (1) | KR100334359B1 (no) |
CN (1) | CN1080905C (no) |
AU (1) | AU684184B2 (no) |
BR (1) | BR9507981A (no) |
CA (1) | CA2191555C (no) |
DE (1) | DE69508082T2 (no) |
DK (1) | DK0765501T3 (no) |
ES (1) | ES2128060T3 (no) |
FI (1) | FI110294B (no) |
MX (1) | MX9606435A (no) |
MY (1) | MY112000A (no) |
NO (1) | NO311995B1 (no) |
WO (1) | WO1995034863A1 (no) |
Families Citing this family (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6519268B1 (en) * | 1996-03-07 | 2003-02-11 | Sony Corporation | Asynchronous data pipe for automatically managing asynchronous data transfers between an application and a bus structure |
DE19845582A1 (de) * | 1998-10-02 | 2000-04-06 | Ibm | Vereinfachtes Benutzen einer Chipkarte |
US6168077B1 (en) * | 1998-10-21 | 2001-01-02 | Litronic, Inc. | Apparatus and method of providing a dual mode card and reader |
DE19908285A1 (de) * | 1999-02-26 | 2000-08-31 | Orga Kartensysteme Gmbh | Vorrichtung zum Laden einer Chipkarte mit Personalisierungsdaten |
US6523108B1 (en) | 1999-11-23 | 2003-02-18 | Sony Corporation | Method of and apparatus for extracting a string of bits from a binary bit string and depositing a string of bits onto a binary bit string |
US7206847B1 (en) * | 2000-05-22 | 2007-04-17 | Motorola Inc. | Smart card with back up |
US7055752B2 (en) * | 2000-05-22 | 2006-06-06 | Matsushita Electric Industrial Co., Ltd. | IC card |
US6796501B2 (en) | 2001-04-30 | 2004-09-28 | Semiconductor Components Industries, L.L.C. | Smart card reader circuit and method of monitoring |
CN1547849A (zh) * | 2001-09-28 | 2004-11-17 | ��ķ��ɭ | 在条件存取系统中最小化处理器需求的智能卡通用异步接收/传送 |
JP2005525615A (ja) * | 2001-10-10 | 2005-08-25 | シュラムバーガー システムズ | スマートカードにおけるバイト伝送の管理 |
KR100762388B1 (ko) * | 2001-12-27 | 2007-10-02 | 노키아 코포레이션 | 낮은 오버헤드 프로세서 인터페이싱 |
KR100474290B1 (ko) * | 2002-06-03 | 2005-03-10 | 엘지전자 주식회사 | Sim카드를 이용한 데이터 전송방법 |
FR2849247B1 (fr) * | 2002-12-18 | 2005-10-07 | Oberthur Card Syst Sa | Dispositif optimise de communication de donnees numeriques dans une carte a microcircuit |
US6880752B2 (en) * | 2003-04-16 | 2005-04-19 | George V. Tarnovsky | System for testing, verifying legitimacy of smart card in-situ and for storing data therein |
US7320100B2 (en) | 2003-05-20 | 2008-01-15 | Cray Inc. | Apparatus and method for memory with bit swapping on the fly and testing |
US7184916B2 (en) * | 2003-05-20 | 2007-02-27 | Cray Inc. | Apparatus and method for testing memory cards |
KR100562505B1 (ko) * | 2003-10-09 | 2006-03-21 | 삼성전자주식회사 | 중앙 처리 장치의 개입없이 널 바이트 정보를 자동적으로전송할 수 있는 집적회로 카드 |
US9331990B2 (en) * | 2003-12-22 | 2016-05-03 | Assa Abloy Ab | Trusted and unsupervised digital certificate generation using a security token |
KR100579053B1 (ko) * | 2004-08-26 | 2006-05-12 | 삼성전자주식회사 | 스마트 카드와 메모리 카드간의 멀티 인터페이스 방법 및멀티 인터페이스 카드 |
JP4667108B2 (ja) | 2005-04-11 | 2011-04-06 | パナソニック株式会社 | データ処理装置 |
FR2888365B1 (fr) * | 2005-07-06 | 2007-10-05 | Ingenico Sa | Unite de commande et de communication entre un terminal et une carte a microcircuit |
JP5017811B2 (ja) * | 2005-07-19 | 2012-09-05 | ソニー株式会社 | データ伝送システム,データ取得装置,データ取得方法,データ蓄積装置,データ送信方法,およびそのプログラム |
EP1750454A1 (en) * | 2005-08-05 | 2007-02-07 | Dibcom | Method, device and program for receiving and verifying payload data of a transport stream |
TWI389030B (zh) * | 2008-05-07 | 2013-03-11 | Mstar Semiconductor Inc | 於微處理器下載並執行程式碼的方法與電腦程式產品以及包含該微處理器之通訊裝置 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4509210A (en) * | 1981-11-30 | 1985-04-02 | Rca Corporation | Television receiver adaptable for descrambler module |
US4816653A (en) * | 1986-05-16 | 1989-03-28 | American Telephone And Telegraph Company | Security file system for a portable data carrier |
US5227614A (en) * | 1986-08-15 | 1993-07-13 | Norand Corporation | Core computer processor module, and peripheral shell module assembled to form a pocket size data capture unit |
US5282249A (en) * | 1989-11-14 | 1994-01-25 | Michael Cohen | System for controlling access to broadcast transmissions |
US5237610A (en) * | 1990-02-01 | 1993-08-17 | Scientific-Atlanta, Inc. | Independent external security module for a digitally upgradeable television signal decoder |
JPH06501324A (ja) * | 1990-04-27 | 1994-02-10 | スキャンディック・インターナショナル・プロプライエタリー・リミテッド | スマートカード妥当性検証装置および方法 |
US5204663A (en) * | 1990-05-21 | 1993-04-20 | Applied Systems Institute, Inc. | Smart card access control system |
US5149945A (en) * | 1990-07-05 | 1992-09-22 | Micro Card Technologies, Inc. | Method and coupler for interfacing a portable data carrier with a host processor |
US5111504A (en) * | 1990-08-17 | 1992-05-05 | General Instrument Corporation | Information processing apparatus with replaceable security element |
US5144664A (en) * | 1990-11-16 | 1992-09-01 | General Instrument Corporation | Apparatus and method for upgrading terminals to maintain a secure communication network |
ES2129043T3 (es) * | 1991-10-03 | 1999-06-01 | Thomson Multimedia Sa | Metodo para personalizar un dispositivo con una tarjeta inteligente. |
US5319751A (en) * | 1991-12-27 | 1994-06-07 | Intel Corporation | Device driver configuration in a computer system |
US5448045A (en) * | 1992-02-26 | 1995-09-05 | Clark; Paul C. | System for protecting computers via intelligent tokens or smart cards |
EP0583723A1 (en) * | 1992-08-20 | 1994-02-23 | THOMSON multimedia | Card, card reader and method for protocol selection |
US5491827A (en) * | 1994-01-14 | 1996-02-13 | Bull Hn Information Systems Inc. | Secure application card for sharing application data and procedures among a plurality of microprocessors |
US5442704A (en) * | 1994-01-14 | 1995-08-15 | Bull Nh Information Systems Inc. | Secure memory card with programmed controlled security access control |
-
1995
- 1995-05-30 BR BR9507981A patent/BR9507981A/pt not_active IP Right Cessation
- 1995-05-30 CA CA002191555A patent/CA2191555C/en not_active Expired - Fee Related
- 1995-05-30 DK DK95920685T patent/DK0765501T3/da active
- 1995-05-30 DE DE69508082T patent/DE69508082T2/de not_active Expired - Lifetime
- 1995-05-30 KR KR1019960707133A patent/KR100334359B1/ko not_active IP Right Cessation
- 1995-05-30 JP JP50221796A patent/JP3578220B2/ja not_active Expired - Fee Related
- 1995-05-30 ES ES95920685T patent/ES2128060T3/es not_active Expired - Lifetime
- 1995-05-30 WO PCT/US1995/006843 patent/WO1995034863A1/en active IP Right Grant
- 1995-05-30 EP EP95920685A patent/EP0765501B1/en not_active Expired - Lifetime
- 1995-05-30 MX MX9606435A patent/MX9606435A/es unknown
- 1995-05-30 AU AU26063/95A patent/AU684184B2/en not_active Ceased
- 1995-05-30 CN CN95193623A patent/CN1080905C/zh not_active Expired - Fee Related
- 1995-06-13 MY MYPI95001567A patent/MY112000A/en unknown
-
1996
- 1996-12-12 NO NO19965331A patent/NO311995B1/no not_active IP Right Cessation
- 1996-12-13 FI FI965018A patent/FI110294B/fi not_active IP Right Cessation
-
1997
- 1997-05-05 US US08/851,158 patent/US5787101A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
CA2191555A1 (en) | 1995-12-21 |
FI965018A (fi) | 1996-12-13 |
MY112000A (en) | 2001-03-31 |
MX9606435A (es) | 1997-12-31 |
NO965331L (no) | 1996-12-12 |
JPH10501910A (ja) | 1998-02-17 |
JP3578220B2 (ja) | 2004-10-20 |
FI965018A0 (fi) | 1996-12-13 |
DE69508082D1 (de) | 1999-04-08 |
EP0765501B1 (en) | 1999-03-03 |
ES2128060T3 (es) | 1999-05-01 |
CA2191555C (en) | 1999-12-28 |
DE69508082T2 (de) | 1999-06-24 |
EP0765501A1 (en) | 1997-04-02 |
BR9507981A (pt) | 1997-08-12 |
CN1080905C (zh) | 2002-03-13 |
NO965331D0 (no) | 1996-12-12 |
CN1150846A (zh) | 1997-05-28 |
AU684184B2 (en) | 1997-12-04 |
AU2606395A (en) | 1996-01-05 |
KR100334359B1 (ko) | 2002-11-27 |
WO1995034863A1 (en) | 1995-12-21 |
DK0765501T3 (da) | 1999-09-27 |
US5787101A (en) | 1998-07-28 |
FI110294B (fi) | 2002-12-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
NO311995B1 (no) | Smartkortmeldingsoverföring uten intervenering av mikroprosessor | |
EP0239937B1 (en) | Serial communications controller | |
US6463338B1 (en) | Industrial controller and network card with buffer negotiation | |
CN111930676B (zh) | 多处理器间的通信方法、装置、系统及存储介质 | |
US6412032B1 (en) | Interface for industrial controller network card | |
US4504901A (en) | Communication line adapter for use with a communications controller | |
JPH01220925A (ja) | 放送用受信機 | |
EP1615164B1 (en) | IC card with self-diagnostic function | |
KR910001972B1 (ko) | 휴대가능전자장치용 처리시스템 | |
EP1035682A1 (en) | Method and bus interface employing a memory in an integrated circuit for linking a bus with an application device | |
EP0680636A1 (en) | Interface apparatus | |
KR20060056965A (ko) | 칩 카드 또는 칩 키와 같은 휴대형 물체의 전송 프로토콜자동 검출 방법 | |
EP0334552B1 (en) | Semiconductor file memory and storage system using the same | |
US20050160448A1 (en) | Smartcard uart for minimizing processor demands in a conditional access system | |
US6607138B2 (en) | Communication method of IC card reader/writer | |
US20030093594A1 (en) | Apparatus and method for controlling block signal flow in a multi digital signal processor configuration from a shared peripheral direct memory controller to high level data link controller | |
JP2523874B2 (ja) | 非同期式シリアルデ―タ伝送装置 | |
KR100250882B1 (ko) | 컴퓨터-스마트 카드인터페이스 장치 | |
US6574697B2 (en) | Data transfer equipment that provides high speed data transmission between data terminal equipment and data circuit terminating equipment | |
US6771716B1 (en) | Method of communication with coherence checking and device for the implementation thereof | |
US6822949B1 (en) | Register control apparatus for W-CDMA WLL separation type terminal | |
KR100204049B1 (ko) | 비동기전달모드 적응계층 형태 5 데이타 송수신장치 | |
EP0171940A1 (en) | A direct memory access device and a method of using the device in a data transfer system | |
JP4502613B2 (ja) | 非準拠カード認識システムと非準拠カード認識方法 | |
EP1037424A1 (en) | Method and Bus Interface for linking a bus with an application device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM1K | Lapsed by not paying the annual fees |