NL8005549A - DEVICE FOR DIGITALIZING AN ANALOGUE SIGNAL. - Google Patents

DEVICE FOR DIGITALIZING AN ANALOGUE SIGNAL. Download PDF

Info

Publication number
NL8005549A
NL8005549A NL8005549A NL8005549A NL8005549A NL 8005549 A NL8005549 A NL 8005549A NL 8005549 A NL8005549 A NL 8005549A NL 8005549 A NL8005549 A NL 8005549A NL 8005549 A NL8005549 A NL 8005549A
Authority
NL
Netherlands
Prior art keywords
signal
input
output
delta modulator
value
Prior art date
Application number
NL8005549A
Other languages
Dutch (nl)
Original Assignee
Philips Nv
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Philips Nv filed Critical Philips Nv
Priority to NL8005549A priority Critical patent/NL8005549A/en
Priority to CA000387123A priority patent/CA1182923A/en
Priority to FR8118605A priority patent/FR2491700A1/en
Priority to SE8105853A priority patent/SE451523B/en
Priority to GB8130002A priority patent/GB2085683B/en
Priority to IT24334/81A priority patent/IT1194099B/en
Priority to DE3139800A priority patent/DE3139800C2/en
Priority to JP56159574A priority patent/JPS5795722A/en
Publication of NL8005549A publication Critical patent/NL8005549A/en

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/02Delta modulation, i.e. one-bit differential modulation

Description

PHN 9855 1 N.V. Philips* Gloeilampenfabrieken te EindhovenPHN 9855 1 N.V. Philips * Incandescent light factories in Eindhoven

Inrichting voor het in digitale vorm brengen van een analoog signaal.Device for digitalizing an analog signal.

De uitvinding heeft betrekking op een inrichting voor het in digitale vorm brengen van een analoog signaal, waarvan de gemiddelde waarde constant is, bevattende een deltamodulator die is ingericht cm gedurende opeenvolgende tijdintervallen, elk waarvan n impulsen van een 5 klokgenerator duurt, het signaal te banonsteren en per tijdsinterval m(m^n) impulsen af te geven, waarbij m afhangt van het verschil tussen de waarden van het signaal aan het begin en aan het einde van het interval.The invention relates to a device for digitizing an analog signal, the average value of which is constant, comprising a delta modulator arranged for successive time intervals, each of which n pulses from a clock generator lasts, to signal the signal. and give m (m ^ n) pulses per time interval, m depending on the difference between the values of the signal at the beginning and at the end of the interval.

Een dergelijke inrichting kan bijvoorbeeld toegepast worden 10 cm een ECG-signaal voor verdere verwerking in digitale vorm te brengen. Een ECG-signaal is een min of meer periodiek signaal, waarvan de gemiddelde waarde gelijk is aan nul of aan een (constante) contact potentiaal die tussen de elektroden en de huid van een patient optreedt.Such a device can for instance be used to bring an ECG signal into digital form for further processing. An ECG signal is a more or less periodic signal, the average value of which is equal to zero or a (constant) contact potential that occurs between the electrodes and the skin of a patient.

Het blijkt nu, dat door onnauwkeurigheden in de deltamodulator aan dit 15 signaal stoorsignalen worden toegevoerd, het geen uiteraard voor de verdere verwerking hinderlijk is. Het doel van de uitvinding is, deze hinderlijke stoorsignalen te verwijderen met behoud van de nuttige informatie.It has now been found that interference signals are applied to this signal due to inaccuracies in the delta modulator, which, of course, is a hindrance to further processing. The object of the invention is to remove these annoying interference signals while retaining the useful information.

De inrichting volgens de uitvinding heeft daartoe het kenmerk, 20 dat de uitgang van de deltamodulator verbonden is met een correctie- schakeling die is ingericht als een digitaal hoogdoorlaatfilter.To this end, the device according to the invention is characterized in that the output of the delta modulator is connected to a correction circuit which is arranged as a digital high-pass filter.

De uitvinding berust op het inzicht, dat de stoorsignalen die door de deltamodulator veroorzaakt worden een continu en langzaam dalend of stijgend karakter hebben -zodat zij met behulp van een hoog-25 doorlaatfilter gescheiden kunnen worden van een ECG-signaal, dat behalve de niet belangrijke contactpotentiaal nagenoeg geen zeer laagfrequente componenten bevat.The invention is based on the insight that the interference signals caused by the delta modulator have a continuous and slowly falling or rising character, so that they can be separated from an ECG signal by means of a high-pass filter, which, in addition to the non-important contact potential contains virtually no very low-frequency components.

Een gunstige uitvoeringsvorm van de inrichting volgens de uitvinding heeft het kenmerk, dat de correctieschakeling is ingericht 30 om het eraan toegevoerde signaal te verminderen met de voorschrijdende gemiddelde waarde van het signaal.A favorable embodiment of the device according to the invention is characterized in that the correction circuit is arranged to reduce the signal applied to it by the progressive average value of the signal.

De uitvinding zal nu nader worden toegelicht aan de hand van 8005549 ** * PHN 9855 2 de tekening. Hierin isThe invention will now be further elucidated with reference to 8005549 ** * PHN 9855 2 the drawing. Herein is

Figuur 1 een blokschema van een uitvoeringvoorbeeld van een inrichting volgens de uitvinding, figuur 2 een principeschema van een uitvoeringsvoorbeeld van 5 een in de schakeling volgens figuur 1 toe te passen deltamodulator, en figuur 3 een principeschema van een uitvoeringsvoorbeeld van een in de schakeling volgens figuur 1 toe te passen adaptief hoof door laatf ilter.Figure 1 shows a block diagram of an exemplary embodiment of a device according to the invention, Figure 2 shows a principle diagram of an exemplary embodiment of a delta modulator to be used in the circuit according to Figure 1, and Figure 3 shows a principle diagram of an exemplary embodiment of a Delta modulator used in the circuit according to Figure 1. 1 adaptive head to be applied by filter.

De in figuur 1 weergegeven inrichting bevat een ingang 1, via 10 welke een ECG-signaal kan worden toegevoerd aan een deltamodulator 3.The device shown in figure 1 contains an input 1, via 10, which an ECG signal can be applied to a delta modulator 3.

De uitgang van deze deltamodulator is via een scheidingstransformator 4 verbonden met een tweerichtingsteller 5 die op zijn beurt verbonden is met een adaptief hoogdoor laatf ilter 7, waarvan het uitgangssignaal wordt toegevoerd aan de uitgang 9 van de inrichting. De deltamodulator 15 3 en de teller 5 worden bestuurd door een klokgenerator 11. Het aan de uitgang 9 verschijnende gedigitaliseerde ECG-signaal kan voor verdere verwerking worden toegevoerd aan een rekeneenheid 13, bijvoorbeeld een microprocessor.The output of this delta modulator is connected via a isolation transformer 4 to a bi-directional counter 5 which in turn is connected to an adaptive high-pass filter 7, the output signal of which is supplied to the output 9 of the device. The delta modulator 3 3 and the counter 5 are controlled by a clock generator 11. The digitized ECG signal appearing at the output 9 can be fed for further processing to a calculation unit 13, for example a microprocessor.

Figuur 2 toont een uitvoeringsvoorbeeld van de deltamodulator 20 3 meer in detail. Deze bevat een eerste ingang 15, waaraan het van de ingang 1 afkomstige analoge ECG-signaal wordt toegevoerd en een tweede ingang 17 waaraan een referentiespanning wordt toegevoerd. De eerste ingang 15 is via een eerste versterker 19, die bijvoorbeeld tien maal versterkt, verbonden met een eerste ingang 20 van een comparator 21. De 25 tweede ingang 17 is via een tweede versterker 23 verbonden met een elektrode van een condensator 25, waarvan de andere elektrode verbonden is met de tweede ingang 26 van de comparator 21.Figure 2 shows an embodiment of the delta modulator 203 in more detail. It contains a first input 15 to which the analog ECG signal from input 1 is applied and a second input 17 to which a reference voltage is applied. The first input 15 is connected via a first amplifier 19, which, for example, is amplified ten times, to a first input 20 of a comparator 21. The second input 17 is connected via an second amplifier 23 to an electrode of a capacitor 25, of which the another electrode is connected to the second input 26 of the comparator 21.

De uitgang van de comparator 21 is verbonden met de D-ingang van een bistabiel element 27, waarvan de C-ingang 29 verbonden is met 30 de infiguur 1 getekende klokgenerator 11. De uitgang Q van het bistabiele element 27 bestuurt een elektronische schakelaar 31 en is tevens verbonden met de uitgang 33 van de deltamodulator. De elektronische schakelaar 31 bevat twee schakeleenheden 35, respectievelijk 37, waarvan de eerste de met de comparator 21 verbonden elektrode van de 35 condensator 25 naar keuze verbinden kan met een positieve stroombron 39 of een negatieve stroombron 41, terwijl de tweede schakeleenheid tegelijk de andere elektrode van de condensator verbindt met respec- 8 Q 0 5 5 4 9 ’ “ f <3 PHN 9855 3 tievelijk een negatieve stroombron 43of een positieve stroombron 45.The output of comparator 21 is connected to the D input of a bistable element 27, the C input 29 of which is connected to clock generator 11 drawn in figure 1. The output Q of the bistable element 27 controls an electronic switch 31 and is also connected to the output 33 of the delta modulator. The electronic switch 31 includes two switching units 35 and 37 respectively, the first of which can optionally connect the electrode of the capacitor 25 connected to the comparator 21 to a positive current source 39 or a negative current source 41, while the second switching unit simultaneously connects the other electrode of the capacitor to a negative current source 43 or a positive current source 45, respectively.

De werking van deze schakeling is als volgt. Wanneer de momentane waarde van het versterkte ECG-signaal op de eerste ingang 20 van de comparator 21 kleiner is dan de spanning op de tweede ingang 26 5 van de comparator voert de uitgang van de comparator en dus ook de D-ingang van het bistabiele element 27 een logische 1. Daardoor voert bij het verschijnen van de eerstvolgendimpuls uit de klokgenerator 11 aan de Oingang van het bistabiele element 27 de uitgang Q daarvan eveneens een logische 1, waardoor de schakelaar 31 in de getékende stand 10 wordt gezet. Daardoor wordt gedurende een korte, door de klokgenerator 11 bepaalde tijd t de condensator 25 verbonden met de stroombron 39 die een stroom Ig aan decondensator levert, waardoor deze met een bedrag Igt opgeladen wordt, zodat de spanning op de tweede ingang 26 van de comparator 21 dichter bij die op de eerste ingang 20 kont. Tegelijk wordt de andere elektrode van de condensator 25 met de negatieve stroombron 43 verbonden, die een ladingspakket I' . t af voert teneinde te voorkomen Π dat door het door de stroombron 39 geleverde ladingspakket I^t de referentiespanning stoort.The operation of this circuit is as follows. When the instantaneous value of the amplified ECG signal on the first input 20 of the comparator 21 is less than the voltage on the second input 26 of the comparator, the output of the comparator and thus also the D input of the bistable element 27 a logic 1. As a result, when the next pulse from the clock generator 11 appears at the input of the bistable element 27, its output Q also carries a logic 1, whereby the switch 31 is set to the designated position 10. Therefore, for a short time t determined by the clock generator 11, the capacitor 25 is connected to the current source 39 which supplies a current Ig to the capacitor, whereby it is charged with an amount Igt, so that the voltage at the second input 26 of the comparator 21 closer to the one on the first entrance 20 butt. At the same time, the other electrode of the capacitor 25 is connected to the negative current source 43, which is a charge packet I '. t to prevent the interference voltage from interfering with the reference voltage supplied by the charge packet supplied by the current source 39.

Wanneer de spanning op de eerste ingang 20 van de comparator 20 21 lager is dan die qp de tweede ingang 26 verschijnt op de D-ingang van het bistabiele element 27 een logische 0 die bij de volgende impuls van de klokgenerator via de uitgang Q de schakelaar 31 in de andere stand zet, zodat dan gedurende een tijd t de condensator 25 verbonden is met de negatieve stroombron 41 en met een bedrag I^.t ontladen wordt.When the voltage on the first input 20 of the comparator 20 21 is lower than that on the second input 26, a logic 0 appears on the D input of the bistable element 27, which switches at the next pulse of the clock generator via the output Q 31 in the other position, so that the capacitor 25 is then connected to the negative current source 41 for a time t and is discharged by an amount of.

25 Ter compensatie voert de positieve stroombron 45 weer een lading I' .t toe aan de andere elektrode van de condensator.To compensate, the positive current source 45 again supplies a charge I 't to the other electrode of the capacitor.

Uit het bovenstaande zal duidelijk zijn, dat na een aantal perioden van de klokgenerator 11 de spanning qp de beide ingangen 20 en 26 van de comparator 21 gelijk is. Daarna betekent elke stijging van 30 het EQG-signaal, dat een aantal logische enen aan de uitgang 33 wordt toegevoerd en elke daling dat een aantal logische nullen wordt toegevoerd. Uit de aan de uitgang verschijnende reeks logische enen en nullen is dan ook op elk moment de waarde van het ECG-signaal te reconstrueren.From the above it will be clear that after a number of periods of the clock generator 11 the voltage qp on both inputs 20 and 26 of the comparator 21 is equal. Thereafter, each rise of the EQG signal means that a number of logic ones are applied to output 33 and each decrease that a number of logic zeros are applied. The value of the ECG signal can be reconstructed at any time from the series of logical ones and zeros that appear at the output.

In de praktijk blijkt echter, dat de bovenstaande redenering 35 slechts bij benadering juist is omdat enerzijds de beide stroombronnen 39 en 41 niet exact aan elkaar gelijk zijn en anderzijds de ingang 26 van de comparator 21 een eindige ingangsweerstand heeft, zodat hierdoor 8005549 ΡΗΝ 9855 4 een kleine stroom Ig uit de condensator 25 weglekt. Een en ander heeft tot gevolg, dat, wanneer de condensator 25 gedurende een aantal perioden van de klokgenerator 11 is opgeladen en vervolgens gedurende hetzelfde aantal perioden is ontladen de spanning op de tweede ingang 26 van de 5 comparator 21 niet de oorspronkelijke waarde is teruggekeerd. Omgekeerd zal dus een signaal op de eerste ingang 20, dat vanaf een bepaalde waarde eerst stijgt en daarna daalt tot zijn oorspronkelijke waarde aan de uitgang 33 ongelijke aantallen nullen en enen produceren. Dit manifesteert zich in het gedigitaliseerde signaal als een op het signaal gesuperponeer-10 de, gestadig stijgende of dalende spanning.In practice, however, it appears that the above reasoning 35 is only approximate, because on the one hand the two current sources 39 and 41 are not exactly equal to each other and on the other hand the input 26 of the comparator 21 has a finite input resistance, so that as a result thereof 8005549 a small current Ig leaks out of the capacitor 25. All this has the consequence that when the capacitor 25 has been charged for a number of periods of the clock generator 11 and then has been discharged during the same number of periods, the voltage at the second input 26 of the comparator 21 has not returned to its original value. Conversely, therefore, a signal on the first input 20, which rises from a given value first and then falls to its original value at the output 33, will produce uneven numbers of zeros and ones. This manifests itself in the digitized signal as a voltage superimposed on the signal, steadily rising or falling.

Een en ander zal nu aan de hand van een berekening toegelicht worden. Stel, dat de lekstroom naar de comparator zoals boven aangegeven si, gelijk is aan Ig en dat de stroombronnen 39 en 41 niet precies aan elkaar gelijk zijn, zodat 15 IH = I + S I (1)All this will now be explained on the basis of a calculation. Suppose that the leakage current to the comparator as indicated above is equal to Ig and that the current sources 39 and 41 are not exactly equal, so that 15 IH = I + S I (1)

Ig = I - S I (2)Ig = I - S I (2)

In de getekende stand van de schakelaar 31 is de stroom naar de conden-2q sator 25 gelijk aan:In the drawn position of the switch 31, the current to the capacitor 25 is equal to:

Iu = Ig - Ig = I + SI - Ig = I -41 (3)Iu = Ig - Ig = I + SI - Ig = I -41 (3)

Hierin is: Ιη-5ΐ=Δΐ (4) 25 ^Where Ιη-5ΐ = Δΐ (4) 25 ^

In de andere stand van de schakelaar 31 is de stroom van de condensator 25 gelijk aan: + <5> 30 Uit (3) en (5) blijkt, dat het laad- en ontlaadproces beschreven kan worden met de ongelijke stroombronnen Iu en 1^ die een bedrag ΔΙ lager, respectievelijk hoger zijn dan een ideale stroombron I.In the other position of the switch 31, the current from the capacitor 25 is equal to: + <5> 30 From (3) and (5) it appears that the charging and discharging process can be described with the uneven current sources Iu and 1 ^ which are an amount ΔΙ lower or higher than an ideal current source I.

Wanneer nu telkens gedurende een vast aantal (n) klokperioden het aantal perioden n^ geteld wordt, dat I ingeschakeld is en het 35 aantal perioden n^, dat 1^ ingeschakeld is (waarbij nu het aantal enen en n^ het aantal nullen op de uitgang 33 voorstelt en n = n^ + n^), volgt hieruit de spanningstoename Δ V op de condensator 25: 8005549 ö o g > PHN 9855 5 Λν = nu . :EU - nd . Id = (nu - nd) .1 + (¾ + nd).Al (6)If now for a fixed number (n) of clock periods the number of periods n ^ is counted, that I is switched on and the number of periods n ^, that 1 ^ is switched on (whereby now the number of ones and n ^ the number of zeros on the represents output 33 and n = n ^ + n ^), the voltage increase Δ V on capacitor 25 follows from this: 8005549 ö og> PHN 9855 5 Λν = nu. : EU - nd. Id = (nu - nd) .1 + (¾ + nd) .Al (6)

Aangezien nu + nd = n constant is, geldt: 5 Δ V = (nu - nd). I + C (7) waarin G = η . ΔΙ (8)Since nu + nd = n is constant, holds: 5 Δ V = (nu - nd). I + C (7) where G = η. ΔΙ (8)

Indien nu gedurende een bepaald tijdsinterval met een lengte van n klokperioden het signaal op de eerste ingang 20 van de comparator 10 21 met een bedrag£^S toeneemt, is de spanningstoename&V op de conden sator 25 gelijk aan As zodat geldt: Δ S = (nu - nd) .1 + C (9)If, during a given time interval with a length of n clock periods, the signal on the first input 20 of the comparator 10 21 increases by an amount £ ^ S, the voltage increase & V on the capacitor 25 is equal to As so that: Δ S = ( nu - nd) .1 + C (9)

Hieruit volgt: 15 (nu - <10>It follows: 15 (now - <10>

Wanneer de gemiddelde waarde van het aan de ingang 15 verschijnende signaal constant is, moet de gemiddelde waarde van AS over langere tijd- gelijk zijn aan 0. Uit (10) volgt echter, dat de waarde ny - nd 20 gestadig toe- of afneemt naarmate de tijd voortschrijft. Dit betekent, dat de aan de uitgang 33 verschijnende pulsreeks een signaal weergeeft, dat is opgebouwd uit het signaal op de ingang 15 en een gestadig toe-of af nemend signaal. De waarde aan de uitgang van de tweerichtings-teller 5 (figuur 1) zal dus gemiddeld steeds toenemen. Het hoogdoorlaat-filter 7 dient nu on deze gemiddelde waarde terug te brengen tot een 25 constant bedrag zodat aan de uitgang 9 een digitaal signaal verschijnt dat een zuivere weergave is van het aan de ingang 1 aangeboden analoge signaal.When the mean value of the signal appearing at input 15 is constant, the mean value of AS over a longer period of time must be equal to 0. However, from (10) it follows that the value ny - nd 20 increases or decreases steadily as time prescribes. This means that the pulse sequence appearing at output 33 represents a signal composed of the signal at input 15 and a steadily increasing or decreasing signal. The value at the output of the two-way counter 5 (Figure 1) will therefore increase on average. The high-pass filter 7 should now reduce this average value to a constant amount, so that a digital signal appears at output 9, which is a pure representation of the analog signal offered at input 1.

Een uitvoeringsvoorbeeld van het hoogdoorlaatfilter 7 is 3Q weergegeven in figuur 3. Het heeft een ingang 47 waaraan het uit de tweerichtingsteller 5 kanende signaal S(t) wordt toegevoerd. Deze ingang is verbonden met een positieve ingang van een eerste opteller 49 waarvan de uitgang verbonden is met enerzijds de uitgang 9 van de inrichting en anderzijds een verzwakker 51 die meteen faktor cL<^ 1 ver- „ menigvuldigd. De uitgang van de verzwakker is verbonden net een eerste 00 positieve ingang van een tweede opteller 53, waarvan de uitgang verbonden is met een vertragingselement 55 dat een vertragingstijd ΔΤ heeft.An exemplary embodiment of the high-pass filter 7 is shown in FIG. 3. It has an input 47 to which the signal S (t) emerging from the bidirectional counter 5 is applied. This input is connected to a positive input of a first adder 49, the output of which is connected to, on the one hand, the output 9 of the device and, on the other hand, an attenuator 51 which immediately multiplies factor cL <^ 1. The attenuator output is connected to a first 00 positive input of a second adder 53, the output of which is connected to a delay element 55 having a delay time ΔΤ.

De uitgang van dit vertragingselement is verbonden met enerzijds een 8 0 Ü 5 5 4 9 ΡΗΝ 9855 6 λ Γ Je negatieve ingang van de eerste qpteller 49 en anderzijds een tweede positieve ingang van de tweede qpteller 53.The output of this delay element is connected to an 8 0 Ü 5 5 4 9 ΡΗΝ 9855 6 λ Γ Je negative input of the first qp counter 49 on the one hand and a second positive input of the second qp counter 53 on the other hand.

De werking van deze schakeling is als volgt. Op een tijdstip T +ΔΤ verschijnt een digitaal signaal S(T +Λ T) op de ingang 47. Dit 5 wordt in de eerste opteller verminderd met een signaal S (T) dat het voortschrijdend gemiddelde qp het tijdstip T is van het variërende signaal S(t). Het signaal S(T + ΔΤ) - S(T) wordt in de verzwakker 51 met 04 vermenigvuldigd en het resulterende signaal S(T + AT) - S(T) wordt in de tweede opteller 53 vermeerderd met S(T). Het zo ontstane signaal 10 s (T) £ S (T + 4 T) - S (T)J wordt in het vertragingselement 55 ge durende een tijd Δ T vertraagd. Het signaal, dat qp het tijdstip T + Δ T het vertragingselement verlaat, is dus het signaal, dat qp het tijdstip T dit vertragingselement binnen kwam en dit is gelijk aan: S(T - T) +* [S(T) - S(T -ΔΤ)? = 15 = (-Λ) S(T -Δτ) +«S(T) =S(T)The operation of this circuit is as follows. At a time T + ΔΤ a digital signal S (T + Λ T) appears on the input 47. This 5 is reduced in the first adder by a signal S (T) which is the moving average qp the time T of the varying signal S (t). The signal S (T + ΔΤ) - S (T) is multiplied by 04 in the attenuator 51 and the resulting signal S (T + AT) - S (T) is increased in the second adder 53 by S (T). The 10 s (T) S (T + 4 T) - S (T) J signal thus created is delayed in the delay element 55 for a time Δ T. Thus, the signal that qp the time T + Δ T leaves the delay element is the signal that qp the time T entered this delay element and this is equal to: S (T - T) + * [S (T) - S (T -ΔΤ)? = 15 = (-Λ) S (T -Δτ) + «S (T) = S (T)

Het voortschrijdend gemiddelde qp het tijdstip T is immers een combinatie van het "oude" voortschrijdend gemiddelde ten tijde T -Δτ en de momentane waarde van het signaal S(t) ten tijde T, waarbij beide componenten met een gewichtsfactor vermenigvuldigd moet warden en de 20 sam van de gewichtsfactoren gelijk is aan 1.After all, the moving average qp at time T is a combination of the "old" moving average at time T -Δτ and the instantaneous value of the signal S (t) at time T, whereby both components must be multiplied by a weight factor and the 20 sam of the weight factors is equal to 1.

Nu is de voortschrijdende gemiddelde waarde van een signaal met een gemiddelde waarde nul nagenoeg gelijk aan nul, terwijl de voortschrijdende gemiddelde waarde van een lineair met de tijd toenemend signaal gelijk is aan de momentane waarde van dat signaal verminderd met 25 een constant bedrag. Wanneer dus het signaal S(t) aan de ingang 47 . is opgebouwd uit een combinatie van een variable signaal met gemiddelde waarde nul en een lineair toenemend signaal, is het signaal S(t) - S(t -4T) aan de uitgang 9 gelijk aan het variabele signaal met een constante gemiddelde waarde.Now the moving average value of a signal having an average value of zero is substantially equal to zero, while the moving average value of a linear signal increasing with time is equal to the instantaneous value of that signal less a constant amount. So when the signal S (t) at input 47. is composed of a combination of a variable signal with mean value zero and a linearly increasing signal, the signal S (t) - S (t -4T) at the output 9 is equal to the variable signal with a constant mean value.

3030

In het beschreven voorbeeld is het hoogdoorlaatfilter uitgevoerd als een combinatie van twee qptellers, een verzwakker en een vertragingselement. Het zal duidelijk zijn, dat de daarmee op het signaal te verrichten rekenkundige bewerkingen ook door een geschikt geprogrammeerde rekeneenheid, bijvoorbeeld de microprocessor 13 kunnen worden 35 uitgevoerd.In the example described, the high-pass filter is designed as a combination of two qp counters, an attenuator and a delay element. It will be clear that the arithmetic operations to be performed on the signal therewith can also be performed by a suitably programmed arithmetic unit, for example the microprocessor 13.

80055498005549

Claims (2)

1. Inrichting voor het in digitale vorm brengen van een analoog signaal, waarvan de gemiddelde waarde constant is, bevattende een deltamodulator (3) die is ingericht om gedurende opeenvolgende 5 tijdsintervallen, elk waarvan n impulsen van een klokgenerator (11) duurt, het signaal te bemonsteren en per tijdsinterval m(m^n) impulsen af te geven, waarbij m afhangt van het verschil tussen de waarde van het signaal aan het begin en aan het einde van het interval, met het kenmerk, dat de uitgang van de deltamodulator (3) verbonden is 10 met een correctieschakeling (7) die is ingericht als een digitaal hoogdoorlaatfilter.An apparatus for digitizing an analog signal, the mean value of which is constant, comprising a delta modulator (3) arranged for successive 5 time intervals, each of which n pulses from a clock generator (11) last the signal to sample and deliver m (m ^ n) pulses per time interval, m depending on the difference between the value of the signal at the beginning and at the end of the interval, characterized in that the output of the delta modulator ( 3) is connected to a correction circuit (7) which is arranged as a digital high-pass filter. 2. Inrichting volgens conclusie 1, met het kenmerk, dat de correctieschakeling (7) is ingericht op het eraan toegevoerde signaal te verminderen met de vocrtschrijdende gemiddelde waarde van 15 dat signaal. / 20 25 30 35 8005549Device according to claim 1, characterized in that the correction circuit (7) is arranged to reduce the signal applied to it by the moving average value of said signal. / 20 25 30 35 800 5549
NL8005549A 1980-10-08 1980-10-08 DEVICE FOR DIGITALIZING AN ANALOGUE SIGNAL. NL8005549A (en)

Priority Applications (8)

Application Number Priority Date Filing Date Title
NL8005549A NL8005549A (en) 1980-10-08 1980-10-08 DEVICE FOR DIGITALIZING AN ANALOGUE SIGNAL.
CA000387123A CA1182923A (en) 1980-10-08 1981-10-01 Delta modulator with a high-pass digital output filter
FR8118605A FR2491700A1 (en) 1980-10-08 1981-10-02 DEVICE FOR SCANNING ANALOG SIGNALS
SE8105853A SE451523B (en) 1980-10-08 1981-10-05 DEVICE FOR DIGITALIZATION OF ANALOGUE SIGNAL, AND APPLICATION OF THESE DEVICE FOR AN ELECTROCARDIOGRAPHY DEVICE
GB8130002A GB2085683B (en) 1980-10-08 1981-10-05 Device for digitizing an analog signal
IT24334/81A IT1194099B (en) 1980-10-08 1981-10-05 DEVICE TO DIGITIZE AN ANALOG SIGNAL
DE3139800A DE3139800C2 (en) 1980-10-08 1981-10-07 Analog-digital converter with compensation of the drift disturbance
JP56159574A JPS5795722A (en) 1980-10-08 1981-10-08 Analog signal digitizing device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
NL8005549 1980-10-08
NL8005549A NL8005549A (en) 1980-10-08 1980-10-08 DEVICE FOR DIGITALIZING AN ANALOGUE SIGNAL.

Publications (1)

Publication Number Publication Date
NL8005549A true NL8005549A (en) 1982-05-03

Family

ID=19835989

Family Applications (1)

Application Number Title Priority Date Filing Date
NL8005549A NL8005549A (en) 1980-10-08 1980-10-08 DEVICE FOR DIGITALIZING AN ANALOGUE SIGNAL.

Country Status (8)

Country Link
JP (1) JPS5795722A (en)
CA (1) CA1182923A (en)
DE (1) DE3139800C2 (en)
FR (1) FR2491700A1 (en)
GB (1) GB2085683B (en)
IT (1) IT1194099B (en)
NL (1) NL8005549A (en)
SE (1) SE451523B (en)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63196696U (en) * 1987-06-04 1988-12-19
DE3825884A1 (en) * 1988-07-29 1990-02-01 Texas Instruments Deutschland Method for increasing the resolution of an A/D converter
US7312785B2 (en) 2001-10-22 2007-12-25 Apple Inc. Method and apparatus for accelerated scrolling
US7333092B2 (en) 2002-02-25 2008-02-19 Apple Computer, Inc. Touch pad for handheld device
US8022935B2 (en) 2006-07-06 2011-09-20 Apple Inc. Capacitance sensing electrode with integrated I/O mechanism
US8274479B2 (en) 2006-10-11 2012-09-25 Apple Inc. Gimballed scroll wheel
US9654104B2 (en) 2007-07-17 2017-05-16 Apple Inc. Resistive force sensor with capacitive discrimination
US8683378B2 (en) 2007-09-04 2014-03-25 Apple Inc. Scrolling techniques for user interfaces

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS52114346A (en) * 1976-03-23 1977-09-26 Nippon Chemical Ind Indicating device for ad converter

Also Published As

Publication number Publication date
DE3139800C2 (en) 1985-09-12
DE3139800A1 (en) 1982-06-24
FR2491700A1 (en) 1982-04-09
GB2085683A (en) 1982-04-28
CA1182923A (en) 1985-02-19
FR2491700B1 (en) 1985-03-08
JPS6218095B2 (en) 1987-04-21
IT8124334A0 (en) 1981-10-05
SE451523B (en) 1987-10-12
IT1194099B (en) 1988-09-14
SE8105853L (en) 1982-04-09
JPS5795722A (en) 1982-06-14
GB2085683B (en) 1984-08-08

Similar Documents

Publication Publication Date Title
NL8005549A (en) DEVICE FOR DIGITALIZING AN ANALOGUE SIGNAL.
CH650914A5 (en) DEVICE FOR MEASURING THE PULSE FREQUENCY.
JPH06338798A (en) Low-pass filter device
NL8402322A (en) DEVICE FOR DETECTING IMPULSE INTERFERENCES, AND A DEVICE FOR SUPPRESSING IMPULSE INTERFERENCES, INCLUDING DEVICE FOR DETECTING IMPULSE INTERFERENCES.
US5172407A (en) Circuit for generating metering pulses intended for presentation to a telecommunication subscriber
DE3329721C2 (en)
DE2845598A1 (en) Digital transmission system for analog data - uses integrator to modulate pulses in width and frequency with analog signal
DE3639070A1 (en) Method for measuring the ratio of a measurement-quantity-dependent capacitance and a reference capacitance and device for carrying out the method
US3173772A (en) Apparatus for controlling an electrical precipitator
DE2501566A1 (en) Loudspeaker automatic volume control - adjusts to background noise level and has delayed volume reduction to avoid volume pulsing
EP0535124B1 (en) Analog-to-digital converter
US4249135A (en) Amplifier with switched capacitors
DE2426859A1 (en) Measuring circuit for determining capacitances and resistances - is operation by compensating measuring bridges balanced by hand
US4103750A (en) Method of and circuit for forming signals for damping control of an electrical measured-value indicator
JP2546571B2 (en) Spark discharge detection method and device for high voltage electrode of electrostatic coating device
DE739806C (en) Method for demodulating phase-modulated pulses
US3178591A (en) Scanning apparatus employing filter capacitor havcing short charge-time and long, but with means to reduce, discharge-time
DE2322720A1 (en) Inductive hardening control circuit - multiplies induction current and voltage and integrates product
BE658094A (en)
SU1727163A1 (en) Device for demagnetization of media of magnetic recording of set of cassettes
EP0545224B1 (en) Release device for a fuse
SU1734231A1 (en) Device for regenerating dc component of pulsed signal
DE1562041A1 (en) electric maximum finder with differential amplifier
DE2740784C2 (en) Voltage rectifier
SU1443142A1 (en) Sawtooth voltage shaper

Legal Events

Date Code Title Description
A1B A search report has been drawn up
BV The patent application has lapsed