MX350609B - Codificador de revisión de paridad de baja densidad que tiene una longitud de 64800 y un índice de código de 3/15 y método de codificación de revisión de paridad de baja densidad que utiliza el mismo. - Google Patents
Codificador de revisión de paridad de baja densidad que tiene una longitud de 64800 y un índice de código de 3/15 y método de codificación de revisión de paridad de baja densidad que utiliza el mismo.Info
- Publication number
- MX350609B MX350609B MX2014012117A MX2014012117A MX350609B MX 350609 B MX350609 B MX 350609B MX 2014012117 A MX2014012117 A MX 2014012117A MX 2014012117 A MX2014012117 A MX 2014012117A MX 350609 B MX350609 B MX 350609B
- Authority
- MX
- Mexico
- Prior art keywords
- parity check
- low density
- density parity
- ldpc
- length
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1148—Structural properties of the code parity-check or generator matrix
- H03M13/116—Quasi-cyclic LDPC [QC-LDPC] codes, i.e. the parity-check matrix being composed of permutation or circulant sub-matrices
- H03M13/1165—QC-LDPC codes as defined for the digital video broadcasting [DVB] specifications, e.g. DVB-Satellite [DVB-S2]
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1148—Structural properties of the code parity-check or generator matrix
- H03M13/118—Parity check matrix structured for simplifying encoding, e.g. by having a triangular or an approximate triangular structure
- H03M13/1185—Parity check matrix structured for simplifying encoding, e.g. by having a triangular or an approximate triangular structure wherein the parity-check matrix comprises a part with a double-diagonal
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/27—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
- H03M13/2703—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques the interleaver involving at least two directions
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0041—Arrangements at the transmitter end
- H04L1/0043—Realisations of complexity reduction techniques, e.g. use of look-up tables
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Probability & Statistics with Applications (AREA)
- Theoretical Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Multimedia (AREA)
- Error Detection And Correction (AREA)
Abstract
Se describe un codificador de revisión de paridad de baja densidad (LDPC), un decodificador de LDPC y un método codificador de LDPC; el codificador de LDPC incluye una primera memoria, una segunda memoria y un procesador; la primera memoria almacena una palabra código de LDPC que tiene una longitud de 64800 y un índice de código de 3/15; la segunda memoria es inicializada a 0; el procesador genera la palabra código de LDPC que corresponde a los bits de información al realizar la acumulación con respecto a la segunda memoria al usar una secuencia que corresponde a una matriz de revisión de paridad (PCM).
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR20140106179 | 2014-08-14 | ||
KR1020140120013A KR102184831B1 (ko) | 2014-08-14 | 2014-09-11 | 길이가 64800이며, 부호율이 3/15인 ldpc 부호화기 및 이를 이용한 ldpc 부호화 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
MX2014012117A MX2014012117A (es) | 2016-02-15 |
MX350609B true MX350609B (es) | 2017-09-11 |
Family
ID=55449744
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
MX2014012117A MX350609B (es) | 2014-08-14 | 2014-10-07 | Codificador de revisión de paridad de baja densidad que tiene una longitud de 64800 y un índice de código de 3/15 y método de codificación de revisión de paridad de baja densidad que utiliza el mismo. |
Country Status (2)
Country | Link |
---|---|
KR (3) | KR102184831B1 (es) |
MX (1) | MX350609B (es) |
-
2014
- 2014-09-11 KR KR1020140120013A patent/KR102184831B1/ko active IP Right Grant
- 2014-10-07 MX MX2014012117A patent/MX350609B/es active IP Right Grant
-
2020
- 2020-11-24 KR KR1020200159308A patent/KR102312428B1/ko active Application Filing
-
2021
- 2021-10-06 KR KR1020210132548A patent/KR102506683B1/ko active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
KR20210124158A (ko) | 2021-10-14 |
KR102184831B1 (ko) | 2020-12-01 |
KR102506683B1 (ko) | 2023-03-07 |
KR102312428B1 (ko) | 2021-10-15 |
KR20160020995A (ko) | 2016-02-24 |
KR20200136344A (ko) | 2020-12-07 |
MX2014012117A (es) | 2016-02-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
MY191686A (en) | Data processing apparatus and data processing method | |
PH12019501554A1 (en) | Multiple low density parity check (ldpc) base graph design | |
MX2020004655A (es) | Transmisor y metodo de segmentacion del mismo. | |
MX2015009839A (es) | Dispositivo de procesamiento de datos y metodo de procesamiento de datos. | |
MX2017010998A (es) | Aparato de intercalado de paridad para codificar la informacion de señalizacion de longitud variable y metodo de intercalado de paridad que lo utiliza. | |
MX2017010997A (es) | Dispositivo de perforacion de paridad para la codificacion de informacion de señalizacion de longitud fija y metodo de perforacion de paridad que lo utiliza. | |
MX2020003791A (es) | Entrelazador de bits para palabra codigo de revision de paridad de baja densidad que tiene una longitud de 16200 y un indice de codigo de 10/15 y mapeo de 256 simbolos, y metodo para entrelazar bits que utiliza el mismo. | |
MX2019013223A (es) | Dispositivo de procesamiento de datos y metodo de procesamiento de datos. | |
MX2019015244A (es) | Dispositivo de procesamiento de datos y metodo de procesamiento de datos. | |
MX2015009939A (es) | Dispositivo de procesamiento de datos y metodo de procesamiento de datos. | |
MX350601B (es) | Codificador de revisión de paridad de baja densidad que tiene una longitud de 64800 y un índice de código de 4/15 y método de codificación de revisión de paridad de baja densidad que utiliza el mismo. | |
MX2020004875A (es) | Aparato de intercalado de paridad para codificar informacion de se?alizacion con longitud fija, y metodo de intercalado de paridad que utiliza el mismo. | |
MX2017011152A (es) | Transmisor y metodo de segmentacion del mismo. | |
MX2017010995A (es) | Aparato de intercalado de paridad para codificar informacion de señalizacion con longitud fija, y metodo de intercalado de paridad que utiliza el mismo. | |
MX350602B (es) | Codificador de revisión de paridad de baja densidad que tiene una longitud de 64800 y un índice de código de 7/15 y método de codificación de revisión de paridad de baja densidad que utiliza el mismo. | |
MX2020003765A (es) | Codificador de revision de paridad de baja densidad y metodo de codificacion de revision de paridad de baja densidad que utiliza el mismo. | |
MX364871B (es) | Entrelazador de bits para palabra código de revisión de paridad de baja densidad que tiene una longitud de 64800 y un índice de código de 4/15 y mapeo de 256 símbolos, y método para entrelazar bits que utiliza el mismo. | |
MX2016003228A (es) | Dispositivo de procesamiento de datos y metodo de procesamiento de datos. | |
MX2014012117A (es) | Codificador de revision de paridad de baja densidad que tiene una longitud de 64800 y un indice de codigo de 3/15 y metodo de codificacion de revision de paridad de baja densidad que utiliza el mismo. | |
MX2014012113A (es) | Codificador de revision de paridad de baja densidad que tiene una longitud de 16200 y un indice de codigo de 3/15 y metodo de codificacion de revision de paridad de baja densidad que utiliza el mismo. | |
MX350608B (es) | Codificador de revisión de paridad de baja densidad que tiene una longitud de 16200 y un índice de código de 5/15 y método de codificación de revisión de paridad de baja densidad que utiliza el mismo. | |
MX2014012116A (es) | Codificador de revision de paridad de baja densidad que tiene una longitud de 64800 y un indice de codigo de 2/15 y metodo de codificacion de revision de paridad de baja densidad que utiliza el mismo. | |
MX350313B (es) | Codificador de revision de paridad de baja densidad que tiene una longitud de 16200 y un indice de codigo de 2/15 y metodo de codificacion de revision de paridad de baja densidad que utiliza el mismo. | |
MX2014012119A (es) | Codificador de revision de paridad de baja densidad que tiene una longitud de 64800 y un indice de codigo de 5/15 y metodo de codificacion de revision de paridad de baja densidad que utiliza el mismo. | |
MX2014012114A (es) | Codificador de revision de paridad de baja densidad que tiene una longitud de 16200 y un indice de codigo de 4/15 y metodo de codificacion de revision de paridad de baja densidad que utiliza el mismo. |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
FG | Grant or registration |