MX350599B - Codificador de revisión de paridad de baja densidad y método de codificación de revisión de paridad de baja densidad que utiliza el mismo. - Google Patents
Codificador de revisión de paridad de baja densidad y método de codificación de revisión de paridad de baja densidad que utiliza el mismo.Info
- Publication number
- MX350599B MX350599B MX2014012120A MX2014012120A MX350599B MX 350599 B MX350599 B MX 350599B MX 2014012120 A MX2014012120 A MX 2014012120A MX 2014012120 A MX2014012120 A MX 2014012120A MX 350599 B MX350599 B MX 350599B
- Authority
- MX
- Mexico
- Prior art keywords
- parity check
- low density
- density parity
- ldpc
- memory
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1148—Structural properties of the code parity-check or generator matrix
- H03M13/116—Quasi-cyclic LDPC [QC-LDPC] codes, i.e. the parity-check matrix being composed of permutation or circulant sub-matrices
- H03M13/1165—QC-LDPC codes as defined for the digital video broadcasting [DVB] specifications, e.g. DVB-Satellite [DVB-S2]
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1148—Structural properties of the code parity-check or generator matrix
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1148—Structural properties of the code parity-check or generator matrix
- H03M13/118—Parity check matrix structured for simplifying encoding, e.g. by having a triangular or an approximate triangular structure
- H03M13/1185—Parity check matrix structured for simplifying encoding, e.g. by having a triangular or an approximate triangular structure wherein the parity-check matrix comprises a part with a double-diagonal
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/65—Purpose and implementation aspects
- H03M13/6522—Intended application, e.g. transmission or communication standard
Landscapes
- Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Engineering & Computer Science (AREA)
- Probability & Statistics with Applications (AREA)
- Theoretical Computer Science (AREA)
- Multimedia (AREA)
- Error Detection And Correction (AREA)
Abstract
Se describe un codificador de revisión de paridad de baja densidad (LDPC), un decodificador de LDPC y un método codificador de LDPC; el codificador de LDPC incluye una primera memoria, una segunda memoria y un procesador; la primera memoria almacena una palabra código de LDPC; la segunda memoria es inicializada a 0; el procesador genera la palabra código de LDPC al realizar la acumulación con respecto a la segunda memoria que usa bits de información; la acumulación se realiza en direcciones de bit de paridad que se actualizan al usar una secuencia que corresponde a una matriz de revisión de paridad (PCM).
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR20140111764 | 2014-08-26 | ||
KR1020140116872A KR102270310B1 (ko) | 2014-08-26 | 2014-09-03 | Ldpc 부호화기 및 이를 이용한 ldpc 부호화 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
MX2014012120A MX2014012120A (es) | 2016-02-25 |
MX350599B true MX350599B (es) | 2017-09-11 |
Family
ID=55540172
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
MX2014012120A MX350599B (es) | 2014-08-26 | 2014-10-07 | Codificador de revisión de paridad de baja densidad y método de codificación de revisión de paridad de baja densidad que utiliza el mismo. |
MX2020003765A MX2020003765A (es) | 2014-08-26 | 2014-10-07 | Codificador de revision de paridad de baja densidad y metodo de codificacion de revision de paridad de baja densidad que utiliza el mismo. |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
MX2020003765A MX2020003765A (es) | 2014-08-26 | 2014-10-07 | Codificador de revision de paridad de baja densidad y metodo de codificacion de revision de paridad de baja densidad que utiliza el mismo. |
Country Status (2)
Country | Link |
---|---|
KR (3) | KR102270310B1 (es) |
MX (2) | MX350599B (es) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109150196B (zh) * | 2017-06-27 | 2024-06-18 | 华为技术有限公司 | 信息处理的方法、装置和通信设备 |
KR102711978B1 (ko) | 2022-05-13 | 2024-09-27 | 전남대학교산학협력단 | 저밀도 패리티 검사 부호의 설계 및 부호화 방법 및 장치 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2008092040A2 (en) * | 2007-01-24 | 2008-07-31 | Qualcomm Incorporated | Ldpc encoding and decoding of packets of variable sizes |
-
2014
- 2014-09-03 KR KR1020140116872A patent/KR102270310B1/ko active IP Right Grant
- 2014-10-07 MX MX2014012120A patent/MX350599B/es active IP Right Grant
- 2014-10-07 MX MX2020003765A patent/MX2020003765A/es unknown
-
2021
- 2021-06-22 KR KR1020210081171A patent/KR102395237B1/ko active IP Right Grant
-
2022
- 2022-04-29 KR KR1020220053730A patent/KR102540338B1/ko active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
KR102540338B1 (ko) | 2023-06-05 |
KR20220063131A (ko) | 2022-05-17 |
KR20160024711A (ko) | 2016-03-07 |
MX2020003765A (es) | 2020-07-29 |
MX2014012120A (es) | 2016-02-25 |
KR20210084371A (ko) | 2021-07-07 |
KR102270310B1 (ko) | 2021-06-30 |
KR102395237B1 (ko) | 2022-05-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
MX2019005428A (es) | Entrelazador de bits para palabra codigo de revision de paridad de baja densidad que tiene una longitud de 64800 y un indice de codigo de 4/15 y mapeo de 256 simbolos, y metodo para entrelazar bits que utiliza el mismo. | |
MY191686A (en) | Data processing apparatus and data processing method | |
NZ754843A (en) | Multiple low density parity check (ldpc) base graph design | |
MX2020004655A (es) | Transmisor y metodo de segmentacion del mismo. | |
MX2015009839A (es) | Dispositivo de procesamiento de datos y metodo de procesamiento de datos. | |
MX2020003791A (es) | Entrelazador de bits para palabra codigo de revision de paridad de baja densidad que tiene una longitud de 16200 y un indice de codigo de 10/15 y mapeo de 256 simbolos, y metodo para entrelazar bits que utiliza el mismo. | |
MX2017010997A (es) | Dispositivo de perforacion de paridad para la codificacion de informacion de señalizacion de longitud fija y metodo de perforacion de paridad que lo utiliza. | |
MX2019013223A (es) | Dispositivo de procesamiento de datos y metodo de procesamiento de datos. | |
MX2019015244A (es) | Dispositivo de procesamiento de datos y metodo de procesamiento de datos. | |
MX2014012118A (es) | Codificador de revision de paridad de baja densidad que tiene una longitud de 64800 y un indice de codigo de 4/15 y metodo de codificacion de revision de paridad de baja densidad que utiliza el mismo. | |
MX2020004875A (es) | Aparato de intercalado de paridad para codificar informacion de se?alizacion con longitud fija, y metodo de intercalado de paridad que utiliza el mismo. | |
MX350599B (es) | Codificador de revisión de paridad de baja densidad y método de codificación de revisión de paridad de baja densidad que utiliza el mismo. | |
MX2017011152A (es) | Transmisor y metodo de segmentacion del mismo. | |
MX2017010995A (es) | Aparato de intercalado de paridad para codificar informacion de señalizacion con longitud fija, y metodo de intercalado de paridad que utiliza el mismo. | |
MX350602B (es) | Codificador de revisión de paridad de baja densidad que tiene una longitud de 64800 y un índice de código de 7/15 y método de codificación de revisión de paridad de baja densidad que utiliza el mismo. | |
MX364871B (es) | Entrelazador de bits para palabra código de revisión de paridad de baja densidad que tiene una longitud de 64800 y un índice de código de 4/15 y mapeo de 256 símbolos, y método para entrelazar bits que utiliza el mismo. | |
MX2016003228A (es) | Dispositivo de procesamiento de datos y metodo de procesamiento de datos. | |
MX350606B (es) | Codificador de revisión de paridad de baja densidad que tiene una longitud de 16200 y un índice de código de 3/15 y método de codificación de revisión de paridad de baja densidad que utiliza el mismo. | |
MX350603B (es) | Codificador de revisión de paridad de baja densidad que tiene una longitud de 64800 y un índice de código de 5/15 y método de codificación de revisión de paridad de baja densidad que utiliza el mismo. | |
MX350313B (es) | Codificador de revision de paridad de baja densidad que tiene una longitud de 16200 y un indice de codigo de 2/15 y metodo de codificacion de revision de paridad de baja densidad que utiliza el mismo. | |
MX350608B (es) | Codificador de revisión de paridad de baja densidad que tiene una longitud de 16200 y un índice de código de 5/15 y método de codificación de revisión de paridad de baja densidad que utiliza el mismo. | |
MX2014012117A (es) | Codificador de revision de paridad de baja densidad que tiene una longitud de 64800 y un indice de codigo de 3/15 y metodo de codificacion de revision de paridad de baja densidad que utiliza el mismo. | |
MX350600B (es) | Codificador de revisión de paridad de baja densidad que tiene una longitud de 64800 y un índice de código de 2/15 y método de codificación de revisión de paridad de baja densidad que utiliza el mismo. | |
MX2014012114A (es) | Codificador de revision de paridad de baja densidad que tiene una longitud de 16200 y un indice de codigo de 4/15 y metodo de codificacion de revision de paridad de baja densidad que utiliza el mismo. | |
MX2016003484A (es) | Dispositivo de procesamiento de datos y metodo de procesamiento de datos. |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
FG | Grant or registration |