MX2011013938A - Sistemas, procedimientos y aparatos para la deteccion y la recuperacion de errores de cifrado. - Google Patents

Sistemas, procedimientos y aparatos para la deteccion y la recuperacion de errores de cifrado.

Info

Publication number
MX2011013938A
MX2011013938A MX2011013938A MX2011013938A MX2011013938A MX 2011013938 A MX2011013938 A MX 2011013938A MX 2011013938 A MX2011013938 A MX 2011013938A MX 2011013938 A MX2011013938 A MX 2011013938A MX 2011013938 A MX2011013938 A MX 2011013938A
Authority
MX
Mexico
Prior art keywords
encryption
input parameters
data
value
protocol data
Prior art date
Application number
MX2011013938A
Other languages
English (en)
Inventor
Keiichi Kubota
Original Assignee
Nokia Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=43382122&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=MX2011013938(A) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Nokia Corp filed Critical Nokia Corp
Publication of MX2011013938A publication Critical patent/MX2011013938A/es

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/12Transmitting and receiving encryption devices synchronised or initially set up in a particular manner
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/40Network security protocols
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W12/00Security arrangements; Authentication; Protecting privacy or anonymity
    • H04W12/02Protecting privacy or anonymity, e.g. protecting personally identifiable information [PII]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W12/00Security arrangements; Authentication; Protecting privacy or anonymity
    • H04W12/03Protecting confidentiality, e.g. by encryption
    • H04W12/037Protecting confidentiality, e.g. by encryption of the control plane, e.g. signalling traffic
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W12/00Security arrangements; Authentication; Protecting privacy or anonymity
    • H04W12/04Key management, e.g. using generic bootstrapping architecture [GBA]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L2209/00Additional information or applications relating to cryptographic mechanisms or cryptographic arrangements for secret or secure communication H04L9/00
    • H04L2209/80Wireless

Abstract

Se proporcionan sistemas, procedimientos y aparatos para la detección y la recuperación de errores de cifrado. Un procedimiento puede incluir usar un primer conjunto de uno o más parámetros de entrada de cifrado para descifrar los datos cifrados que se han cifrado usando un segundo conjunto de uno o más parámetros de entrada de cifrado. El procedimiento puede incluir también comparar un valor de al menos una porción de los datos descifrados con un valor esperado. El procedimiento puede incluir adicionalmente determinar una ocurrencia de un error de cifrado cuando el valor de la por lo menos una porción de los datos descifrados no es igual al valor esperado. El procedimiento también puede incluir iniciar un procedimiento de resincronización de cifrado en respuesta a la determinación de que se ha producido un error de cifrado para resincronizar al menos uno del primer conjunto de parámetros de entrada de cifrado con al menos uno del segundo conjunto de parámetros de entrada de cifrado. También se proporcionan sistemas y aparatos correspondientes.

Description

SISTEMAS, PROCEDIMIENTOS Y APARATOS PARA LA DETECCIÓN Y LA RECUPERACIÓN DE ERRORES DE CIFRADO CAMPO TÉCNICO Realizaciones de la presente invención se refieren en general a tecnología de comunicación y, más particularmente, se refieren a sistemas, procedimientos y aparatos para la detección y la recuperación de errores de cifrado.
ANTECEDENTES DE LA INVENCIÓN La era moderna de las comunicaciones ha traído consigo una enorme expansión de las redes alámbricas e inalámbricas. Las redes de ordenadores, las redes de televisión y las redes de telefonía están experimentando una expansión tecnológica sin precedentes, impulsada por la demanda del consumidor. Las tecnologías de redes inalámbricas y móviles se han ocupado de las demandas relacionadas con los consumidores, mientras que proporcionan una mayor flexibilidad e inmediatez de la transferencia de información y proporcionan comodidad a los usuarios. En paralelo con la expansión de las redes, se han desarrollado dispositivos de ordenador móviles que se aprovechan de las prestaciones ofrecidas por las redes inalámbricas para facilitar la computación móvil. Como resultado, los dispositivos de comunicación móviles y las redes inalámbricas son ampliamente usados por los consumidores para soportar el uso de computación móvil para una amplia gama de comunicaciones.
Con el fin de evitar que una tercera parte comprometa la privacidad de los datos de la red de comunicaciones, por lo menos algunos de los datos pueden encriptarse. La participación en la comunicación encriptada puede requerir que una entidad de recepción use un primer conjunto de uno o más parámetros de entrada de cifrado para descifrar los datos recibidos cifrados. El primer conjunto de parámetros de entrada de cifrado puede que se tenga que sincronizar con un segundo conjunto de uno o más parámetros de entrada de cifrado usados por una entidad de envío para cifrar los datos para garantizar el descifrado con exactitud de los datos cifrados por la entidad de recepción. Cuando el primer y el segundo conjuntos de parámetros de entrada de cifrado están fuera de sincronización, puede producirse un error de cifrado, en el que la entidad de recepción no puede ser capaz de descifrar con precisión los datos cifrados.
BREVE DESCRIPCIÓN DE LA INVENCIÓN Sistemas, procedimientos, aparatos, y productos de programas de ordenador, por lo tanto, se proporcionan para la detección y la recuperación de errores de cifrado. En este sentido, se proporcionan procedimientos, aparatos, productos y programas de ordenador que pueden ofrecer varias ventajas a otros dispositivos de ordenador, usuarios de dispositivos de ordenador y operadores de red. Realizaciones de la invención proporcionan un aparato de recepción configurado para determinar una ocurrencia de un error de cifrado. En este sentido, las realizaciones de la invención proporcionan un aparato de recepción configurado para determinar una ocurrencia de un error de cifrado mediante la comparación de un valor de los datos descifrados con un valor esperado para determinar si el valor de los datos de descifrado es igual al valor esperado. Esta comparación permite a algunas realizaciones de la invención determinar la ocurrencia de un error de cifrado, independientemente de un tipo de servicio al que está asociado una unidad de datos de protocolo de cifrado. Las realizaciones de la invención también proporcionan un aparato de recepción configurado para iniciar un procedimiento de recuperación de errores de cifrado con el fin de sincronizar un conjunto local de uno o más parámetros de entrada de cifrado usados para descifrar los datos recibidos cifrados con un conjunto de uno o más parámetros de entrada de cifrado usados por un aparato de envío para cifrar los datos cifrados antes de la transmisión al terminal. Algunas realizaciones de la invención proporcionan un aparato de recepción configurado para iniciar una resincronización de control del enlace de radio con un aparato de envío para resincronizar el envío de uno o más parámetros de entrada de cifrado. Las realizaciones de la invención también proporcionan un aparato de recepción configurado para resincronizar de forma autónoma una o más parámetros de entrada de cifrado mediante la selección de un valor alternativo más probable para al menos un parámetro de entrada de cifrado.
En una primera realización a modo de ejemplo, se proporciona un procedimiento, que comprende usar un primer conjunto de uno o más parámetros de entrada de cifrado para descifrar datos cifrados en una unidad de datos de protocolo recibido. En el procedimiento de esta realización, los datos cifrados fueron cifrados usando un segundo conjunto de uno o más parámetros de entrada de cifrado. El procedimiento de esta realización también comprende comparar un valor de al menos una porción de los datos descifrados a un valor esperado. El procedimiento de esta realización también comprende determinar una ocurrencia de un error de cifrado cuando el valor de la al menos una porción de los datos descifrados no es igual al valor esperado. El procedimiento de esta realización también comprende iniciar un procedimiento de resincronización de cifrado en respuesta a la determinación de que se produjo un error de cifrado para resincronizar al menos uno de la primera serie de parámetros de entrada de cifrado con al menos uno de la segunda serie de parámetros de entrada de cifrado.
En otra realización a modo de ejemplo, se proporciona un aparato. El aparato de esta realización comprende al menos un procesador y al menos una memoria de almacenamiento de un código de programa de ordenador, en el que la al menos una memoria y el código de programa de ordenador almacenado están configurados para, con el al menos un procesador, hacer que el aparato utilice al menos un primer conjunto de uno o más parámetros de entrada de cifrado para descifrar datos cifrados en una unidad de datos de protocolo recibidos. En el aparato de esta realización, los datos cifrados fueron cifrados usando un segundo conjunto de uno o más parámetros de entrada de cifrado. La al menos una memoria y el código de programa de ordenador almacenado están configurados para, con el al menos un procesador, causar adicionalmente que el aparato de esta realización compare un valor de al menos una porción de los datos descifrados con un valor esperado. La al menos una memoria y el código del programa de ordenador almacenado están configurados para, con el al menos un procesador, también hacer que el aparato de esta realización determine una ocurrencia de un error de cifrado cuando el valor de la al menos una porción de los datos descifrados es no es igual al valor esperado. La al menos una memoria y el código del programa de ordenador almacenado están configurados para, con el al menos un procesador, también hacer que el aparato de esta realización inicie un procedimiento de resincronización de cifrado en respuesta a la determinación de que se produjo un error de cifrado para resincronizar al menos uno del primer conjunto de parámetros de entrada de cifrado con al menos uno del segundo conjunto de parámetros de entrada de cifrado.
En otra realización a modo de ejemplo, se proporciona un producto de programa de ordenador. El producto programa de ordenador incluye al menos un medio de almacenamiento que se puede leer en un ordenador que tiene instrucciones del programa que se puede leer en un ordenador almacenado en el mismo. Las instrucciones del programa que se puede leer en un ordenador pueden incluir una pluralidad de instrucciones del programa. Aunque en este resumen las instrucciones del programa están ordenadas, se apreciará que este resumen se proporciona sólo para fines de ejemplo y el orden es simplemente para facilitar el resumen del producto de programas de ordenador. El ejemplo de orden de ninguna manera limita la implementación de las instrucciones del programa de ordenador asociado. La primera instrucción del programa de esta realización está configurada para el uso de un primer conjunto de uno o más parámetros de entrada de cifrado para descifrar datos cifrados en una unidad de datos del protocolo recibido. Los datos cifrados de esta realización fueron cifrados usando un segundo conjunto de uno o más parámetros de entrada de cifrado. La segunda instrucción del programa de esta realización está configurada para la comparación de un valor de al menos una porción de los datos descifrados con un valor esperado. La tercera instrucción del programa de esta realización está configurada para la determinación de una ocurrencia de un error de cifrado cuando el valor de la al menos una porción de los datos descifrados no es igual al valor esperado. La cuarta instrucción del programa de esta realización está configurada para iniciar un procedimiento de resincronización de cifrado en respuesta a la determinación de que se produjo un error de cifrado para resincronizar al menos uno del primer conjunto de parámetros de entrada de cifrado con al menos uno del segundo conjunto de parámetros de entrada de cifrado.
En otra realización a modo de ejemplo, se proporciona un aparato que comprende medios para el uso de un primer conjunto de uno o más parámetros de entrada de cifrado para descifrar datos cifrados en una unidad de datos del protocolo recibido. Los datos cifrados de esta realización fueron cifrados usando un segundo conjunto de uno o más parámetros de entrada de cifrado. El aparato de esta realización también comprende medios para comparar un valor de al menos una porción de los datos descifrados con un valor esperado. El aparato de esta realización también comprende medios para determinar una ocurrencia de un error de cifrado cuando el valor de la al menos una porción de los datos de descifrado no es igual al valor esperado. El aparato de esta realización también comprende medios para iniciar un procedimiento de resincronización de cifrado en respuesta a la determinación de que se produjo un error de cifrado para resincronizar al menos uno del primer conjunto de parámetros de entrada de cifrado con al menos uno del segundo conjunto de parámetros de entrada de cifrado.
El resumen anterior se proporciona únicamente con fines de resumir algunas realizaciones de ejemplo de la invención para proporcionar una comprensión básica de algunos aspectos de la invención. En consecuencia, se apreciará que las realizaciones de ejemplo descritas anteriormente son sólo ejemplos y no deben ser interpretados para limitar el alcance o el espíritu de la invención de ninguna manera. Se apreciará que el alcance de la invención abarca muchas realizaciones potenciales, algunas de las cuales también se describirán más adelante, además de las que aquí se resumen.
BREVE DESCRIPCIÓN DE LAS FIGURAS Habiendo descrito así las realizaciones de la invención en términos generales, se hará ahora referencia a los dibujos adjuntos, que no están necesariamente dibujados a escala, y en los que: La figura 1 muestra un sistema de detección y de recuperación de errores de cifrado de acuerdo con una realización a modo de ejemplo de la presente invención; La figura 2 muestra un diagrama de bloques esquemático de un terminal móvil de acuerdo con una realización a modo de ejemplo de la presente invención; La figura 3 muestra un diagrama de flujo de acuerdo con un procedimiento de ejemplo para la detección y la recuperación de errores de cifrado de acuerdo con una realización a modo de ejemplo de la invención; La figura 4 muestra un diagrama de flujo de acuerdo con un procedimiento de ejemplo para la detección y la recuperación de errores de cifrado de acuerdo con una realización a modo de ejemplo de la invención; La figura 5 muestra un diagrama de flujo de acuerdo con un procedimiento de ejemplo para la detección y la recuperación de errores de cifrado de acuerdo con una realización a modo de ejemplo de la invención; y La figura 6 muestra un diagrama de flujo de acuerdo con un procedimiento de ejemplo para la detección y la recuperación de errores de cifrado de acuerdo con una realización a modo de ejemplo de la invención.
DESCRIPCIÓN DETALLADA DE LA INVENCIÓN Algunas realizaciones de la presente invención se describen con más detalle a continuación con referencia a los dibujos adjuntos, en los que se muestran algunas, pero no todas las realizaciones de la invención. De hecho, la invención puede realizarse de muchas formas diferentes y no debe interpretarse como limitada a las realizaciones aquí establecidas, sino que estas realizaciones se proporcionan de manera que esta descripción satisface los requisitos legales aplicables. Los números de referencia similares se refieren a elementos similares.
Tal como se usa aquí, "circuito" se refiere a (a) implementaciones de circuitos sólo de hardware (por ejemplo, implementaciones de circuitos analógicos y/o circuitos digitales), (b) combinaciones de circuitos y producto(s) de programa de ordenador que comprenden instrucciones de software y/o firmware almacenadas en una o más memorias legibles por ordenador que trabajan juntas para hacer que un aparato realice una o más funciones que se describen en este documento, y (c) circuitos, tales como, por ejemplo, un microprocesador(es) o una porción de un microprocesador(es), que requieren software o firmware para el funcionamiento, incluso si el software o el firmware no está físicamente presentes. Esta definición de "circuito" se aplica a todos los usos de este término aquí, incluyendo en cualquier reivindicación. Como otro ejemplo, tal como se usa aquí, el término "circuito" también incluye una implementación que comprende uno o más procesadores y/o porción(es) de los mismos y software y/o firmware adjunto. Como otro ejemplo, el término "circuito" tal como se usa aquí también incluye, por ejemplo, un circuito integrado de banda de base o un circuito integrado ;de procesador para aplicaciones de un teléfono móvil o un circuito integrado similar en un servidor, un dispositivo de red de telefonía móvil, otro dispositivo de red, y/u otro dispositivo de computación.
La figura 1 ilustra un diagrama de bloques de un sistema 100 para la detección y la recuperación de errores de cifrado de acuerdo con una realización a modo de ejemplo de la presente invención. Tal como se usa aquí, "de ejemplo" significa simplemente un ejemplo y como tal representa una realización a modo de ejemplo de la invención y no debe ser interpretado para limitar el alcance o el espíritu de la invención de ninguna manera. Se apreciará que el alcance de la invención abarca muchas realizaciones potenciales, además de las ilustradas y descritas aquí. Como tal, mientras que la figura 1 ilustra un ejemplo de una configuración de un sistema de detección y recuperación de errores de cifrado, numerosas otras configuraciones también se pueden usar para implementar realizaciones de la presente invención. En por lo menos algunas realizaciones, el sistema 100 incluye un aparato de recepción 102 en comunicación con un aparato de envío 104 en una red 108. La red 108 puede comprender una red inalámbrica, red de cable, o una combinación de las mismas. En una realización, la red 108 comprende una red de telefonía móvil o de redes públicas móviles terrestres, tal como pueden ser configuradas para operar de acuerdo con el estándar del Proyecto de Asociación de Tercera Generación (3GPP). g La red 108 puede comprender Internet.
El aparato de recepción 102 puede realizarse como uno o más dispositivos de computación. Por ejemplo, el aparato de recepción 102 puede realizarse como un ordenador de sobremesa, un ordenador portátil, un terminal móvil, un ordenador móvil, un teléfono móvil, un dispositivo de comunicación móvil, un dispositivo de juegos, una cámara digital/cámara de vídeo, un reproductor de audio/vídeo, un aparato de televisión, un receptor de radio, un grabador de vídeo digital, un dispositivo de posicionamiento, cualquier combinación de los mismos, y/o similares, configurados para recibir datos a través de la red 108 que han sido cifrados y/o transmitidos por el aparato de envío 104. Como otro ejemplo, el aparato de recepción 102 puede comprender un nodo de red (por ejemplo, un controlador de red de radio (RNC), una entidad de gestión de movilidad (MME), o similares) configurado para descifrar los datos transmitidos por el aparato de envío 104, un punto de acceso (por ejemplo, una estación base, nodo B, nodo desarrollado B, y/u otro punto de acceso a la red) configurado para proporcionar acceso a la red 108, recibir datos cifrados del aparato de envío 104, cualquier otro un nodo de red configurado para realizar por lo menos algunas funciones atribuidas aquí al aparato de envío 104, alguna combinación de los mismos, o similares.
El aparato de envío 104 también puede realizarse de manera similar como uno o más dispositivos de computación. Por ejemplo, el aparato de envío 104 puede realizarse como un ordenador de sobremesa, un ordenador portátil, un terminal móvil, ordenador móvil, un teléfono móvil, un dispositivo de comunicación móvil, un dispositivo de juegos, una cámara digital/cámara de vídeo, un reproductor de audio/vídeo, un aparato de televisión, un receptor de radio, un grabador de vídeo digital, un dispositivo de posicionamiento, cualquier combinación de los mismos, y/o similares configurados para cifrar y/o transmitir datos cifrados en la red 108 al aparato de recepción 102. Como otro ejemplo, el aparato de envío 104 puede comprender un nodo de red (por ejemplo, un controlador de red de radio (RNC), una entidad de gestión de movilidad (MME), o similares) configurado para el cifrado de datos para su transmisión al aparato de recepción 102, un punto de acceso (por ejemplo, una estación base, nodo B, nodo desarrollado B, y/u otro punto de acceso a la red) configurado para proporcionar acceso a la red 108 y transmitir datos cifrados al aparato de recepción 102, cualquier otro nodo de red configurado para realizar por lo menos algunas funciones atribuidas aquí a los aparatos de envío 104, alguna combinación de los mismos, o similares.
En una realización a modo de ejemplo, el aparato de recepción 102 y/o el aparato de envío 104 están realizados como un terminal móvil, tal como por ejemplo que se ilustra en la figura 2. En este sentido, la figura 2 muestra un diagrama de bloques de un terminal móvil 10 representativo de una realización de un aparato de recepción 102 y/o un aparato de envío 104, de acuerdo con las realizaciones de la presente invención. Debe entenderse, sin embargo, que el terminal móvil 10 que se ilustra y se describe a continuación es meramente ilustrativo de un tipo de aparato de recepción 102 y/o aparato de envío 104 que puede implementar y/o beneficiarse de las realizaciones de la presente invención y, por lo tanto, debe tomarse para limitar el alcance de la presente invención. Mientras que varias realizaciones del dispositivo electrónico se ilustran y se describen a continuación para fines de ejemplo, otros tipos de dispositivos electrónicos, tal como teléfonos móviles, ordenadores móviles, asistentes digitales portátiles (PDA), buscapersonas, ordenadores portátiles, ordenadores de escritorio, dispositivos de juegos, televisores y otros tipos de sistemas electrónicos, pueden emplear realizaciones de la presente invención.
Tal como se muestra, el terminal móvil 10 puede incluir una antena 12 (o varias antenas 12) en comunicación con un transmisor 14 y un receptor 16. El terminal móvil 10 también puede incluir un procesador 20 configurado para proporcionar señales y recibir señales desde el transmisor y el receptor, respectivamente. El procesador 20 puede, por ejemplo, realizarse como varios medios, incluyendo circuitos, uno o más microprocesadores con procesador(es) de señal digital adjunto(s), uno o más procesadores sin un procesador de señales digitales adjunto, uno o más coprocesadores, uno o más procesadores de múltiples núcleos, uno o más controladores, circuitos de procesamiento, uno o más computadores, varios otros elementos de procesamiento, incluyendo circuitos integrados, tales como, por ejemplo, un ASIC (circuito integrado específico de aplicaciones) o FPGA (matriz de puerta programable de campo), o alguna combinación de los mismos. En consecuencia, aunque se ilustra en la figura 2 como un único procesador, en algunas realizaciones, el procesador 20 comprende una pluralidad de procesadores. Estas señales enviadas y recibidas por el procesador 20 pueden incluir información de señalización de acuerdo con un estándar de interfaz de aire de un sistema celular aplicable, y/o cualquier número de diferentes técnicas de redes alámbricas o inalámbricas, que incluye pero no está limitado a técnicas de fidelidad inalámbrica (Wi-Fi), red de acceso inalámbrico (WLAN) tal como el Instituto de Ingenieros Eléctricos y Electrónicos (IEEE) 802.11 , 802.16, y/o similares. Además, estas señales pueden incluir datos de voz, datos generados por los usuarios, datos solicitados por el usuario y/o similares. En este sentido, el terminal móvil puede ser capaz de operar con uno o más estándares de interfaz de aire, protocolos de comunicación, tipos de modulación, tipos de acceso, y/o similares. Más particularmente, el terminal móvil puede ser capaz de operar de acuerdo con los diversos protocolos de comunicación de primera generación (1G), de segunda generación (2G), 2.5G, de tercera generación (3G), de cuarta generación (4G), protocolos de comunicación de Subsistema Multimedia de Protocolo de Internet (IMS) (por ejemplo, protocolo de iniciación de sesión (SIP)), y/o similares. Por ejemplo, el terminal móvil puede ser capaz de operar de acuerdo con los protocolos de comunicación inalámbrica 2G IS-136 (Acceso Múltiple por División de Tiempo (TDMA)), Sistema Global para Comunicaciones Móviles (GSM), IS-95 (Acceso Múltiple por División de Código (CDMA)), y/o similares. Además, por ejemplo, el terminal móvil puede ser capaz de operar de acuerdo con los protocolos de comunicación inalámbrica 2.5G de Servicio de Radio de Paquetes Generales (GPRS), Ambiente GSM de Datos Mejorados (EDGE), y/o similares. Además, por ejemplo, el terminal móvil puede ser capaz de operar de acuerdo con los protocolos de comunicación inalámbrica 3G, tal como el Sistema Universal de Telecomunicaciones Móviles (UMTS), Acceso Múltiple por División de Códigos 2000 (CDMA2000), Acceso Múltiple por División de Código de Banda Ancha (WCDMA), Acceso Múltiple por División de Código Sincrónico-División de tiempo (TD-SCDMA), y/o similares. El terminal móvil puede, por ejemplo, configurarse para transmitir y/o recibir los datos transmitidos, de acuerdo con el protocolo de acceso de paquetes de enlace descendente de alta velocidad (HSDPA), protocolo de acceso de paquetes de enlace ascendente de alta velocidad (HSUPA), y/o similares. El terminal móvil también puede ser capaz de operar de acuerdo con los protocolos de comunicación inalámbrica 3.9G tal como Evolución a Largo Plazo (LTE) o Red de Acceso de Radio Terrestre Universal Evolucionada (E-UTRAN) y/o similares. Además, por ejemplo, el terminal móvil puede ser capaz de operar de acuerdo con protocolos de comunicación inalámbrica de cuarta generación (4G) y/o similares, así como protocolos de comunicación inalámbrica similares que se puedan desarrollar en el futuro.
Algunos terminales móviles de Sistema de Telefonía Móvil Avanzada de Banda Estrecha (NAMPS), así como del Sistema de Comunicaciones de Acceso Total (TACS), también pueden beneficiarse de realizaciones de esta invención, al igual que teléfonos de modo dual o mayores (por ejemplo, teléfonos digital/analógico o TDMA/CDMA/analógico). Además, el terminal móvil 10 puede ser capaz de operar de acuerdo con protocolos de Fidelidad Inalámbrica (Wi-Fi) o Interoperabilidad Mundial para Acceso por Microondas (WiMAX).
Se entiende que el procesador 20 puede comprender circuitos para la implementación de audio/video y funciones lógicas del terminal móvil 10. Por ejemplo, el procesador 20 puede comprender un dispositivo de procesador de señal digital, un dispositivo de microprocesador, un convertidor de analógico a digital, un convertidor de digital a analógico, y/o similares. Las funciones de control y procesamiento de la señal del terminal móvil se pueden asignar entre estos dispositivos de acuerdo con sus capacidades respectivas. El procesador también puede comprender un codificador de voz interno (VC) 20a, un módem de datos internos (DM) 20b, y/o similares. Además, el procesador 20 puede comprender la funcionalidad para operar uno o más programas de software, que pueden ser almacenados en la memoria. Por ejemplo, el procesador 20 puede ser capaz de operar un programa de conectividad, tal como un navegador web. El programa de conectividad puede permitir que el terminal móvil 10 transmita y reciba contenido web, tal como por ejemplo contenidos basados en la localización, de acuerdo con un protocolo, tal como el Protocolo de Aplicación Inalámbrica (WAP), el Protocolo de Transferencia de Hipertexto (HTTP), y/o similares. El terminal móvil 10 puede ser capaz de usar un Protocolo de Control de Transmisión/Protocolo de Internet (TCP/IP) para transmitir y recibir contenido web a través de Internet u otras redes.
El terminal móvil 10 también puede comprender una interfaz de usuario que incluye, por ejemplo, un auricular o altavoz 24, un timbre 22, un micrófono 26, una pantalla 28, una interfaz de entrada de usuario, y/o similares, que pueden estar operativamente acoplados al procesador 20. En este sentido, el procesador 20 pueden comprender circuitos de interfaz de usuario configurados para el control de al menos algunas de las funciones de uno o de los elementos de la interfaz de usuario, tal como, por ejemplo, el altavoz 24, el timbre 22, el micrófono 26, la pantalla 28, y/o similares. El procesador 20 y/o los circuitos de la interfaz del usuario que comprenden el procesador 20 pueden configurarse para controlar una o más funciones de uno o más elementos de la interfaz de usuario a través de instrucciones de programa de ordenador (por ejemplo, software y/o firmware) almacenadas en una memoria de acceso al procesador 20 (por ejemplo, memoria volátil 40, memoria no volátil 42, y/o similares). Aunque no se muestra, el terminal móvil puede comprender una batería para alimentar varios circuitos relacionados con el terminal móvil, por ejemplo, un circuito para proporcionar vibración mecánica como una salida detectable. La interfaz de entrada de usuario puede comprender dispositivos que permitan que el terminal móvil reciba datos, tales como un teclado 30, una pantalla táctil (no mostrada), una palanca de mando (no mostrada), y/u otro dispositivo de entrada. En las realizaciones que incluyen un teclado, el teclado puede comprender teclas numéricas (0-9) y relacionadas (#, *), y/o otras teclas para el funcionamiento del terminal móvil.
Tal como se muestra en la figura 2, el terminal móvil 10 también puede incluir uno o más medios para compartir y/o obtener datos. Por ejemplo, el terminal móvil puede comprender un transceptor de frecuencia de radio de corto alcance (RF) y/o interrogador 64, de manera que los datos pueden ser compartidos y/o obtenidos de los dispositivos electrónicos de acuerdo con técnicas de radiofrecuencia. El terminal móvil puede comprender otros transceptores de corto alcance, tales como, por ejemplo, un transceptor de infrarrojos (IR) 66, un transceptor Bluetooth™ (BT) 68 que opera usando la tecnología inalámbrica de la marca Bluetooth™ desarrollada por el Grupo de Interés Especial Bluetooth™, un transceptor de bus serie universal (USB) inalámbrico 70 y/o similares. El transceptor Bluetooth™ 68 puede ser capaz de operar de acuerdo a estándares de radio de tecnología Bluetooth™ de consumo de energía ultra-bajo (por ejemplo, Wibree™). En este sentido, el terminal móvil 10 y, en particular, el transceptor de corto alcance puede ser capaz de transmitir datos a y/o recibir datos desde dispositivos electrónicos dentro de una proximidad del terminal móvil, tal como por ejemplo dentro de 10 metros, por ejemplo. Aunque no se muestra, el terminal móvil puede ser capaz de transmitir y/o recibir datos desde dispositivos electrónicos de acuerdo con diversas técnicas de redes inalámbricas, incluyendo Fidelidad Inalámbrica (Wi-Fi), técnicas WLAN tales como técnicas IEEE 802.11 , técnicas IEEE 802.16, y/o similares.
El terminal móvil 10 puede comprender memoria, tal como un módulo de identidad del suscriptor (SIM) 38, un módulo de identidad del usuario extraíble (R-UIM), un módulo de identidad del suscriptor universal (USIM), y/o similares, que pueden almacenar elementos de información relacionados con un suscriptor móvil. Además del SIM, el terminal móvil puede comprender otra memoria amovible y/o fija. El terminal móvil 10 puede incluir una memoria volátil 40 y/o una memoria no volátil 42. Por ejemplo, la memoria volátil 40 puede ser una memoria de acceso aleatorio (RAM) que incluye memoria RAM dinámica y/o estática, memoria caché en el chip o fuera del chip, y/o similares. La memoria no volátil 42, que pueden estar incorporada y/o ser amovible, puede incluir, por ejemplo, memoria de sólo lectura, memoria flash, dispositivos de almacenamiento magnético (por ejemplo, discos duros, unidades de disco, cinta magnética, etc.), unidades y/o medios de disco óptico, memoria no volátil de acceso aleatorio (NVRAM), y/o similares. Al igual que la memoria volátil 40, la memoria no volátil 42 puede incluir un área caché para el almacenamiento temporal de datos. Las memorias pueden almacenar uno o más programas de software, instrucciones, piezas de información, datos y/o similares, que podrán ser usadas por el terminal móvil para la realización de funciones del terminal móvil. Por ejemplo, las memorias pueden comprender un identificador, tal como un código de identificación del equipo móvil internacional (IMEI), capaz de identificar! de forma exclusiva el terminal móvil 10. ! Volviendo ahora a la figura 1 , en una realización a modo de ejemplo, el aparato de recepción 102 incluye diversos medios, tales como un procesador 110, una memoria 112, un interfaz de comunicación 114, y circuitos de control de descifrado 118 para llevar a cabo las diferentes funciones aquí descritas. Estos medios del aparato de recepción 102 tal como se describen aquí pueden ser realizados como, por ejemplo, circuitos, elementos de hardware (por ejemplo, un procesador debidamente programado, circuito lógico combinatorio, y/o similares), un producto de programa de ordenador que comprende instrucciones del programa que se pueden leer en un ordenador (por ejemplo, software o firmware) almacenadas en un medio legible por ordenador (por ejemplo, la memoria 12) que es ejecutable por un dispositivo de procesamiento debidamente configurado (por ejemplo, el procesador 10), o alguna combinación de los mismos.
El procesador 110 puede, por ejemplo, realizarse como varios medios que incluyen uno o más microprocesadores con procesador(es) de señal digital adjunto(s), uno o más procesadores sin un procesador de señales digitales adjunto, uno o varios coprocesadores, uno o más procesadores de múltiples núcleos, uno o más controladores, circuitos de procesamiento, uno o más ordenadores, otros varios elementos de procesamiento, incluyendo circuitos integrados, tales como, por ejemplo, un ASIC (circuito integrado específico de aplicaciones) o FPGA (matriz de puerta programable de campo), o alguna combinación de los mismos. Por lo tanto, aunque se ilustra en la figura 1 como un solo procesador, en algunas realizaciones, el procesador 110 comprende una pluralidad de procesadores. La pluralidad de procesadores pueden estar en comunicación operativa entre sí y puede estar configurados para realizar conjuntamente una o más funciones del aparato de recepción 102, tal como se describe aquí. La pluralidad de procesadores pueden realizarse en un único dispositivo de computación o estar distribuidos a través de una pluralidad de dispositivos de computación configurados colectivamente para realizar una o más funciones del aparato de recepción 102 tal como se describe aquí. En realizaciones en las que el aparato de recepción 102 se realiza como un terminal móvil 10, el procesador 110 puede realizarse como o comprender el procesador 20. En una realización a modo de ejemplo, el procesador 110 está configurado para ejecutar instrucciones almacenadas en la memoria 112 o accesibles de otra manera para el procesador 110. Estas instrucciones, cuando se ejecutan por el procesador 110, pueden hacer que el aparato de recepción 102 realice una o más de las funciones del aparato de recepción 102 tal como se describe aquí. Como tal, si configura mediante procedimientos de hardware o software, o mediante una combinación de los mismos, el procesador 110 puede comprender una entidad capaz de realizar operaciones de acuerdo con las realizaciones de la presente invención, cuando se configura en consecuencia. Así, por ejemplo, cuando el procesador 110 se realiza como un ASIC, FPGA o similar, el procesador 110 puede comprender hardware configurado específicamente para la realización de una o más operaciones que se describen aquí. Alternativamente, como otro ejemplo, cuando el procesador 110 se realiza como un ejecutor de instrucciones, estas pueden ser almacenadas en la memoria 112, las instrucciones pueden configurar específicamente el procesador 110 para realizar uno o más algoritmos y operaciones aquí descritas.
La memoria 112 puede incluir, por ejemplo, memoria volátil y/o no volátil. Aunque se ilustra en la figura 1 como una sola memoria, la memoria 112 puede comprender una pluralidad de memorias. La memoria 112 puede comprender una memoria volátil, una memoria no volátil, o alguna combinación de las mismas. En este sentido, la memoria 112 puede comprender, por ejemplo, un disco duro, una memoria de acceso aleatorio, una memoria caché, una memoria flash, una memoria de disco compacto de sólo lectura (CD-ROM), una memoria de disco versátil digital de sólo lectura (DVD-ROM), un disco óptico, un circuito configurado para almacenar información, o alguna combinación de los mismos. En realizaciones en las que el aparato de recepción 102 se realiza como un terminal móvil 10, la memoria 112 puede comprender la memoria volátil 40 y/o la memoria no volátil 42. La memoria 112 puede configurarse para almacenar información, datos, aplicaciones, instrucciones, o similares, para permitir que el aparato de recepción 102 realice diversas funciones de acuerdo con realizaciones de ejemplo de la presente invención. Por ejemplo, en al menos algunas realizaciones, la memoria 112 está configurada para almacenar de manera intermedia datos de entrada para su procesamiento mediante el procesador 110. Adicional o alternativamente, en por lo menos algunas realizaciones, la memoria 112 está configurada para almacenar las instrucciones del programa para su ejecución mediante el procesador 110. La memoria 112 puede almacenar información en forma de información estática y/o dinámica. Esta información almacenada puede ser almacenada y/o usada por los circuitos de control de descifrado 118 en el curso del desempeño de sus funciones. La interfaz de comunicación 114 puede realizarse como cualquier dispositivo o medios realizados en el circuito, hardware, un producto de programa de ordenador que comprende instrucciones de programa legibles por ordenador almacenadas en un soporte legible por ordenador (por ejemplo, la memoria 112) y ejecutadas por un dispositivo de procesamiento (por ejemplo, el procesador 110), o una combinación de los mismos que está configurado para recibir y/o transmitir datos desde/a una entidad del sistema 100, como, por ejemplo, un aparato de envío 104. En al menos una realización, la interfaz de comunicación 114 está al menos parcialmente realizada o controlada de otra manera mediante el procesador 110. En este sentido, la interfaz de comunicación 114 puede estar en comunicación con el procesador 110, tal como por ejemplo a través de un bus. La interfaz de comunicación 114 puede incluir, por ejemplo, una antena, un transmisor, un receptor, un transceptor y/o hardware o software de soporte para permitir la comunicación con una o más entidades del sistema 100. La interfaz de comunicación 114 se puede configurar para recibir y/o transmitir datos usando cualquier protocolo que se pueda usar para las comunicaciones entre las entidades del sistema 100. La interfaz de comunicación 114 también puede estar en comunicación con la memoria 112 y/o el circuito de control de descifrado 118, tal como por ejemplo a través de un bus.
El circuito de control de descifrado 118 puede realizarse como diversos medios, tales como circuitos, hardware, un producto de programa de ordenador que comprende instrucciones de programa legibles por ordenador almacenadas en un soporte legible por ordenador (por ejemplo, la memoria 112) y ejecutadas por un dispositivo de procesamiento (por ejemplo, el procesador 110), o alguna combinación de los mismos y, en una realización, se realiza como o se controla de otra manera mediante el procesador 110. En realizaciones en las que el circuito de control de descifrado 118 se realiza por separado del procesador 110, el circuito de control de descifrado 118 puede estar en comunicación con el procesador 110. El circuito de control de descifrado 118 puede comprender y/o estar configurado para realizar al menos alguna función de una entidad de control de enlace de radio (RLC), entidad de protocolo de convergencia de paquetes de datos (PDCP), y/o similares. El circuito de control de descifrado 118 también puede estar en comunicación con uno o más de la memoria 112 o interfaz de comunicación 114, tal como por ejemplo a través de un bus.
Haciendo referencia ahora al aparato de envío 104, en una realización a modo de ejemplo el aparato de envío 104 incluye varios medios, tales como un procesador 120, una memoria 122, una interfaz de comunicación 124, y un circuito de control de cifrado 126 para llevar a cabo las diferentes funciones aquí descritas. Estos medios del aparato de envío 104 tal como se describen aquí pueden realizarse como, por ejemplo, circuitos, elementos de hardware (por ejemplo, un procesador debidamente programado, circuito lógica combinatorio, y/o similares), un producto de programa de ordenador que comprende instrucciones de programa legibles por ordenador (por ejemplo, software o firmware) almacenadas en un medio legible por ordenador (por ejemplo, una memoria 122) que es ejecutable por un dispositivo de procesamiento debidamente configurado (por ejemplo, el procesador 120), o alguna combinación de los mismos.
El procesador 120 puede, por ejemplo, realizarse como varios medios, incluyendo uno o más microprocesadores con procesador(es) de señal digital adjuntos, uno o más procesadores sin un procesador de señal digital adjuntos, uno o varios coprocesadores, uno o más procesadores del múltiples núcleos, uno o más controladores, circuitos de procesamiento, uno o más ordenadores, varios otros elementos de procesamiento, incluyendo circuitos integrados, tales como, por ejemplo, un ASIC (circuito integrado de aplicación específica) o FPGA (matriz de puerta programable de campo), o alguna combinación de los mismos En consecuencia, aunque se ilustra en la figura 1 como un solo procesador, en algunas realizaciones, el procesador 120 comprende una pluralidad de procesadores. La pluralidad de procesadores pueden estar en comunicación operativa entre sí y pueden estar configurados para realizar conjuntamente una o más funciones del aparato de envío 104 tal como se describe aquí. La pluralidad de los procesadores pueden realizarse en un solo dispositivo de computación o estar distribuidos a través de una pluralidad de dispositivos de computación configurados colectivamente para realizar una o más funciones del aparato de envío 104 tal como se describe aquí. En realizaciones en las que el aparato: de envío 104 se realiza como un terminal móvil 10, el procesador 120 puede realizarse como o comprender el procesador 20. En una realización a modo de ejemplo, el procesador 120 está configurado para ejecutar las instrucciones almacenadas en la memoria 122 o accesibles de otra manera para el procesador 120. Estas instrucciones, cuando se ejecutan en el procesador 120, pueden hacer que el aparato de envío 104 realice una o varias de las funciones del aparato de envío 104 tal como se describe aquí. Por lo tanto, si configura mediante procedimientos de hardware o software, o mediante una combinación de los mismos, el procesador 120 puede comprender una entidad capaz de realizar operaciones de acuerdo con las realizaciones de la presente invención, mientras se configure en consecuencia. Así, por ejemplo, cuando el procesador 120 se realiza como un ASIC, FPGA o similar, el procesador 120 puede comprender hardware configurado específicamente para la realización de una o más operaciones aquí descritas. Alternativamente, como otro ejemplo, cuando el procesador 120 se realiza como un ejecutor de instrucciones, tal como pueden ser almacenadas en la memoria 122, las instrucciones pueden configurar específicamente el procesador 120 para realizar uno o más algoritmos y operaciones que se describen aquí.
La memoria 122 puede incluir, por ejemplo, memoria volátil y/o no volátil.
Aunque se ilustra en la figura 1 como una sola memoria, la memoria 122 puede comprender una pluralidad de memorias. La pluralidad de memorias pueden realizarse en un solo dispositivo de computación o estar distribuidos a través de una pluralidad de dispositivos de computación. La memoria 122 puede comprender una memoria volátil, una memoria no volátil, o alguna combinación de las mismas. En este sentido, la memoria 122 puede comprender, por ejemplo, un disco duro, una memoria de acceso aleatorio, una memoria caché, una memoria flash, una memoria de disco compacto de sólo lectura (CD-ROM), una memoria de disco versátil digital de sólo lectura (DVD-ROM), un disco óptico, un circuito configurado para almacenar información, o alguna combinación de los mismos. En realizaciones en las que el aparato de envío 104 se realiza como un terminal móvil 10, la memoria 122 puede comprender la memoria volátil 40 y/o la memoria no volátil 42. La memoria 122 puede configurarse para almacenar información, datos, aplicaciones, instrucciones, o similares, para permitir que el aparatos de envío 104 realice diversas funciones de acuerdo con realizaciones de ejemplo de la presente invención. Por ejemplo, en al menos algunas realizaciones, la memoria 122 está configurada para la memorización intermedia de datos de entrada para su procesamiento mediante el procesador 120. Adicional o alternativamente, por lo menos en algunas realizaciones, la memoria 122 está configurada para almacenar instrucciones del programa para su ejecución mediante el procesador 120. La memoria 122 puede almacenar información en forma de información estática y/o dinámica. Esta información almacenada puede ser almacenada y/o usada por el circuito de control de cifrado 126 durante el desempeño de sus funciones.
La ¡nterfaz de comunicación 124 pueden realizarse como cualquier dispositivo o medio realizado en el circuito, hardware, un producto de programa de ordenador que comprende instrucciones de programa legibles por ordenador almacenadas en un soporte legible por ordenador (por ejemplo, la memoria 122) y ejecutadas por un dispositivo de procesamiento (por ejemplo, el procesador 120), o una combinación de los mismos que está configurado para recibir y/o transmitir datos desde/a una entidad del sistema 100, tal como, por ejemplo, un aparato de recepción 102. En al menos una realización, la interfaz de comunicación 124 está al menos parcialmente realizada como o controlada por el procesador 120. En este sentido, la interfaz de comunicación 124 puede estar en comunicación con el procesador 120, tal como a través de un bus. La interfaz de comunicación 124 pueden incluir, por ejemplo, una antena, un transmisor, un receptor, un transceptor y/o hardware o software de soporte para permitir las comunicaciones con una o más entidades del sistema 100. La interfaz de comunicación 124 se puede configurar para recibir y/o transmitir datos usando cualquier protocolo que se pueda usar para las comunicaciones entre las entidades del sistema 100. La interfaz de comunicación 124 también puede estar en comunicación con la memoria 122 y/o el circuito de control de cifrado 126, tal como a través de un bus.
El circuito de control de cifrado 126 puede realizarse como diversos medios, tales como circuitos, hardware, una producto de programa de ordenador que comprende instrucciones de programa legibles por ordenador almacenadas en un soporte legible por ordenador (por ejemplo, la memoria 122) y ejecutado mediante un dispositivo de procesamiento (por ejemplo, el procesador 120), o alguna combinación de los mismos y, en una realización, se realiza como o se controla de otra manera mediante el procesador 120. En realizaciones en las que el circuitos de control de cifrado 126 se realiza por separado del procesador 120, el circuito de control de cifrado 126 puede estar en comunicación con el procesador 120. El circuito de control de cifrado 126 puede comprender y/o estar configurado para realizar al menos algunas funciones de una entidad RLC, entidad PDCP, y/o similares. El circuito de control de cifrado 126 también puede estar en comunicación con una o más de la memoria 122 o interfaz de comunicación 124, tal como a través de un bus.
Se apreciará que en algunas realizaciones, el aparato de recepción 102 está configurado para realizar por lo menos algunas de las funciones del aparato de envío 104 tal como se describe aquí. En este sentido, el aparato de recepción 102 puede comprender un circuito de control de cifrado 126, que se puede realizar como o controlar de otra manera mediante el procesador 110. De modo similar, en algunas realizaciones, el aparato de envío 104 está configurado para realizar por lo menos algunas de las funciones del aparato de recepción 102 tal como se describe aquí. En este sentido, el aparato de envío 104 puede comprender un circuito de control de descifrado 118 que pueden realizarse como o controlarse de otra manera mediante el procesador 120. En consecuencia, las realizaciones de la invención pueden facilitar la detección y la recuperación de errores de cifrado, tanto para un enlace ascendente de la red como para un enlace descendente de la red.
El circuito de control de cifrado 126 se configura en algunas realizaciones para el cifrado de datos en una unidad de datos de protocolo (PDU) que se transmite al aparato de recepción 102. La PDU puede comprender una RLC PDU, PDCP PDU, o similares. La PDU puede comprender de una PDU de modo no reconocido (UM) de tal manera que el aparato de recepción 102 no tiene la obligación de acusar recibo de una PDU UM. Por otra parte, la PDU puede comprender una PDU de modo reconocido (AM) de tal manera que el aparato de recepción 102 tiene la obligación de acusar recibo de la PDU. La PDU se puede asociar con cualquiera de una variedad de tipos de servicios de comunicaciones intercambiados entre el aparato de recepción 102 y el aparato de envío 104 o cualquier otro dispositivo en la red 108. El tipo de servicio comprende una aplicación de comunicación de capa superior, que está soportado mediante la(s) PDU(s) que se transmiten al aparato de recepción 102. Por ejemplo, el tipo de servicio puede comprender comunicación de voz de conmutación de circuitos (CS) transmitida a través de Acceso de Paquetes de Alta Velocidad (HSPA). En otro ejemplo, el tipo de servicio puede comprender voz sobre protocolo de Internet (VolP), servicios de distribución, o cualquier otro servicio en tiempo real. El circuito de control de cifrado 126 puede ser configurado para cifrar los datos mediante un conjunto de uno o más parámetros de entrada de cifrado. El conjunto de uno o más parámetros de entrada de cifrado puede comprender, por ejemplo, uno o más de una clave de cifrado (CK), CUENTA-C, PORTADOR (por ejemplo, identidad del portador de radio), longitud (por ejemplo, longitud de los DATOS), DATOS (por ejemplo, un parámetro de datos que se han de cifrar), o similares. El valor de cuenta-C puede comprender y/o definirse de acuerdo al menos en parte, en un Número de Hiper Marco (HFN) y un número de secuencia (por ejemplo, un número de secuencia RLC (RLC SN)). El HFN puede comprender un campo inicializado en un valor inicial intercambiado entre el aparato de envío 104 y el aparato de recepción 102 durante la configuración del portador de radio. El RLC SN puede comprender un número de secuencia incluido en un encabezado de PDU y puede incrementarse por 1 en cada transmisión de una PDU. El circuito de control de cifrado 126 puede usar el conjunto de parámetros de entrada de cifrado para cifrar los datos usando cualquier códec, como, por ejemplo, códec multi-tasa adaptativo (AMR), AMR de Ancho de Banda (AMR-WM), y/o similares.
El circuitos de control de cifrado 126 pueden preconfigurarse para incluir un "valor esperado" cifrado en una PDU que se transmite al aparato de recepción 102. El valor esperado puede comprender un valor de un campo de relleno, un indicador de longitud, un encabezado de la PDU, un campo que actualmente se define como un campo R (por ejemplo, en una PDU PDCP), y/u otro valor. Por ejemplo, un campo de relleno puede comprender uno o más bits que tienen un valor esperado por el aparato de recepción 102 que están incluidos en la PDU para proporcionar una alineación de octetos de datos en la PDU. En otro ejemplo, un indicador de longitud puede indicar el último octeto de cada unidad de servicio de datos RLC incluida en la PDU (por ejemplo, "1111101" para voz CS a través de HSPA). Por lo tanto, el valor esperado puede indicar el tamaño de la PDU u otro valor esperado mediante el aparato de recepción 102. En otro ejemplo, el encabezado de la PDU puede comprender un valor que indica un tipo de PDCP con el que la PDCP PDU está asociada (por ejemplo, PDU de datos PDCP AMR "010" para voz CS a través de HSPA, PDU de datos PDCP "000" para VolP, y/o similar).
En algunas realizaciones, el "valor esperado" está predefinido según la configuración del sistema 100. Adicional o alternativamente, el circuito de control de cifrado 126 y el circuito de control de descifrado 118 pueden configurarse para determinar de forma independiente un valor esperado basado al menos en parte, en un tipo de servicio de comunicación para el que los datos se intercambian entre el aparato de recepción 02 y el aparato de envío 104 (por ejemplo, un valor esperado del encabezado de la PDU). En otro ejemplo, el circuito de control cifrado 126 puede estar configurado para definir un valor esperado y proporcionar el valor esperado al aparato de recepción 102 durante la fase de configuración de la comunicación (por ejemplo, durante la instalación del portador de radio, durante la resincronización RLC, y/o similares).
Una vez que la PDU que incluye el valor esperado por el aparato de recepción 102 se cifra, la interfaz de comunicación 124 puede transmitir la PDU al aparato de recepción 102, donde puede ser recibida por la interfaz de comunicación 114. El circuito de control de descifrado 118 se configura en algunas realizaciones de la invención para el uso de un conjunto de uno o más parámetros de entrada de cifrado que se mantienen mediante el circuito de control de descifrado 118 para descifrar datos cifrados en una PDU recibida. El conjunto de uno o más parámetros de entrada de cifrado puede comprender, por ejemplo, uno o más de una clave de cifrado (CK), CUENTA-C, PORTADOR (por ejemplo, identidad del portador de la radio), LONGITUD (por ejemplo, longitud de los DATOS), DATOS (por ejemplo, un parámetro de datos que haya que descifrarse), o similares. El circuito de control de descifrado 118 puede estar configurado para usar el conjunto de parámetros de entrada de cifrado para descifrar los datos usando cualquier codee usado por el circuito de control de cifrado 126 para cifrar los datos.
Después de que el circuito de control de descifrado 118 haya descifrado los datos cifrados, el circuito de control de descifrado 118 se configura en algunas realizaciones de la invención para comparar un valor de al menos una porción de los datos descifrados en el valor esperado. Tal como se describió anteriormente, el valor esperado que es esperado por los circuitos de control de descifrado 118 puede ser configurado previamente, seleccionado por el circuito de control de cifrado 126 y determinado por el circuito de control de descifrado 118 basado al menos en parte en la señalización de la red recibida por el terminal 102, determinada por el circuito de control de descifrado 118 basado por lo menos en parte, de un tipo de servicio al que está asociada una PDU recibida, y/o similares. La al menos una porción de los datos descifrados puede comprender la porción (por ejemplo, el encabezado, campo y/o similares) de la PDU en la que se encuentra el valor esperado. Cuando el valor de la al menos una porción de los datos de descifrados no es igual al valor esperado, el circuito de control de descifrado 118 se configura en algunas realizaciones para determinar una ocurrencia de un error de cifrado. En este sentido, si el conjunto de entradas de cifrado usado por los circuitos de control de descifrado 118 para descifrar los datos se sincroniza con el conjunto de entradas de cifrado usado por el circuito de control de cifrado 126 para cifrar los datos, al menos una porción de los datos descifrados debe ser igual al valor esperado.
El circuito de control de descifrado 118 se configura en algunas realizaciones para iniciar un procedimiento de resincronización de cifrado en respuesta a la determinación de que se produjo un error de cifrado para resincronizar al menos uno del conjunto de parámetros de entrada de cifrado usados por los circuitos de control de descifrado 118 para descifrar los datos cifrados recibidos en una PDU ("el primer conjunto de parámetros de entrada de cifrado") con al menos uno de un conjunto de parámetros de entrada de cifrado usado por el circuito de control de cifrado 126 para cifrar los datos en una PDÜ transmitida al aparato de recepción 102 ("el segundo conjunto de parámetros de entrada de cifrado"). En este sentido, la resincronización de al menos uno del primer conjunto de parámetros de entrada de cifrado con al menos uno del segundo conjunto de parámetros de entrada de cifrado puede comprender, por ejemplo, el circuito de control de descifrado 118 actualizando de manera autónoma uno o más parámetros de entrada de cifrado del primer conjunto, actualizando el circuito de control de descifrado 118 uno o más parámetros de entrada de cifrado del primer conjunto basados en la señalización intercambiada con el aparato de envío 104, el circuito de control de descifrado 118 y el circuito de control de cifrado 126 del mismo aparato de envío 104 estableciendo uno o más parámetros de entrada de cifrado sincronizados para el primer y segundo conjuntos en una fase de configuración (por ejemplo, configuración del portador de radio y/o el procedimiento de comandos de modo de seguridad), y/o el circuito de control de descifrado 118 y el circuito de control de cifrado 126 de un aparato de envío diferente 104 estableciendo una o más entradas de cifrado sincronizadas para los primer y segundo conjuntos en una fase de configuración (por ejemplo, configuración del portador de radio, reconfiguración del portador de radio y/o procedimiento de comando del modo de seguridad).
En algunas realizaciones, el circuito de control de descifrado 118 está configurado para iniciar un procedimiento de resincronización de cifrado mediante el inicio de un procedimiento de resincronización RLC (por ejemplo, un procedimiento de reinicio de RLC cuando opera en modo UM o AM, un procedimiento de reinicio RLC cuando se opera en el modo de AM, y/o similares) para iniciar al menos un parámetro de entrada de cifrado de tal manera que el primer conjunto de parámetros de entrada de cifrado se vuelve a sincronizar con el segundo conjunto de parámetros de entrada de cifrado. En este sentido, el aparato de recepción 102 y el aparatos de envío 104 puede acoplarse en un procedimiento de actualización de la célula y el circuito de control de descifrado 118 y el circuito de control de cifrado 126 puede iniciar un restablecimiento RLC u otro procedimiento de resincronización RLC como parte del procedimiento de actualización de la célula de modo que el circuito de control de descifrado 118 y el circuito de control de cifrado 126 puede iniciar al menos un parámetro de entrada de cifrado sincronizado (por ejemplo, valor CUENTA-C, UM RLC SN, y/o similares).
Además, o alternativamente, en algunas realizaciones, el circuito de control de descifrado 118 está configurado para iniciar un procedimiento de resincronización de cifrado autónomo. En este sentido, el circuito de control de descifrado 118 se puede configurar para seleccionar un valor alternativo más probable para por lo menos uno del primer conjunto de parámetros de entrada de cifrado. El valor alternativo más probable puede, por ejemplo, comprender un valor incrementado de un parámetro de entrada de cifrado cuando el parámetro de entrada de cifrado comprende un parámetro que se incrementa con cada PDU recibida. Por ejemplo, el circuito de control de descifrado se puede configurar para incrementar el valor HFN de CUENTA-C al valor HFN actual de CUENTA-C + 1 como el valor alternativo más probable. El circuito de control de descifrado 118 puede usar entonces el valor alternativo más probable seleccionado para el por lo menos uno del primer conjunto de parámetros de entrada de cifrado para descifrar los datos en la PDU recibida para la cual se produjo un error de cifrado o para descifrar los datos en una PDU recibida posteriormente. Si el al menos un valor alternativo más probable seleccionado para un(os) parámetro(s) de entrada de cifrado es el valor(es) correcto(s) sincronizado(s), entonces por lo menos una porción de los datos descifrados será igual al valor esperado. Si la al menos una porción de los datos de descifrado no: es igual al valor esperado, entonces el primer y segundo conjuntos de los parámetros de entrada de cifrado aún no están sincronizados y el circuito de control de descifrado 118 puede ser configurado para seleccionar de nuevo un valor alternativo más probable para uno o más parámetros de entrada de cifrado e intentar descifrar una PDU recibida de nuevo. El circuito de control de descifrado 118 puede estar configurado para repetir el proceso de selección de una alternativa más probable para uno o más parámetros de entrada de cifrado hasta que el circuito de control de descifrado 118 ha vuelto a sincronizar de forma autónoma al menos un parámetro del primer conjunto de parámetros de entrada de cifrado con al menos un parámetro del segundo conjunto de parámetros de entrada de cifrado. Adicional o alternativamente, el circuito de control de descifrado 118 puede estar configurado para repetir el proceso de selección de una alternativa más probable para uno o más parámetros de entrada de cifrado hasta que el circuito de control de descifrado 118 ha hecho un número predefinido de intentos fallidos para seleccionar una alternativa más probable para uno o más valores de entrada de cifrado, momento en el que el circuito de control de descifrado 118 puede ser configurado para iniciar una resincronización RLC tal como se describió anteriormente para iniciar al menos un parámetro de entrada de cifrado con un aparato de envío 104. El número predefinido de intentos fallidos de resincronización autónomos puede, por ejemplo, indicarse al aparato de recepción 102 a través de la señalización de la red (por ejemplo, desde el aparato de envío 104) o el circuito de control de descifrado 118 puede ser preconfigurado para que el número predefinido de intentos fallidos antes de iniciar una resincronización RLC. En algunas realizaciones, el circuito de control de descifrado 118 no está configurado para iniciar un procedimiento de resincronización de cifrado en respuesta a cada determinación de que se produjo un error de cifrado, sino que está configurado para iniciar un procedimiento de resincronización de cifrado después de que se ha producido un número predefinido de errores de cifrado consecutivos (por ejemplo, para un número predefinido de PDUs recibidas consecutivamente). El número predefinido puede contener un número natural mayor que cero. El circuito de control de descifrado 118 puede estar preconfigurado para el número predefinido. En otro ejemplo, el circuito de control de descifrado 118 puede estar configurado para determinar el número predefinido basado al menos en parte en un tipo de servicio con el que las PDUs están asociadas (por ejemplo, el número predefinido puede ser igual a 3 para la voz CS sobre HSPA y 10 para el servicio de transmisión). Además, o alternativamente, el circuito de control de descifrado 118 puede estar configurado para determinar el número predefinido basado al menos en parte en un mensaje de señalización de red recibido transmitido mediante el aparato de envío 104. En este sentido, el circuito de control de cifrado 126 puede estar configurado para determinar un número predefinido de errores consecutivos de cifrado que el circuito de control de descifrado 118 detecta antes de iniciar un procedimiento de resincronización de cifrado. El circuito de control de cifrado 126 puede generar entonces un mensaje de señalización de la red para la transmisión al aparato de recepción 102 mediante la interfaz de comunicación 124 que define el número predefinido determinado. En realizaciones en las que el circuito de control de descifrado 118 está configurado para iniciar un procedimiento de resincronización de cifrado tras haberse producido un determinado número de errores consecutivos de cifrado, el circuito de control de descifrado 118 se puede configurar para cambiar un valor de contador basado al menos en parte en una serie de errores de cifrado consecutivos que se han producido en la determinación de una ocurrencia de un error de cifrado y el inicio de un procedimiento de resincronización de cifrado basado al menos en parte en una relación predefinida entre el valor del contador y el número predefinido. Por ejemplo, el circuito de control de descifrado 118 se puede configurar para aumentar o disminuir el valor del contador cuando el circuito de control de descifrado 118 determina una ocurrencia de un error de cifrado y el inicio de un procedimiento de resincronización de cifrado cuando el valor del contador es igual a unos valores umbral, tal como, por ejemplo, el número predefinido (por ejemplo, si incrementa desde un valor inicial de contador de cero) o cero (por ejemplo, si disminuye desde un valor inicial de contador del número predefinido). Se apreciará, sin embargo, que el aumento y la disminución del valor del contador se proporcionan solamente como ejemplos de cómo circuito de control de descifrado 118 está configurado para ajusfar un valor de contador en algunas realizaciones de la invención. Además, los valores del ejemplo inicial y los valores umbral se proporcionan solamente como ejemplos y el circuito de control de descifrado 118 puede ser configurado para usar otros valores iniciales y valores umbral.
En algunas realizaciones, el circuito de control de descifrado 118 está configurado para permitir la detección y la comprobación de errores de cifrado si hay una ocurrencia de un error de cifrado sólo cuando se satisfacen una o más condiciones. Por ejemplo, el circuito de control de descifrado 118 puede estar configurado para permitir la detección de errores de cifrado sólo cuando se configura para que el aparato de envío 104, tal como a través de la señalización de red transmitida al aparato de recepción 102 mediante el aparato de envío 104. En este sentido, el circuito de control de cifrado 126 puede estar configurado para activar y/o desactivar la detección de errores de cifrado mediante el circuito de control de descifrado 118 mediante el inicio de una señalización de red que activa y/o desactiva la detección de errores de cifrado para la transmisión al aparato de recepción 102 mediante el aparato de envío 104. La señalización de la red también puede comprender una indicación de que un número predefinido de errores consecutivos de cifrado que el circuito de control de descifrado 118 debe detectar se han producido antes de iniciar un procedimiento de resincronización de cifrado. Adicional o alternativamente, el circuito de control de descifrado 118 puede estar configurado para permitir la detección de errores de cifrado basada por lo menos en parte en un tipo de servicio con el que está asociada una PDU recibida.
La figura 3 muestra un diagrama de flujo de acuerdo con un procedimiento de ejemplo para la detección y la recuperación de errores de cifrado de acuerdo con una realización a modo de ejemplo de la invención. En este sentido, la figura 3 muestra las operaciones que pueden realizarse mediante el circuito de control de descifrado 118. El procedimiento puede incluir el circuito de control de descifrado 118 que inicializa un valor de al menos un parámetro de entrada de cifrado de un primer conjunto de uno o más parámetros de entrada de cifrado con un aparato de envío 104, en la operación 300. La operación 310 puede comprender el circuito de control de descifrado 118 usando el primer conjunto de parámetros de entrada de cifrado para descifrar datos cifrados en una PDU recibida. El circuito de control de descifrado 118 puede comparar entonces un valor de al menos una porción de los datos descifrados con un valor esperado, en la operación 320. La operación 330 puede comprender el circuito de control de descifrado 118 que determina una ocurrencia de un error de cifrado cuando el valor de la al menos una porción de los datos descifrados no es igual al valor esperado. El circuito de control de descifrado 118 puede iniciar un procedimiento de resincronización de cifrado en respuesta a la determinación, en la operación 340.
La figura 4 muestra un diagrama de flujo de acuerdo con un procedimiento de ejemplo para la detección y la recuperación de errores de cifrado de acuerdo con una realización a modo de ejemplo de la invención. En este sentido, la figura 4 muestra las operaciones que pueden realizarse mediante el circuito de control de descifrado 118. El procedimiento puede comprender la inicialización del circuito de control de descifrado 118 en un valor de al menos un parámetro de entrada de cifrado de un primer conjunto de uno o más parámetros de entrada de cifrado con un aparato de envío 104, en la operación 400. La operación 410 puede comprender el circuito de control de descifrado 1 8 para determinar un número predefinido de errores consecutivos de cifrado que deben producirse antes de iniciar un procedimiento de resincronización de cifrado, en la operación 410. El circuito de control de descifrado 118 puede tomar la determinación de operación 410 basada por lo menos en parte en la señalización de la red transmitida mediante el aparato de envío 104 y/o un tipo de servicio con el que una PDU recibida está asociada. La operación 420 puede comprender el circuito de control de descifrado 118 que determina una ocurrencia de un determinado número de errores consecutivos de cifrado cuando se descifran PDUs recibidas consecutivamente. El circuito de control de descifrado 118 puede iniciar entonces un procedimiento de resincronización de cifrado en respuesta a la determinación de la operación 420, en la operación 430.
La figura 5 muestra un diagrama de flujo de acuerdo con un procedimiento de ejemplo para la detección y la recuperación de errores de cifrado de acuerdo con una realización a modo de ejemplo de la invención. En este sentido, la figura 5 muestra las operaciones que pueden realizarse mediante el circuito de control de cifrado 126. La operación 500 puede comprender la inicialización del circuito de control de cifrado 126 en un valor de al menos un parámetro de entrada de cifrado de un segundo conjunto de uno o más parámetros de entrada de cifrado que se usa para el cifrado de datos con un aparato de recepción 102. El circuito de control de cifrado 126 puede usar entonces el segundo conjunto de parámetros de entrada de cifrado para cifrar los datos en una PDU para su transmisión al aparato de recepción 102, en la operación 510. La operación 520 opcionalmente puede comprender el circuito de control de cifrado para acoplarse en un procedimiento de resincronización de cifrado con el aparato de recepción 102, cuando un error de cifrado es detectado mediante el aparato de recepción. La operación 520 se puede realizar en realizaciones en las que el circuito de control de descifrado 118 está configurado para iniciar una resincronización RLC.
La figura 6 muestra un diagrama de flujo de acuerdo con un procedimiento de ejemplo para la detección y la recuperación de errores de cifrado de acuerdo con una realización a modo de ejemplo de la invención. En este sentido, la figura 6 muestra las operaciones que pueden realizarse mediante el circuito de control de cifrado 126. La operación 600 puede comprender el circuito de control de cifrado 126 que inicializa un valor de al menos un parámetro de entrada de cifrado de un segundo conjunto de uno o más parámetros de entrada de cifrado que se usa para el cifrado de datos con un aparato de recepción 102. El circuito de control de cifrado 126 puede provocar entonces la transmisión de un mensaje de señalización de la red que configura la detección de errores de cifrado en el aparato de recepción 102. El mensaje de señalización de la red puede comprender instrucciones que permiten la detección de errores de cifrado en el aparato de recepción 102, instrucciones que definen un determinado número de errores consecutivos de cifrado que el aparato de recepción 102 determinar que ocurrieron antes de iniciar un procedimiento de resincronización de cifrado y/o un número predefinido de intentos fallidos de resincronización autónoma del aparato de recepción 102 para hacer antes de iniciar un procedimiento de resincronización RLC. El circuito de control de cifrado 126 se puede entonces usar el segundo conjunto de parámetros de entrada de cifrado para cifrar los datos en una PDU para su transmisión al aparato de recepción 102, en la operación 620. La operación 630 opcionalmente puede comprender el circuito de control de cifrado que se acopla en un procedimiento de resincronización de cifrado con el aparato de recepción 102, cuando un error de cifrado (por ejemplo, un determinado número de errores consecutivos de cifrado) es detectado mediante el aparato de recepción. La operación 630 se puede realizar en realizaciones en las que el circuito de control de descifrado 118 está configurado para iniciar una resincronización RLC.
Las figuras 3 a 6 son diagramas de flujo de un sistema, un procedimiento y un producto de programa de ordenador de acuerdo a ejemplos de realización de la invención. Se entenderá que cada bloque o etapa de los diagramas de flujo, y las combinaciones de bloques en los diagramas de flujo, puede ser aplicado mediante diversos medios, tal como el hardware y/o un producto de programa de ordenador que comprende uno o más medios legibles por ordenador que tienen instrucciones de programa de ordenador almacenadas en el mismo. Por ejemplo, uno o más de los procedimientos aquí descritos pueden realizarse mediante instrucciones de programa de ordenador de un producto de programa de ordenador. En este sentido, el producto(s) de programa de ordenador que realizan los procedimientos aquí descritos puede ser almacenado mediante uno o más dispositivos de memoria de un aparato de recepción 102, un aparato de envío 104, un terminal móvil, un servidor o un dispositivo de computación y ser ejecutado mediante un procesador en el dispositivo de computación (por ejemplo, el procesador 110 y/o el procesador 120). En algunas realizaciones, las instrucciones del programa de ordenador que comprende el producto(s) de programa de ordenador que realizan los procedimientos descritos anteriormente pueden ser almacenadas mediante dispositivos de memoria de una pluralidad de dispositivos de computación. Tal como se puede apreciar, cualquier producto de programa de ordenador se puede cargar en un ordenador u otro aparato programable para producir una máquina, de tal manera que el producto de programa de ordenador que incluye las instrucciones que se ejecutan en el ordenador u otro aparato programable crea medios para la implementación de las funciones especificadas en el bloque(s) o etapa(s) del diagrama de flujo. Además, el producto de programa de ordenador puede comprender una o más memorias legibles por ordenador en las que las instrucciones del programa de ordenador pueden ser almacenadas de manera que una o más memorias legibles por ordenador pueden dirigir un ordenador u otro aparato programable para funcionar de una manera particular, de manera que el producto de programa de ordenador comprende un artículo de fabricación que implementa la función especificada en el bloque(s) o etapa(s) del diagrama de flujo. Las instrucciones del programa de ordenador de uno o más productos de programa de ordenador también pueden cargarse en un ordenador u otro aparato programable para permitir que una serie de etapas operativas se realicen en el ordenador u otro aparato programable para producir un proceso implementado por ordenador de tal manera que las instrucciones que se ejecutan en el ordenador u otro aparato programable proporcionan las etapas para implementar las funciones especificadas en el bloque(s) o etapa(s) del diagrama de flujo.
En consecuencia, los bloques o las etapas de las combinaciones de soporte del diagrama de flujo de los medios para llevar a cabo las funciones especificadas y las combinaciones de las etapas para realizar las funciones especificadas. También se entenderá que uno o más bloques o etapas del diagrama de flujo, y las combinaciones de bloques o etapas en el diagrama de flujo, pueden ser implementados mediante sistemas de ordenador basados en hardware de propósitos especiales que realizan las funciones o etapas especificadas, o combinaciones de hardware y productos de programas de ordenador de propósito especial.
Las funciones descritas anteriormente pueden llevarse a cabo de muchas maneras. Por ejemplo, cualesquiera medios adecuados para llevar a cabo cada una de las funciones descritas anteriormente pueden ser empleados para llevar a cabo realizaciones de la invención. En una realización, un procesador configurado adecuadamente puede proporcionar todos o una porción de los elementos de la invención. En otra realización, la totalidad o una porción de los elementos de la invención pueden estar configurados y operar bajo el control de un producto de programa de ordenador. El producto de programa de ordenador para la realización de los procedimientos de realización de la invención incluye unos medios de almacenamiento legibles por ordenador, tales como un medio de almacenamiento no volátil, y porciones de código de programa legibles por ordenador, tales como una serie de instrucciones de ordenador, realizadas en el medio de almacenamiento legible por ordenador.
Como tal, entonces, algunas realizaciones de la invención proporcionan varias ventajas a dispositivos de computación, a los usuarios de dispositivos de computación, y a los operadores de red. Realizaciones de la invención proporcionan un aparato de recepción configurado para determinar una ocurrencia de un error de cifrado. En este sentido, las realizaciones de la invención proporcionan un aparato de recepción configurado para determinar una ocurrencia de un error de cifrado mediante la comparación de un valor de los datos descifrados con un valor esperado para determinar si el valor de los datos descifrados es igual al valor esperado. Esta comparación permite en algunas realizaciones de la invención determinar la ocurrencia de un error de cifrado, independientemente de un tipo de servicio al que está asociado una unidad de datos de protocolo de cifrado. Realizaciones de la invención proporcionan un aparato de recepción 102 configurado para determinar una ocurrencia de un error de cifrado en situaciones en las que una comprobación de redundancia cíclica (CRC) para datos protegidos CRC puede fallar.
Las realizaciones de la invención también proporcionan un aparato de recepción configurado para iniciar un procedimiento de recuperación de errores de cifrado para resincronizar un conjunto local de uno o más parámetros de entrada de cifrado usados para descifrar los datos cifrados recibidos con un conjunto de uno o más parámetros de entrada de cifrado usados mediante un aparato de envío para cifrar los datos cifrados antes de la transmisión al terminal. Algunas realizaciones de la invención proporcionan un aparato de recepción configurado para iniciar una resincronización de control de enlace de radio con un aparato de envío para resincronizar uno o más parámetros de entrada de cifrado. Las realizaciones de la invención también proporcionan un aparato de recepción configurado para resincronizar de forma autónoma uno o más parámetros de entrada de cifrado mediante la selección de un valor alternativo más probable para al menos un parámetro de entrada de cifrado. Realizaciones de la invención proporcionan para la configuración de la señalización de la red procedimientos de detección de errores de cifrado y/o de recuperación de errores de cifrado que eliminan problemas de interoperabilidad que pueden producirse cuando un aparato de recepción configurado para determinar una ocurrencia de un error de cifrado y/o iniciar un procedimiento de recuperación de errores de cifrado que se comunica a través de una red no está configurado para soportar un procedimiento de recuperación de errores de cifrado.
Muchas modificaciones y otras realizaciones de la invención indicadas aquí se vienen a la mente para un experto en la materia a la que pertenecen estas invenciones, teniendo el beneficio de las enseñanzas presentadas en las descripciones anteriores y en los dibujos asociados. Por lo tanto, debe entenderse que las realizaciones de la invención no se limitan a las realizaciones específicas descritas y que las modificaciones y otras realizaciones están destinadas a ser incluidas en el alcance de las reivindicaciones adjuntas. Además, a pesar de que las descripciones anteriores y los dibujos asociados describen realizaciones de ejemplo en el contexto de determinadas combinaciones de ejemplo de elementos y/o funciones, debe tenerse en cuenta que diferentes combinaciones de elementos y/o funciones pueden ser proporcionadas mediante realizaciones alternativas, sin apartarse del alcance de las reivindicaciones adjuntas. En este sentido, por ejemplo, combinaciones de elementos y/o funciones diferentes a las que expresamente se han descrito anteriormente también se contemplan, tal como puede indicarse en algunas de las reivindicaciones adjuntas. Aunque aquí se emplean términos específicos, se usan en un sentido genérico y descriptivo solamente y no con fines de limitación.

Claims (20)

REIVINDICACIONES
1. Un procedimiento, caracterizado porque comprende los pasos de: usar un primer conjunto de uno o más parámetros de entrada de cifrado para descifrar datos cifrados en una unidad de datos de protocolo recibida, en el que los datos cifrados fueron cifrados usando un segundo conjunto de uno o más parámetros de entrada de cifrado; comparar un valor de por lo menos una porción de los datos descifrados con un valor esperado; determinar, con un circuito de control de descifrado, una ocurrencia de un error de cifrado cuando el valor de la al menos una porción de los datos descifrados no es igual al valor esperado; e iniciar un procedimiento de resincronización de cifrado en respuesta a la determinación de que se produjo un error de cifrado para resincronizar al menos uno del primer conjunto de parámetros de entrada de cifrado con al menos uno del segundo conjunto de parámetros de entrada de cifrado.
2. El procedimiento de conformidad con la reivindicación 1 , caracterizado porque además comprende el paso de: ajusfar un valor de contador basado al menos en parte en una serie de errores consecutivos de cifrado que se han producido cuando se descifran los datos cifrados en unidades de datos de protocolo recibidas; y en el que el inicio del procedimiento de resincronización de cifrado comprende iniciar un procedimiento de resincronización de cifrado cuando el valor del contador tiene una relación predefinida con un número predefinido, en el que el número predefinido comprende un número natural mayor que cero.
3. El procedimiento de conformidad con la reivindicación 2, caracterizado además porque comprende el paso de determinar el número predefinido basado al menos en parte en uno o más de un mensaje transmitido mediante un aparato de envío o un tipo de servicio con el que están asociadas las unidades de datos de protocolo.
4. El procedimiento de conformidad con la reivindicación 1 , caracterizado porque el inicio de un procedimiento de resincronización de cifrado comprende iniciar un procedimiento de resincronización de control de un enlace de radio para inicializar al menos un parámetro de entrada de cifrado de tal manera que el primer conjunto de parámetros de entrada de cifrado se resincroniza con el segundo conjunto de parámetros de entrada de cifrado.
5. El procedimiento de conformidad con la reivindicación 1 , caracterizado porque el inicio de un procedimiento de resincronización de cifrado comprende iniciar un procedimiento de resincronización de cifrado autónomo que comprende: seleccionar un valor alternativo más probable para el por lo menos uno del primer conjunto de parámetros de entrada de cifrado; y usar el valor alternativo más probable seleccionado para descifrar los datos cifrados en la unidad de datos de protocolo recibida.
6. El procedimiento de conformidad con la reivindicación 1 , caracterizado porque al menos una porción de los datos descifrados comprende uno o más de un campo de relleno, un indicador de longitud o un encabezado de la unidad de datos de protocolo.
7. El procedimiento de conformidad con la reivindicación 1 , caracterizado porque la unidad de datos de protocolo comprende una unidad de datos de protocolo de capa de control de enlace de radio de modo de no reconocimiento, una unidad de datos de protocolo de capa de control de enlace de datos de modo de reconocimiento, una unidad de datos de protocolo del protocolo de convergencia de datos del paquete de modo de no reconocimiento o una unidad de datos de protocolo del protocolo de convergencia de datos del paquete de modo de reconocimiento.
8. Un aparato que comprende por lo menos un procesador y por lo menos una memoria que almacena un código de programa de ordenador, caracterizado porque la por lo menos una memoria y el código de programa de ordenador almacenado están configurados para, con el al menos un procesador, hacer que el aparato por lo menos: use un primer conjunto de uno o más parámetros de entrada de cifrado para descifrar datos cifrados en una unidad de datos de protocolo recibida, en el que los datos cifrados fueron cifrados usando un segundo conjunto de uno o más parámetros de entrada de cifrado; compare un valor de al menos una porción de los datos descifrados con un valor esperado; determine una ocurrencia de un error de cifrado cuando el valor de la al menos una porción de los datos descifrados no es igual al valor esperado; y inicie un procedimiento de resincronización de cifrado en respuesta a la determinación de que se produjo un error de cifrado para resincronizar al menos uno del primer conjunto de parámetros de entrada de cifrado con al menos uno del segundo conjunto de parámetros de entrada de cifrado.
9. El aparato de conformidad con la reivindicación 8, caracterizado porque la por lo menos una memoria y el código de programa de ordenador almacenado están configurados para, con el al menos un procesador, hacer también que el aparato: ajuste un valor de contador basado al menos en parte en una serie de errores consecutivos de cifrado que se han producido cuando se descifran los datos cifrados en las unidades de datos de protocolo recibidas; y en el que la por lo menos una memoria y el código de programa de ordenador almacenado están configurados para, con el al menos un procesador, hacer que el aparato inicie el procedimiento de resincronización de cifrado mediante el inicio de un procedimiento de resincronización de cifrado cuando el valor del contador tiene una relación predefinida con un número predefinido, en el que el número predefinido comprende un número natural mayor que cero.
10. El aparato de conformidad con la reivindicación 9, caracterizado porque la por lo menos una memoria y el código de programa de ordenador almacenado están configurados para, con el al menos un procesador, hacer también que el aparato determine el número predefinido basado al menos en parte en uno o más de un mensaje transmitido mediante un aparato de envío o un tipo de servicio con el que las unidades de datos de protocolo están asociadas.
11. El aparato de conformidad con la reivindicación 8, caracterizado porque la por lo menos una memoria y el código de programa de ordenador almacenado están configurados para, con el al menos un procesador, hacer que el aparato inicie un procedimiento de resincronización de cifrado mediante el inicio de un procedimiento de resincronización de control de enlace de radio para inicializar al menos un parámetro de entrada de cifrado de tal manera que el primer conjunto de parámetros de entrada de cifrado se resincroniza con el segundo conjunto de parámetros de entrada de cifrado.
12. El aparato de conformidad con la reivindicación 8, caracterizado porque la por lo menos una memoria y el código de programa de ordenador almacenado están configurados para, con el al menos un procesador, hacer que el aparato inicie un procedimiento de resincronización de cifrado mediante el inicio de un procedimiento de resincronización de cifrado autónomo, en el que el procedimiento de resincronización de cifrado autónomo comprende: seleccionar un valor alternativo más probable para el por lo menos uno del primer conjunto de parámetros de entrada de cifrado; y usar el valor alternativo más probable seleccionado para descifrar los datos cifrados en la unidad de datos de protocolo recibida.
13. El aparato de conformidad con la reivindicación 8, caracterizado porque la al menos una porción de los datos descifrados comprende uno o más de un campo de relleno, un indicador de longitud o un encabezado de la unidad de datos de protocolo.
14. El aparato de conformidad con la reivindicación 8, caracterizado porque la unidad de datos de protocolo comprende una unidad de datos de protocolo de capa de control de enlace de radio de modo de no reconocimiento, una unidad de datos de protocolo de capa de control de enlace de datos de modo de reconocimiento, una unidad de datos de protocolo del protocolo de convergencia de datos del paquete de modo de no reconocimiento o una unidad de datos de protocolo del protocolo de convergencia de datos del paquete de modo de reconocimiento.
15. El aparato de conformidad con la reivindicación 8, caracterizado porque el aparato comprende o se incorpora en un teléfono móvil, comprendiendo el teléfono móvil un circuito de interfaz de usuario y software de interfaz de usuario almacenados en una o más de la por lo menos una memoria, en el que el circuito de interfaz de usuario y el software de interfaz de usuario están configurados para: facilitar el control del usuario de al menos algunas de las funciones del teléfono móvil mediante el uso de una pantalla; y hacer que al menos una porción de una interfaz de usuario del teléfono móvil se muestre en la pantalla para facilitar el control de usuario de al menos algunas funciones del teléfono móvil.
16. Un producto de programa de ordenador, caracterizado porque comprende al menos un medio de almacenamiento legible por ordenador que tiene instrucciones de programa legibles por ordenador almacenadas en el mismo, comprendiendo las instrucciones del programa legible por ordenador: una instrucción de programa configurada para usar un primer conjunto de uno o más parámetros de entrada de cifrado para descifrar datos cifrados en una unidad de datos de protocolo recibida, en donde los datos cifrados fueron cifrados usando un segundo conjunto de uno o más parámetros de entrada de cifrado; una instrucción de programa configurada para comparar un valor de al menos una porción de los datos descifrados con un valor esperado; una instrucción de programa configurada para determinar una ocurrencia de un error de cifrado cuando el valor de la al menos una porción de los datos de descifrado no es igual al valor esperado; y una instrucción de programa configurada para iniciar un procedimiento de resincronización de cifrado en respuesta a la determinación de que se produjo un error de cifrado para resincronizar al menos uno del primer conjunto de parámetros de entrada de cifrado con al menos uno del segundo conjunto de parámetros de entrada de cifrado.
17. El producto de programa de ordenador de conformidad con la reivindicación 16, caracterizado porque además comprende: una instrucción de programa configurada para ajustar un valor de contador basado al menos en parte en una serie de errores de cifrado consecutivos que se han producido al descifrar los datos cifrados en unidades de datos de protocolo recibidas; y en donde la instrucción de programa configurada para iniciar el procedimiento de resincronización de cifrado comprende instrucciones configuradas para iniciar un procedimiento de resincronización de cifrado cuando el valor de contador tiene una relación predefinida con un número predefinido, en el que el número predefinido comprende un número natural mayor que cero.
18. El producto de programa de ordenador de conformidad con la reivindicación 17, caracterizado porque además comprende una instrucción de programa configurada para determinar el número predefinido basado al menos en parte en uno o más de un mensaje transmitido mediante un aparato de envío o un tipo de servicio con el que las unidades de datos de protocolo están asociadas.
19. El producto de programa de ordenador de conformidad con la reivindicación 16, caracterizado porque la instrucción de programa configurada para iniciar un procedimiento de resincronización de cifrado comprende instrucciones configuradas para iniciar un procedimiento de resincronización de control de enlace de radio para inicializar al menos un parámetro de entrada de cifrado de tal manera que el primer conjunto de parámetros de entrada de cifrado se resincroniza con el segundo conjunto de parámetros de entrada de cifrado.
20. El producto de programa de ordenador de conformidad con la reivindicación 16, caracterizado porque la instrucción de programa configurada para iniciar un procedimiento de resincronización de cifrado comprende instrucciones configuradas para iniciar un procedimiento de resincronización de cifrado autónomo que comprende: seleccionar un valor alternativo más probable para el por lo menos uno del primer conjunto de parámetros de entrada de cifrado; y usar el valor alternativo más probable seleccionado para descifrar los datos cifrados en la unidad de datos de protocolo recibida.
MX2011013938A 2009-06-30 2010-06-16 Sistemas, procedimientos y aparatos para la deteccion y la recuperacion de errores de cifrado. MX2011013938A (es)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US12/494,957 US9124425B2 (en) 2009-06-30 2009-06-30 Systems, methods, and apparatuses for ciphering error detection and recovery
PCT/FI2010/050509 WO2011001022A1 (en) 2009-06-30 2010-06-16 Systems, methods, and apparatuses for ciphering error detection and recovery

Publications (1)

Publication Number Publication Date
MX2011013938A true MX2011013938A (es) 2012-01-20

Family

ID=43382122

Family Applications (1)

Application Number Title Priority Date Filing Date
MX2011013938A MX2011013938A (es) 2009-06-30 2010-06-16 Sistemas, procedimientos y aparatos para la deteccion y la recuperacion de errores de cifrado.

Country Status (20)

Country Link
US (2) US9124425B2 (es)
EP (1) EP2449748B1 (es)
JP (1) JP5347067B2 (es)
KR (1) KR101464416B1 (es)
CN (1) CN102804729B (es)
AP (1) AP3720A (es)
AR (1) AR077291A1 (es)
BR (1) BRPI1014586B8 (es)
CA (1) CA2766198C (es)
CL (1) CL2011003230A1 (es)
DK (1) DK2449748T3 (es)
MX (1) MX2011013938A (es)
MY (1) MY158762A (es)
PL (1) PL2449748T3 (es)
RU (1) RU2501173C2 (es)
SG (1) SG177392A1 (es)
TW (1) TWI510107B (es)
UA (1) UA100829C2 (es)
WO (1) WO2011001022A1 (es)
ZA (1) ZA201200651B (es)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9124425B2 (en) 2009-06-30 2015-09-01 Nokia Technologies Oy Systems, methods, and apparatuses for ciphering error detection and recovery
CN102487501B (zh) * 2010-12-03 2015-12-02 华为技术有限公司 非确认模式下的上行加密参数同步方法和设备
WO2012107082A1 (en) * 2011-02-08 2012-08-16 Telefonaktiebolaget L M Ericsson (Publ) Methods and apparatuses for handling public identities in an internet protocol multimedia subsystem network
EP2490470B1 (en) 2011-02-16 2019-10-09 Marvell World Trade Ltd. Recovery from decryption errors in a sequence of communication packets
TWI450525B (zh) 2011-07-25 2014-08-21 Acer Inc 偵測無線傳輸錯誤之方法
CN102938679B (zh) * 2011-08-15 2015-04-15 宏碁股份有限公司 检测无线传输差错的方法
EP2801221B1 (en) * 2012-01-03 2019-12-18 Nokia Solutions and Networks Oy User equipment capabilities indication to enable intelligent handover decision
GB2500398A (en) * 2012-03-18 2013-09-25 Renesas Mobile Corp Reconfiguring the radio bearer ciphering error detection and configuration mode used by a UE through a predetermined parameter in a RRC message.
GB2500396A (en) * 2012-03-18 2013-09-25 Renesas Mobile Corp UM RLC or PDCP cipher error detection and recovery applied at a UE dependent on predetermined data, sent to the UE, in a new parity field of a RLC data unit
US20140219451A1 (en) * 2013-02-07 2014-08-07 Mediatek Inc. Adaptive security apparatus and method for updating security parameter
US9385865B2 (en) * 2013-07-18 2016-07-05 Marvell World Trade Ltd. Correcting deciphering mis-synchronization in a mobile communication terminal
ITMI20131824A1 (it) 2013-11-04 2015-05-05 St Microelectronics Srl Metodo di identificare un messaggio conforme allo standard ota (over the air) ed affetto da errore
KR102202894B1 (ko) * 2014-08-28 2021-01-14 삼성전자 주식회사 이동 통신 네트워크에서 패킷 손실 관리 방법
EP3923614B1 (en) * 2014-11-10 2024-01-03 LG Electronics Inc. Device and method for transmitting a ciphering indication
US20160248908A1 (en) * 2015-02-24 2016-08-25 Qualcomm Incorporated Voice garbling detection using silence insertion descriptor frames
CN105871926B (zh) * 2016-06-17 2019-07-19 山东大学 一种基于桌面虚拟化的usb设备安全共享方法及系统
KR20180096370A (ko) * 2017-02-21 2018-08-29 삼성전자주식회사 무선 통신 시스템에서 암호화 파라미터 값을 결정하기 위한 장치 및 방법
GB201721608D0 (en) * 2017-12-21 2018-02-07 Nordic Semiconductor Asa A hardware cipher engine
JP7067338B2 (ja) * 2018-07-25 2022-05-16 富士通株式会社 通信装置、光伝送装置、光伝送方法、および通信システム
EP3946646A4 (en) * 2019-04-01 2023-01-04 Tgoma Nz Limited SYNCHRONIZATION SYSTEM AND PROCEDURES

Family Cites Families (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4654480A (en) 1985-11-26 1987-03-31 Weiss Jeffrey A Method and apparatus for synchronizing encrypting and decrypting systems
US5694473A (en) * 1996-05-17 1997-12-02 Motorola, Inc. Decryption of retransmitted data in an encrypted communication system
US6161207A (en) * 1996-11-15 2000-12-12 Motorola, Inc. Communications unit and method of communicating having efficient packet acknowledgement
WO1999061994A1 (en) * 1998-05-23 1999-12-02 Aristocrat Technologies Australia Pty Ltd Secured inter-processor and virtual device communications system
SE0101846D0 (sv) * 2001-05-22 2001-05-22 Ericsson Telefon Ab L M Method and system of retransmission
SG120868A1 (en) * 2001-08-28 2006-04-26 Seagate Technology Llc Data storage device security method and apparatus
US20030091048A1 (en) * 2001-11-13 2003-05-15 Jiang Sam Shiaw-Shiang Detection of ciphering parameter unsynchronization in a RLC entity
KR100765123B1 (ko) 2002-02-16 2007-10-11 엘지전자 주식회사 Srns 재할당 방법
FR2837332A1 (fr) * 2002-03-15 2003-09-19 Thomson Licensing Sa Dispositif et procede d'insertion de codes de correction d'erreurs et de reconstitution de flux de donnees, et produits correspondants
US7388883B2 (en) * 2002-05-06 2008-06-17 Innovative Sonic Limited Abnormal case handling for acknowledged mode transmission and unacknowledged mode transmission
DE10252535A1 (de) * 2002-11-08 2004-05-27 Philips Intellectual Property & Standards Gmbh Vorrichtung und ein Verfahren zur Übertragung von Datenpaketen verschiedener Verbindungen an einen Empfänger
KR101000699B1 (ko) * 2004-04-19 2010-12-10 엘지전자 주식회사 무선링크 제어계층에서의 데이터 처리방법
US20060050679A1 (en) * 2004-09-09 2006-03-09 Sam Shiaw-Shiang Jiang Method for On-Line Recovery of Parameter Synchronization for Ciphering Applications
JP2006217100A (ja) 2005-02-02 2006-08-17 Nec Corp 復号処理システム及びその方法並びにそれを用いた移動通信システム
KR101214132B1 (ko) * 2005-03-29 2012-12-20 코닌클리케 필립스 일렉트로닉스 엔.브이. 채널 상에서 데이터 유닛을 수신하기 위한 수신기 장치 및방법
CN105049894B (zh) * 2005-12-08 2018-03-16 维德约股份有限公司 用于视频通信系统中的差错弹性和随机接入的系统和方法
US20070291855A1 (en) * 2005-12-19 2007-12-20 Zvi Reznic Method, device and system of error-protection of a wireless video transmission
CA2531411C (en) * 2005-12-23 2017-02-14 Bce Inc System and method for encrypting traffic on a network
RU2319199C2 (ru) * 2006-03-27 2008-03-10 Станислав Антонович Осмоловский Универсальный способ передачи информации с контролируемыми параметрами
WO2007130637A2 (en) * 2006-05-05 2007-11-15 Interdigital Technology Corporation Apparatuses for performing ciphering with pdcp layer sequence number or by pdcp entities
US20080119164A1 (en) * 2006-11-21 2008-05-22 Innovative Sonic Limited Method and apparatus for performing security error recovery in a wireless communications system
JP4888493B2 (ja) 2006-12-08 2012-02-29 富士通株式会社 移動通信システム、移動機及び無線制御装置
WO2008097059A1 (en) * 2007-02-09 2008-08-14 Samsung Electronics Co., Ltd. Method and apparatus for transmitting/receiving data in a communication system using multiple frequency bands
KR101470638B1 (ko) * 2007-06-18 2014-12-08 엘지전자 주식회사 이동통신 시스템에서의 무선자원 향상 방법, 상태정보 보고방법 및 수신장치
JP2009122831A (ja) 2007-11-13 2009-06-04 Mitsubishi Electric Corp 電子制御装置
US8325608B2 (en) * 2008-08-07 2012-12-04 Qualcomm Incorporated Efficient packet handling for timer-based discard in a wireless communication system
US7870496B1 (en) * 2009-01-29 2011-01-11 Jahanzeb Ahmed Sherwani System using touchscreen user interface of a mobile device to remotely control a host computer
US8494451B2 (en) 2009-01-30 2013-07-23 Nokia Corporation Method, apparatus and computer program product for providing ciphering problem recovery for unacknowledged mode radio bearer
US9124425B2 (en) 2009-06-30 2015-09-01 Nokia Technologies Oy Systems, methods, and apparatuses for ciphering error detection and recovery

Also Published As

Publication number Publication date
UA100829C2 (ru) 2013-01-25
BRPI1014586B1 (pt) 2021-05-04
MY158762A (en) 2016-11-15
DK2449748T3 (da) 2019-10-21
RU2501173C2 (ru) 2013-12-10
BRPI1014586B8 (pt) 2021-05-18
EP2449748A4 (en) 2017-06-28
KR20120042875A (ko) 2012-05-03
EP2449748B1 (en) 2019-07-24
AR077291A1 (es) 2011-08-17
RU2012101495A (ru) 2013-10-27
CN102804729A (zh) 2012-11-28
AP2012006070A0 (en) 2012-02-29
EP2449748A1 (en) 2012-05-09
SG177392A1 (en) 2012-02-28
WO2011001022A1 (en) 2011-01-06
US9124425B2 (en) 2015-09-01
KR101464416B1 (ko) 2014-12-04
BRPI1014586A2 (pt) 2016-04-26
JP2012531778A (ja) 2012-12-10
TWI510107B (zh) 2015-11-21
CL2011003230A1 (es) 2012-04-27
CN102804729B (zh) 2015-07-08
US9608815B2 (en) 2017-03-28
US20100332933A1 (en) 2010-12-30
CA2766198A1 (en) 2011-01-06
US20150372815A1 (en) 2015-12-24
CA2766198C (en) 2015-02-17
AP3720A (en) 2016-06-30
TW201129127A (en) 2011-08-16
ZA201200651B (en) 2013-06-26
PL2449748T3 (pl) 2020-02-28
JP5347067B2 (ja) 2013-11-20

Similar Documents

Publication Publication Date Title
US9608815B2 (en) Systems, methods, and apparatuses for ciphering error detection and recovery
JP2012531778A5 (es)
US8331567B2 (en) Methods and apparatuses for generating dynamic pairwise master keys using an image
US8538023B2 (en) Methods and apparatuses for administrator-driven profile update
US8045715B2 (en) Method of handling security key change and related communication device
US11381973B2 (en) Data transmission method, related device, and related system
WO2017026930A1 (en) Methods and devices for privacy enhancement in networks
US9319878B2 (en) Streaming alignment of key stream to unaligned data stream
US8885557B2 (en) Dynamic selection among algorithms for generating fillers for security of data communications
US20230007470A1 (en) Securely conveying location and other information in advanced networks
CN107529159B (zh) 宽带集群下行共享信道的接入层加密、解密、完整性保护方法和装置、安全实现方法
WO2022021258A1 (zh) 一种通信方法及装置
WO2020147602A1 (zh) 一种认证方法、装置和系统
US20210297861A1 (en) Methods providing selective integrity protection and related radio access network base stations and mobile wireless devices
US20230362631A1 (en) Secure storage and processing of sim data
CN107113606B (zh) 与通用分组无线服务网络通信的方法、设备及存储介质
CN116074005A (zh) 一种安全通信方法和相关设备

Legal Events

Date Code Title Description
FG Grant or registration