MX2008007499A - Desexpansion por pedido para uso en receptores de espectro expandido - Google Patents

Desexpansion por pedido para uso en receptores de espectro expandido

Info

Publication number
MX2008007499A
MX2008007499A MXMX/A/2008/007499A MX2008007499A MX2008007499A MX 2008007499 A MX2008007499 A MX 2008007499A MX 2008007499 A MX2008007499 A MX 2008007499A MX 2008007499 A MX2008007499 A MX 2008007499A
Authority
MX
Mexico
Prior art keywords
data
expanded
rake
expansion
signal
Prior art date
Application number
MXMX/A/2008/007499A
Other languages
English (en)
Inventor
Olson Henrik
Forsberg Bjorn
Mesko Georg
Nordhamn Erik
Original Assignee
Telefonaktiebolaget Lm Ericsson (Publ)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Telefonaktiebolaget Lm Ericsson (Publ) filed Critical Telefonaktiebolaget Lm Ericsson (Publ)
Publication of MX2008007499A publication Critical patent/MX2008007499A/es

Links

Abstract

Se describe una técnica desexpansión por pedido (DoD) flexible y eficiente en cuanto a recursos en donde solamente se desexpanden los canales que en realidad contienen datos para ser desexpandidos, y sólo es necesario ejecutar una operación de desexpansión individual utilizando el factor de expansión real asociado con esos datos. En un ejemplo, la porción de datos de la señal recibida es almacenada de forma intermedia para una estructura de manera que un formato de transporte asociado, que incluye el factor de expansión real, puede ser determinado antes de que los datos sean desexpandidos. Los datos son almacenados de manera intermedia en una memoria a una primera velocidad y después leídos de forma subsecuente a una segunda velocidad que es considerablemente más rápida que la primera velocidad. La rápida lectura de datos permite la desexpansión a una alta velocidad de modo que los símbolos de datos desexpandidos desde la estructura almacenada de forma intermedia están disponibles paraprocesamiento adicional poco después de que se ha recibido laúltima muestra que pertenece a la estructura.

Description

DESEXPANSION POR PEDIDO PARA USO EN RECEPTORES DE ESPECTRO EXPANDIDO CAMPO TÉCNICO El campo técnico se refiere a radio comunicaciones móviles y, de forma más particular a la desexpansión de señales recibidas en sistemas de comunicaciones en base a acceso múltiple por división de código (CDMA) ANTECEDENTES La Figura 1 ilustra una red de comunicaciones móviles de ejemplo 10 Una red de acceso de radio (RAN) 12 es acoplada a una o más redes centrales 14, las cuales a su vez, están acopladas a una o más redes externas 16 como la Internet la PSTN ISDN etc La red de acceso de radio 12 incluye por ejemplo uno o más controladores de red de radio (RNCs) 18 que pueden comunicar la señalización y/o el tráfico entre ellos Cada RNC 18 controla una o más estaciones de base de radio (BSs) 20 Las estaciones de base también pueden ser referidas como un Nodo B's o puntos de acceso Cada estación de base 20 transmite información sobre una interfaz de "aire" o inalámbrica en una o más áreas de cobertura correspondientes llamadas celdas a través de una variedad de canales de radio de enlace descendente Cada estación de base 20 recibe también comunicaciones de enlace ascendente sobre la interfase de aire desde equipos de usuario (UEs) (22) en o cerca de esa(s) celda(s) de estación de base a través de uno o más canales de radio de enlace ascendente Los UEs con frecuencia son referidos como estaciones móviles radios móviles y terminales móviles e incluyen, por ejemplo telefonos celulares PDAs, computadoras portátiles y otros dispositivos para comunicación inalámbrica En comunicaciones de radio moví! se puede utilizar una variedad de diferentes tipos de canales para transferir diferentes tipos de información Por ejemplo, los canales pueden ser definidos como canales de control/señalización o canales de trafico, o pueden ser caracterizados como canales dedicados o canales comunes/compartidos En la tercera generación los sistemas de comunicaciones celulares de acceso múltiple por división de código de Banda ancha (WCDMA) los canales físicos con clasificados de varias maneras Los ejemplos de canales de diferente tipo están representados de manera conceptual en la Figura 1 incluyendo uno o más canales de datos dedicados como un Canal Dedicado (DCH), Canal Dedicado Mejorado (E-DCH) o Canal de Datos Físico Dedicado (DPDCH) etc uno o mas canales de control dedicados como un Canal de Control Físico Dedicado (DPCCH), uno o más canales de datos compartidos como un Canal de Acceso Aleatorio (RACH) y canales compartidos de alta velocidad como un Canal Compartido de Enlace Descendente de Alta Velocidad (HS-DSCH) un Canal de Control Físico Dedicado Mejorado (E- DPCCH), o un Canal de Control FÍSICO Dedicado de Alta Velocidad (HS-DPCCH) Desde una perspectiva el estándar 3GPP UMTS FDD ha evolucionado en tres etapas cuando proviene de cambios sustanciales relacionados con el procesamiento de capa física (Ll) En primer lugar en la Versión R99, se establecieron los conceptos básicos de WCDMA y se propusieron los canales dedicados (DCH) fueron propuestos como el canal de transporte tanto para los datos conmutados por circuito como los conmutados por paquete El canal físico R99 para el DCH recibe el nombre de canal físico dedicado (DPCH) e incluye un canal de datos físico dedicado (DPDCH) y un canal de control físico dedicado (DPCCH) Los símbolos en el enlace ascendente (UL) DPDCH son expandidos por secuencia directa a través de un código de canalización cct con un factor de expansión (SF) entre 4 y 256 dependiendo del tamaño de la carga útil de datos Los bits de un código de expansión son llamados chips Si Tb representa el periodo de un bit de datos u Te representa el periodo de un chip la velocidad de chip 1/Tc, es utilizada con frecuencia para caracterizar un sistema de transmisión de espectro expandido como WCDMA El factor de expansión (en ocasiones llamado ganancia de procesamiento) esta definido como la relación de la duración de bit de información sobre la duración del chip SF = Tb / Te En resumen, el factor de expansión representa el numero de chips utilizados para expandir un bit de datos En general, a mayor factor de expansión (el mayor numero de chips en el código de expansión) menor el ancho de banda y la velocidad de datos Un mayor factor de expansión resulta en una relación más elevada señal-a-interferencia de la señal desexpandida en el receptor dada una cierta energía de la señal expandida A la inversa, las velocidades de datos más elevadas (elevados requerimientos de ancho de banda) usan un menor factor de expansión. Incluso es posible obtener mayor ancho de banda /velocidad de datos mediante la expansión de datos para más de un código de expansión. Un mayor factor de expansión representa también que más códigos de expansión pueden ser asignados en el mismo canal de frecuencia. En la Figura 2 se ilustra un receptor para procesar señales de espectro expandido de secuencia directa que son recibidos sobre un canal de atenuación de multi-trayectopa La estructura incluye el desmodulador Rake 46 que es referido usualmente como un receptor Rake El receptor Rake es un combinador de diversidad que explota la diversidad de tiempo proporcionada por el canal de radio de multi-trayectopa Las ramificaciones de diversidad son referidas como índices Rake y están indicados como 41a 41b, 4ln Cada índice Rake trabaja sobre una versión con retardo diferente de una señal de banda base compuesta (múltiple UE) Cada retraso correspondiente de índice Rake y bloque de muestra descendente 42a, 42b,.. , 42n retrasa primero los datos, representados matemáticamente como z'"t, y después muestrea en forma descendente los datos para la velocidad de chip. es decir, uno por el sobremuestreo (IxOS). El producto de un código de encpptado cscr que corresponde a un UE particular y un código de canalización cch que corresponde a un canal de trafico particular es multiplicado en el multiplicador correspondiente 43a 43b 43n con la señal compuesta de banda de base retrasada y muestreada de forma descendente para generar una corriente de símbolo especifica de UE de valor complejo en cada índice Rake La señal compuesta retrasada es desencpptada y desexpandida para una corriente de símbolo de valor complejo, especifica de UE a la velocidad en que se recibe la señal compuesta Como la ultima etapa del desexpansor de índice Rake cada corriente de símbolo de valor complejo especifica de UE de índice Rake es integrada y "descargada" (44a 44b 44n) sobre chips SF para producir una corriente de símbolo de datos de usuario por índice Rake especifica de UE La operación "integrar y descargar sobre chips SF " corresponde a la acumulación de un numero de símbolos consecutivos iguales al factor de expansión y después emitir la suma acumulada Posteriormente el acumulador es restaurado y los siguientes símbolos consecutivos SF son acumulados etcétera La determinación de que símbolos SF integrar y descargar es una tarea de sincronización para el receptor Rake y no es necesaria para una comprensión de la tecnología aquí descrita Los símbolos generados a partir de cada uno de los índices de Rake son compensados por canal en un des modulador Rake 46 mediante multiplicación, en un multiplicador correspondiente 52a 52b 52n, cada símbolo de datos de usuario con una estimación de canal correspondiente ha(t), hb(t) ht(t) los símbolos compensados por canal a partir de todos los índices Rake son combinados en una corriente de símbolo recibida desde un UE en un combinador Rake 53 La salida del combinador Rake 53 incluye valores de símbolo "flexible" utilizados en un descodificador 58 para generar los datos reales recibidos desde el UE Un ejemplo de las relaciones de sincronización de aire entre los diferentes canales físicos se ilustra en la Figura 3 El DPDCH es dividido en estructuras de radio de 10 mseg Cada estructura de radio es asociada con 15 segmentos en el DPCCH Cada segmento incluye una palabra código de 10-b?t, comunmente con seis bits piloto dos bits de Indicador de Combinación del Formato de Transporte (TFCI) y dos bits de control de energía de transmisión (TPC) De manera significativa, el formato de transporte usado para el DPDCH no está explícitamente disponible hasta que se ha recibido y desmodulado la estructura completa Cada TFCI tiene una longitud de 30 bits, aunque cada segmento proporciona tan sólo dos de los 30 bits TFCI bits Como resultado, los 15 segmentos en la estructura deben ser descodificados para obtener y después concatenar juntos los 30 bits TFCI Cuando se introdujo el acceso de paquete de datos de alta velocidad (HSDPA) en el enlace descendente esto condujo a que se creara un nuevo canal de control físico en el enlace ascendente (UL), el HS-DPCCH Después de esto, el enlace ascendente mejorado (E-UL) fue estandarizado para que el enlace ascendente reduzca el tiempo de espera de datos del usuario incremente las velocidades pico de datos de usuario e incremente la capacidad de la interfaz de aire Otro objetivo dei enlace ascendente mejorado es permitir que mas usuarios transmitan a altas velocidades pico Un nuevo canal de transporte E-DCH fue introducido con la versión R6 para la implementacion de E-UL El canal físico para el E-DCH mantiene el DPCH el cual puede ser un transportador de un E-DCH puro E-DCH mixto y DCH o un DCH puro Para soportar altas velocidades pico se emplean los factores de expansión por debajo de 2 y el "m ulti-codigo Multi-codigo significa que mas de un código de expansión es asignado para expandir y transmitir datos de usuario Ademas de la introducción de factores de expansión muy bajos y el multi-codigo se introdujo un nuevo canal de control físico, E-DPCCH La versión de canal físico dedicado R6 WCDMA UL (DPCH) soporta hasta cuatro tipos de canales de control físico y datos, que incluyen DPCCH - transporta pilotos de configuración mínima principalmente para caracterización de canal bits TPC para control de energía DL y bits TFCI para transportar codificación de formato HS-DPCCH - transporta ACK/NAK para el proceso L2 HARQ en el DL HSDPA y la información de calidad de canal (CQI) para la programación de interfaz de aire DL HSDPA E-DPCCH - transporta principalmente E-TFCI para la información de formato de transporte E UL aunque también otros datos de control L2 para los canales UL mejorados DPDCH - transporta los datos L1 para ser desmultiplexados en canal(es) de transporte. Multí-código en R6 representa que es posible instalar hasta 4 DPDCHs. Las sincronizaciones de los nuevos canales físicos y del DPDCH modificado para el E-DCH se ilustran en las Figuras 4 y 5. La Figura 4 muestra los componentes de subcanal WCDMA R6 DPCH para un Intervalo de Tiempo de Transmisión de 2 ms (TTI) E-DCH: DPCCH, DPDCH, y E-DPCCH. Al igual que con el formato mostrado en la Figura 3, el formato de transporte mostrado en la Figura 4 tiene la desventaja de que el factor de expansión usado para los DPDCHs transportados en el E-DPCCH no se encuentra explícitamente disponible hasta que toda la subestructura E-DPCCH ha sido recibida y desmodulada. La Figura 5 muestra los componentes de subcanal WCDMA R6 DPCH para un 10 ms TTI E-DCH: DPCCH, DPDCH, y E-DPCCH. La sincronización del HS-DPCCH no está ilustrada ya que no es relevante para la desexpansión de los DPDCHs. El formato de transporte utilizado para los DPDCHs es mapeado para una subestructura 2 ms E- DPCCH y transmitido de manera repetida 5 veces. Por razones de eficiencia de la interfaz de aire, la energía E-DPCCH requerida para la detección TFCI exitosa es expandida en las 5 subestructuras. Por lo tanto, no es sino hasta que las cinco subestructuras han sido combinadas de manera flexible el TFCI puede ser descodificado a partir del E-DPCCH con una probabilidad razonablemente elevada de descodificacíón correcta. Por lo tanto, nuevamente el problema es que el formato de transporte que incluye el factor de expansión SF tl usado para los DPDCHs no esta explícitamente disponible hasta que se ha recibido la estructura de 10 ms completa Este problema del formato de transporte usado para los DPDCHs que no esta explícitamente disponible hasta que se ha recibido la estructura complete evita el uso del receptor Rake directo ilustrado en la Figura 2 debido a que la longitud de acumulación en las unidades de integración y descarga no esta disponible hasta que se ha recibido la estructura completa Dicho con otras palabras, la longitud de acumulación sera fijada para el factor de expansión utilizado en realidad SFdCtua Una forma de resolver este problema es ejecutar una operación de desexpansion inicial seguida por una operación de desexpansion final para convertir la señal de datos expandidos de secuencia directa de una secuencia de chip de banda ancha (velocidad de chip) a una corriente de datos DPDCH BPSK-modulados de banda estrecha (velocidad de bit) De este modo, la desexpansion de los datos DPDCH ocurre en dos etapas (1) pre-desexpansion de la señal de datos compuestos como llega con un factor de expansión pre-configurado SFpr„ y después (2) finalmente la desexpansion de la señal de datos utilizando un factor de expansión final SF, nd el cual es derivado a partir del SFactuai extraído desde el TFCI para esa estructura de datos empleando la siguiente relación SF = SFr SF La pre-desexpansión sin conocimiento del factor de expansión es posible en WCDMA debido a la construcción de los códigos de canalización OVSF usados para separar los canales físicos en UL. Cuando se observa en una estructura complete o subestructura, un código de canalización DPDCH particular es en realidad la misma secuencia de chip para todos los factores de expansión entre 4 y 256 Sin embargo no es válido para el código SF2 para E-DCH en donde se permite el multi-código En cualquier caso, el factor de expansión real para la estructura SFattUai. no se conoce hasta que después de que se completa la descodificación TFCI para toda la estructura. Como lo indica la ecuación anterior el valor del factor de expansión final para la estructura SFt,na¡ depende del factor de expansión real para la estructura, SFacUlíl! En consecuencia, los datos pre-desexpandidos necesitan ser colocados en la memoria intermedia hasta que pueden ser desexpandidos finalmente Este almacenamiento intermedio tiene desventajas Para comprender mejor estas desventajas, se hace referencia a un procesador de recepción 40 mostrado en la Figura 6. Una señal compuesta UE sobremuestreada (incluye señales desde múltiples UEs) desde una estación de base u otra receptor de antena es pre-desexpandida en unidades de procesamiento de índice N RAKE 41 a, 41 b, 41n Como se explica a partir de la Figura 2, en cada índice de pre-desexpansión 41 la señal compuesta es retrasada primero durante un tiempo adecuado que corresponde al retraso de derivación de canal del índice Rake, zf r, muestreada de manera descendente para la velocidad de (IxOS) y después multiplicada por el código de encpptado del UE c5Cr y los códigos de canalización cch en un multiplicador 43 para extraer una señal UE-específica a partir de la señal compuesta y la salida del multiplicador 43 es integrada en un bloque de integración y descarga 44 La salida desde cada índice es almacenada en una memoria intermedia de retraso del índice Rake de pre-desexpansion 45 la cual retrasa los datos de UE brevemente durante un tiempo suficiente para permitir que las funciones como la estimación de canal sean determinadas antes de pasar en los datos Un desmodulador Rake 46 como aquel mostrado en la Figura 2 recibe los datos retrasados junto con las estimaciones de canal desde un estimador de canal 55 y ejecuta la compensación de canal y la combinación de relación máxima de todos los símbolos DPDCH pre-desexpandidos de índices N Rake que corresponden a un UE a partir de la memoria intermedia 45 para generar los datos pre-desexpandidos para un UE que son almacenados después en una memoria intermedia primero en entrar-ppmero en salir (FIFO) pre-desexpandida 48 Para un UE la información de control para la estructura de datos DPDCH es procesada en una trayectoria paralela para extraer el formato de información de transporte que incluye, entre otras cosas el factor de expansión apropiado para la estructura de datos DPDCH Un desexpandidor de canal de control (por ejemplo, DPCCH/E-DPCCH) 54 y desmodulador 56 desexpande la corriente de chip compuesta de banda ancha que corresponde a la estructura de datos DPDCH en una corriente de bit de banda estrecha utilizando un código de encpptado de UE y un código de canalización de control diferente a aquel utilizado para pre-desexpandir la señal compuesta de UE El TFCI para el UE para esta estructura es extraído desde la corriente de bit en el bloque 57 y descodif icado para determinar el factor de expansión final SFf?na? usado para esa estructura Un desexpandidor final en la forma de otro bloque de integración y descarga 50 usa el factor de expansión final SFf?na? para desexpandir finalmente los datos pre-desexpandidos almacenados en la memoria intermedia FIFO pre-desexpandida 48 Los bits de datos finalmente desexpandidos para un UE que corresponden a la información de símbolo "flexible son descodificados después en el descodificador 58 en datos reales recibidos desde un UE que son enviados para procesamiento adicional y transmisión hacia el RNC Esta desexpansion de dos etapas es posible debido a que se seleccionaron cuidadosamente los códigos de expansión (canalización) cf h para el DPDCH en el estándar 3GPP El factor de expansión SFt t es predefinido para una cierta portadora de acceso de radio y corresponde al menor factor de expansión permitido para la portadora de acceso de radio Cuando el factor de expansión SFprc pre-desexpandido y el factor de expansión real SFactuai son cercanos, la cantidad de datos adicionales innecesarios almacenados en la memoria intermedia pre-desexpandida no necesita ser tan grande Aunque hay situaciones en donde existe una diferencia significativa entre el factor de expansión pre-determ inado SFpre y el factor de expansión real SFd üal En dichas situaciones la cantidad de datos innecesariamente desexpandidos que se van a colocar en la memoria intermedia puede ser importante Este problema de almacenamiento intermedio es incluso más complicado con la introducción de un canal dedicado mejorado (E- DCH) en 3GPP versión R6 Un E-DCH puede utilizar entre 1 y 4 DPDCHs El Cuadro 1 ilustra a continuación vanas opciones E-DCH Cuadro 1 Formatos de transporte simplificados :TFsl sólo se considera variación SF El conjunto de formatos de transporte permitidos (TFs) para el UE se decide en dos niveles El primer nivel es fijado por el RNC cuando configura (y reconfigura) el E-DCH de UE En ese momento, el RNC selecciona un "superconjunto ' de TFs por ejemplo, 0 a 7 en el Cuadro 1 para aumentar al máximo el rendimiento total DPDCH instantáneo del UE, el cual en este caso de ejemplo, es de un máximo de 960 kbps para SF4 A partir de este superconjunto, un programador de enlace ascendente mejorado en la estación de base selecciona un subconjunto de TFs, y ese subconjunto es comunicado al UE en una cesión TF Esta cesión TF puede ser actualizada de manera regular por el programador de enlace ascendente mejorado El UE selecciona entonces un TF para transmitir cada subestructura desde su conjunto TF cedido, dependiendo de la cantidad de datos que ha colocado en espera actualmente para transmitir el enlace ascendente Por lo tanto, de acuerdo con la cesión TF actual, el programador de transmisión de estructura de datos UE puede utilizar muy bien un TF inferior al máximo Sin embargo, en el peor de los casos el desexpandidor y desmodulador UL 40 en la estación de base no recibe ninguna información desde el programador de enlace ascendente del UE con respecto a los TFs concedidos para diferentes UEs Por lo tanto se deben se asignar recursos de desexpandidor y de memoria intermedia de acuerdo con el formato de transporte máximo RNC-configurado es decir el peor caso en donde la estación de base necesitaría una memoria intermedia dimensionada para un número máximo de posibles UEs que podrían en un momento estar en comunicación con la estación de base Esto es algo desafortunado debido a que la configuración de recursos que asume el escenario del peor caso requiere de memorias intermedias muy grandes y costosas Otro problema con dicha desexpansión se refiere a la técnica de Factor de Expansión Variable Ortogonal (OVSF) usada en 3GPP para generar códigos de expansión/canalización El código base OVSF para el código de canalización cc es diferente de un factor de expansión SF2 y un factor de expansión SF4 para DPDCHs En la práctica esto significa que para un UE con un formato de transporte concedido TF = 9 (2xSF2), se deben instalar los pre-desexpandidores para ambos códigos SF2 y SF4 debido a que el UE puede transmitir en cualquiera o en ambos DPDCH(s) SF2 y SF4 Esta situación resulta en una necesidad potencial de almacenamiento intermedio 50% mayor lo que significa que se pueden proporcionar memorias intermedias mas grandes adecuadamente dimensionadas BREVE DESCRIPCIÓN Los problemas arriba identificados se resuelven utilizando una técnica de desexpansión por pedido más flexible y menos demandante de recursos (DoD) Una señal de espectro expandido es recibida en una interfaz de comunicaciones desde uno o más transmisores Una primera estructura de datos expandidos recibida es almacenada en una memoria de datos durante un primer período a una primera velocidad que coi responde a la velocidad a la cual son recibidos los datos en la interfaz de comunicaciones El término estructura se utiliza en la presente como un termino general para incluir cualquier porción cuantificable de datos Se determinó un factor de expansión real asociado con la primera estructura de datos expandidos Durante un segundo periodo posterior al primer período, la primera estructura de datos expandidos es extraída desde la memoria de datos a una segunda velocidad sustancialmente mayor que la primera velocidad Los datos leídos son desexpandidos rápidamente empleando el factor de expansión real determinado a fin de reducir el retraso de desexpansión En una implementación no limitante la información de control asociada con la ppmera estructura almacenada de datos expandidos es desexpandida durante el primer periodo para determinar el factor de expansión real a partir de la información de control de desexpansion Sin embargo, la desexpansión por pedido no está limitada a este enfoque Ademas, puede ejecutarse en cualquier tipo de datos incluyendo por ejemplo, datos de control En una aplicación de ejemplo, los transmisores pueden ser transmisores de radio móviles, con el aparato receptor que es implementado en una estación base de radio y la interfaz de comunicación que es una mterfaz de aire o inalámbrica De manera alternativa, los transmisores pueden ser estaciones de base, y el aparato receptor está en la terminal móvil Se puede encontrar aplicación para otros radio transmisores y receptores La memoria de datos almacena datos recibidos desde un número de múltiples transmisores como una señal compuesta, en donde las señales expandidas transmitidas han sido aditivamente combinadas después de ser distorsionadas de manera individual por el canal de radio La señal compuesta es almacenada simplemente en la memoria, y por lo tanto el tamaño de la memoria de datos no depende del factor de expansión y del numero de transmisores como se explicara en detalle a continuación Es posible utilizar cualquier acceso de memoria o esquema de direccionamiento adecuado el cual permite la lectura de datos a la velocidad sustancialmente mayor Por ejemplo la sincronización con relación al tiempo absoluto de la estación de base de la primera estructura de datos expandidos recibidos desde el transmisor pueden ser utilizados para direccionar la primera estructura de datos expandidos en la memoria direccionable En una modalidad ilustrativa la memoria de datos es una memoria direccionable Como un ejemplo de la forma en que se direcciona la memoria, se determina un tiempo cuando la primera estructura de datos expandidos recibidos desde el transmisor son almacenados en la memoria direccionable en una posición direccionable El tiempo determinado es trasladado después hacia y utilizado como una dirección para leer la primera estructura de datos expandidos desde la memoria direccionable En una modalidad ilustrativa no limitante los datos leídos son desexpandidos utilizando múltiples índices de desexpansion Rake para generar múltiples salidas desexpandidas asociadas con uno de los transmisores Las múltiples salidas desexpandidas se combinan en una sola salida desexpandida que corresponde a dicho un transmisor La salida desexpandida individual es descodificada para generar la transmisión de datos de dicho un transmisor En otra modalidad ilustrativa no limitante, una estructura de datos es almacenada aunque solo una fracción de la estructura de datos es leída en un tiempo y desexpandida usando un solo procesador de desexpansion y desmodulación para un primer índice Rake a fin de generar una primera salida desexpandida de índice Rake La primera fracción de salida desexpandida de índice Rake es almacenada de forma temporal Después la misma cantidad/fracción de datos, tomada desde una dirección ligeramente desfasada de la primera fracción de índice Rake de los datos de estructura es leída y desexpandida utilizando el procesador individual de desexpansión y desmodulacion para un segundo índice Rake a fin de generar una segunda salida desexpandida de índice Rake El desfasamiento de dirección de memoria para el segundo índice Rake es determinado a partir de la diferencia de retraso de propagación entre los índices Rake La primera y segunda salidas fraccionarias desexpandidas de índice Rake son combinadas para generar una salida desexpandida de índice Rake combinada y la cual es almacenada después como la nueva salida desexpandida de índice Rake combinada Los mismos datos de estructura fraccionaria son leídos y desexpandidos para cada índice Rake remanente para generar una Salida desexpandida de índice Rake correspondiente Cada salida desexpandida de índice Rake correspondiente es combinada con la salida desexpandida de índice Rake combinada almacenada para generar una salida desexpandida de índice Rake combinada almacenada actual Cuando todos los índices Rake han sido combinados la primera salida desexpandida de índice Rake combinada fraccionaria es emitida para el descodificador El mismo procedimiento se repite para las fracciones restantes La salida desexpandida de índice Rake combinada es descodificada En otra modalidad ilustrativa no limitante, a uno de los transmisores se le asignan dos códigos de canalización diferentes que tienen un primer factor de expansión y un segundo factor de expansión Durante el primer periodo el primero y segundo factores expansión son determinados por ejemplo a partir de la información de control desexpandida Durante el segundo período posterior al primer periodo, los datos expandidos de primera estructura son leídos desde la memoria de datos a la segunda velocidad y desexpandidos usando el primer factor de expansión determinado para generar primeros datos desexpandidos De manera similar, los datos expandidos de primera estructura son desexpandidos empleando el segundo factor de expansión determinado para generar segundos datos desexpandidos Los primeros y segundos datos desexpandidos son descodificados En otra modalidad ilustrativa no limitante más, uno de los transmisores usa multiplexado de cuadratura para modular los datos que van a ser transmitidos como una señal compleja (aunque la desexpansion por pedido puede utilizarse con cualquier tipo de modulación) Los primeros datos que corresponden a un primer canal de trafico son expandidos utilizando un código de expansión, y los datos expandidos son m apeados para un componente real de la señal compleja Los segundos datos que corresponden a un Segundo canal de tráfico son expandidos usando el mismo código de expansión y mapeados para un componente imaginario de la señal compleja En el receptor los datos leídos son desexpandidos para generar una señal compleja desexpandida Se extraen un componente real y uno imaginario de la señal compleja desexpandida El componente real extraído es descodificado como los primeros datos, y el componente imaginario extraído es descodificado como los segundos datos En otra modalidad ilustrativa no limitante, a uno de los transmisores se le asignan primero y segundo códigos de canalización que tiene un primer factor de expansión y un segundo factor de expansión respectivamente Dicho un transmisor utiliza multiplexado de cuadratura para modular datos que serán transmitidos como una señal compleja Los primeros datos que corresponden a un primer canal de tráfico son expandidos utilizando el primer código de canalización y mapeados para un componente real de una primera señal compleja Los segundos datos que corresponden a un segundo canal de tráfico son expandidos utilizando el primer código de canalización y mapeados para un componente imaginario de la primera señal compleja Los terceros datos que corresponden a un tercer canal de tráfico son expandidos usando el segundo código de canalización y mapeados para un componente real de una segunda señal compleja Los cuartos datos que corresponden a un cuarto canal de tráfico son expandidos usando el segundo código de canalización y mapeados para un componente imaginario de la segunda señal compleja En el receptor, durante el ppmer periodo el primero y segundo factores de expansión son determinados por ejemplo a partir de ia información de control desexpandida Durante el segundo periodo posterior al primer periodo datos expandidos de primera estructura son leídos desde la memoria de datos a la segunda velocidad y desexpandidos utilizando el primer factor de expansión determinado para generar una primera señal compleja desexpandida Se extraen primeros componentes real e imaginario de la primera señal compleja desexpandida El primer componente extraído real es descodificado como los primeros datos y el primer componente imaginario extraído es descodificado como los segundos datos La primera estructura expandida también es desexpandida usando el segundo factor de expansión determinado para generar una segunda señal compleja desexpandida Se extraen segundos componentes real e imaginario de la segunda señal compleja desexpandida El segundo componente extraído real es descodificado como los terceros datos y el segundo componente imaginario extraído es descodificado como los cuartos datos La tecnología de desexpansion por pedido puede beneficiarse a partir del uso de un acelerador de desexpansion La primera estructura de datos expandidos recibida desde el transmisor es almacenada en la memoria de datos empleando una primera velocidad de muestreo La primera estructura de datos expandidos es leída desde la memoria de datos y los datos expandidos son reconstruidos a una segunda velocidad de muestreo que es superior a la primera velocidad de muestreo Una muestra inicial y una fase de muestreo son extraídas a partir de los datos expandidos reconstruidos para generar una señal a una tercera velocidad de muestreo inferior a la primera velocidad de muestreo para desexpansión. Cuando se emplea la técnica de desexpansión por pedido (DoD) para desexpandir canales de datos, por ejemplo, DPDCH(s), solamente los canales de datos que en realidad contienen datos son desexpandidos y sólo es necesario ejecutar una operación de desexpansión individual usando el factor de expansión real asociado con esos datos Una estructura de la señal compuesta recibida es colocada en memoria intermedia durante un período de estructura de manera que cada formato de transporte de UE, incluyendo el factor de expansión real, puede ser recuperada antes de que se desexpandan los datos del UE La lectura de datos rápidos permite la desexpansión a una alta velocidad de manera que los símbolos de datos desexpandidos a partir de la estructura almacenada están disponibles para procesamiento adicional poco después de que se ha recibido la última muestra que pertenece a la estructura.
BREVE DESCRIPCIÓN DE LOS DIBUJOS La Figura 1 es un dibujo de alto nivel de una red de comunicaciones móviles La Figura 2 es un diagrama de bloque de función simplificada de un receptor Rake La Figura 3 es un diagrama que ilustra el formateo de las estructuras DPDCH y segmentos DPCCH y su relación entre sí La Figura 4 es un diagrama que ilustra el formateo de cuatro estructuras de canal DPDCH segmentos DPCCH y segmentos E-DPCCH y su relación entre si La Figura 5 es un diagrama que ilustra el formateo de dos estructuras de canal DPDCH segmentos DPCCH y segmentos E-DPCCH y su relación entre si La Figura 6 es un diagrama de bloque de función de un procesador receptor que utiliza pre-desexpansión, La Figura 7 es un diagrama de bloque de función de una estación de base ilustrativa no-limitante La Figura 8 es un diagrama de flujo que muestra procedimientos no limitantes ilustrativos para la implementación de desexpansion por pedido La Figuia 9 es un diagrama de bloque de función de un procesador receptor ilustrativo no limitante que usa desexpansión por pedido La Figura 10 es un diagrama de bloque de función de otro procesador receptor ilustrativo no limitante que usa desexpansión por pedido La Figura 11 es un diagrama de bloque de función de otro procesador receptor ilustrativo no limitante que utiliza desexpansión por pedido para un usuario multi-codigo La Figura 12 es un diagrama de bloque de función que ilustra la desexpansion y combinación de índice RAKE en donde solamente se utilizan los valores flexibles desde la parte real La Figura 13 es un diagrama de bloque de función de otro procesador receptor ilustrativo no limitante que usa desexpansión por pedido para un usuario multi-codigo en donde dos canales de usuario son l/Q multiplexados para el mismo código de canalización, La Figura 14 es un diagrama de bloque de función que ilustra la desexpansion y combinación de índice RAKE en donde se usan los valores flexibles de ambas partes real e imaginaria La Figura 15 es un diagrama de bloque de función de otro procesador receptor ilustrativo no limitante que usa desexpansión por pedido para un usuario multi-codigo en donde cada uno de los dos códigos de canalización multiplexados por código transporta dos canales de usuario que son l/Q multiplexados, La Figura 16 es un diagrama de bloque de función de un acelerador de desexpansion ilustrativo no limitante, y La Figura 17 es un diagrama de bloque de función de un ejemplo no limitante de otro tipo de acelerador de desexpansión DESCRIPCIÓN DETALLADA En la siguiente descripción, para fines de explicación y no limitantes se establecen detalles específicos, tales como nodos particulares entidades funcionales técnicas, protocolos, estándares, etcétera, a fin de proporcionar una comprensión de la tecnología descrita Sera evidente para alguien con experiencia en la técnica que se pueden practicar otras modalidades además de los detalles específicos descritos a continuación En otros casos, se omiten las descripciones detalladas de métodos dispositivos, técnicas, etcétera bien conocidos para no confundir la descripción con detalles innecesarios En las figuras se muestran bloques de función individuales Aquellos con experiencia en la técnica apreciarán que las funciones de esos bloques pueden ser implementadas usando circuitos de hardware individuales, empleando programas de software y datos en conjunción con un microprocesador adecuadamente programado o computadora de proposito general, empleando circuitos integrados específicos de aplicaciones (ASIC), utilizando uno o más procesadores de señal digital (DSPs), y/o disposiciones de compuerta programables de campo (FPGAs) o similares La Figura 7 muestra una estación de base CDMA ilustrativa no limitante 20 en la cual se puede emplear la desexpansión por pedido Sin embargo, aquellos con experiencia en la técnica apreciarán que, la desexpansión por pedido puede ser utilizada en cualquier receptor de espectro expandido de secuencia directa Las señales de radio frecuencia (RF) son recibidas y combinadas de manera aditiva a partir de múltiples UEs desde múltiples celdas y/o sectores de celda sobre antenas representativas 24 Diferentes señales UE son diferenciadas por códigos de encpptado únicos Cada antena 24 está acoplada a una unidad de radio 26 que efectúa la conversión de RF a IF de las señales de RF recibidas para la banda de base para suministro a un receptor de banda de base 32 a través de la interfaz de unidad de radio 28 Las unidades de radio 26 también efectúan la conversión de elevación de frecuencia de las señales de banda de base desde los transmisores (TXs) 30 a RF a través de una interfaz de unidad de radio 28 Es posible efectuar el procesamiento de banda de base del receptor, por ejemplo, utilizando un Acceso Aleatorio y Receptor (RAX) que procesa tanto la señales de canal de enlace ascendente de acceso aleatorio de enlace ascendente como las señales de canal de enlace ascendente dedicadas Cuando los datos complejos son enviados el procesamiento de receptor de señal de banda de base en el enlace ascendente (UL) se puede observar como la transformación de los componentes real (I) e imaginario (Q) de las señales de datos l/Q complejas desde todas las antenas en todos los sectores en todas las frecuencias portadoras (es decir, la señal compuesta) para los datos de usuario de capa de protocolo L2 fluye para todos los UEs conectados a la estación de base, ya sea en un canal dedicado (por ejemplo un DCH o un E-DCH) o un canal de acceso aleatorio (RACH) Cada RAX 32 incluye circuitos de desmodulacion que desexpanden y desmodulan los datos de canal dedicado de hasta N usuapos/UEs desde múltiples celdas Los datos desmodulados son descodificados después en un descodificador antes de sei pasados en el RNC 18 Una unidad de sincronización 36 proporciona una referencia de sincronización absoluta para la estación de base 20 Usando la referencia de sincronización absoluta un controlador 34 controla y coordina las diferentes operaciones ejecutadas en la estación de base CDMA 20 Como se describió en los antecedentes, los receptores CDMA pueden retrasar la señal recibida pre-desexpandida para cada UE aproximadamente una estructura en una o dos memor?a(s) primero entrar-ppmero en salir (FIFO) a fin de dar tiempo para que la estructura de datos completa sea recibida y se determine el factor de expansión real para cada estructura de datos de UE Después, si el pre-desexpandidor fue programado con el factor de pre-desexpansión SFpre el desexpandidor final en el receptor puede ser programado con el factor de expansión residual SFff?nai = SFactua? / SFp?e y genera los valores desexpandidos durante la estructura subsecuente Aunque como se explicó antes los requerimientos de memoria intermedia en el peor de los casos para soportar este enfoque de desexpansion son costosos Este y otros problemas son superados utilizando la tecnología de desexpansión por pedido descrita a continuación La Figura 8 es un diagrama de flujo que muestra procedimientos ilustrativos no limitantes para la desexpansion por pedido de una señal de espectro expandido recibida en una interfaz de aire Una primera estructura de datos expandidos recibida es almacenada en una memoria de datos durante un primer período a una primera velocidad que corresponde a una velocidad a la cual los datos son recibidos en la mterfaz de aire (etapa S1) Cada estructura de datos expandidos contiene datos multiplexados por código de encpptado aditivamente combinados para múltiples UE's, y por tanto es referida como una señal compuesta También durante el primer periodo la información de canal de control asociada con la primera estructura de datos expandidos almacenada es desexpandida (etapa S2) y se determina un factor de expansión específico de UE a partir de la información de control desexpandida para los datos almacenados en la memoria de datos (etapa S3) Durante un segundo periodo posterior al primer periodo la primera estructura de datos expandidos es leída desde la memoria de datos a una segunda velocidad sustancialmente mayor a la primera velocidad Los datos leídos son desexpandidos utilizando el factor de expansión determinado (etapa S4) El enfoque de desexpansión por pedido reduce de manera sustancial la cantidad de memoria intermedia requerida y los circuitos de desexpansion solamente necesitan ser configurados para manejar los formatos de transporte realmente transmitidos en vez de los formatos de transporte del peor de los casos La lectura de memoria rápida significa que se puede efectuar la desexpansion rápida para asegurar un menor tiempo de espera La Figura 9 es un diagrama de bloque de función de un procesador receptor ilustrativo no limitante 60 que usa desexpansión por pedido que puede ser empleado en cualquier receptor de radio de espectro expandido de secuencia directa La descripción se enfoca, tan solo para facilidad de la desctipcion en procesamiento de recepción de banda de base en uno de los RAX's en la estación de base no limitante 20 mostrada en la Figura 7 En tanto que la desexpansión por pedido es aplicada para facilidad de descripción para la desexpansión de un canal de datos, la desexpansión por pedido puede ser aplicada a todos los tipos de canales Por ejemplo, aunque la Figura 9 no muestra el uso de desexpansión por pedido para desexpandir la información de canal de control, la desexpansión por pedido podría ser utilizada para ella De nuevo la señal compuesta recibida en la estación de base es la suma de múltiples señales UE transmitidas (y atenuados) más el ruido Asumiendo la modulación de cuadratura usad del UE, la versión de banda de base de esta señal compuesta recibida es compleja e incluye tanto señales reales (en-fase o I) como señales imaginarias (fase de cuadratura o Q) sin embargo, los datos no necesitan ser modulados por cuadratura y los principios de desexpansión por pedido pueden ser aplicados a cualquier tipo de esquema de modulación Una o mas estructuras de datos de la señal compuesta recibida desde múltiples UEs para todas las antenas de todas las celdas son almacenadas en la memoria de estructura de datos 62 La característica importante de la memoria 62 es la capacidad de leer datos para los desexpandidores 68 a una velocidad mucho mayor que aquella a la que son escritos los datos data dentro de la memoria Es posible utilizar cualquier memoria que permite esta capacidad De otra manera, si los desexpandidores fueron alimentados con datos l/Q a la velocidad a la cual los datos l/Q son almacenados en la memoria 62 es decir a la velocidad de sincronización de la interfaz de aire un periodo que corresponde a una (sub) estructuia nueva completa transcurriría antes de que el ultimo chip en la (sub) estructura seria desexpandido Este retraso no es deseable y, de hecho no es aceptable para algunas aplicaciones En consecuencia, los datos l/Q de señal compuesta son leídos desde la memoria direccionable 62 a una velocidad de lectura considerablemente mayor que la velocidad de lectura que corresponde a la velocidad de sincronización de la interfaz de aire, y los desexpandidores también desexpanden a una velocidad mucho mayor que la velocidad de sincronización de interfaz de aire Una forma ilustrativa en que se puede lograr la alta velocidad de lectura es a través del uso de un reloj de lectura con una frecuencia mayor que aquella del reloj de lectura Otra posibilidad que también se puede combinar con el reloj de lectura de mayor frecuencia, si se desea es utilizar un puerto de memoria de lectura de salida más amplio que el puerto de lectura de memoria de entrada, en donde la anchura de puerto de memoria se refiere al número de bits leídos/escritos desde/para la memoria en un ciclo de reloj individual En un ejemplo no limitante la memoria de estructura de datos 62 puede ser una memoria intermedia circular Las memorias intermedias circulares son utilizadas comúnmente para mantener los datos escritos por un proceso y leídos por otro Se utilizan apuntadores de lectura y escritura separados a los que no se les permite entrecruzarse entre ellos de manera que los datos no leídos no pueden ser sobrescritos por nuevos datos Consecuentemente, la memoria intermedia circular parece estar organizada en un círculo, con empaquetado de datos alrededor de ese círculo De manera común, la memoria intermedia de estructura de datos 62 puede almacenar entre una y dos estructuras de radio de datos UE compuestos por antena receptora, aunque solamente una estructura o mas de dos estructuras podrían ser almacenadas por antena receptora Sin embargo para simplificar la descripción, solamente se muestra y describe el procesamiento de una antena receptora Sin embargo si se emplean dos o más antenas receptoras por ejemplo, podría ser necesario el almacenamiento de señal compuesta para cada señal de antena En la practica los datos de señal compuesta l/Q deben ser almacenados en la memoria intermedia 62 durante el período iguala o mayor que un tiempo de retraso máximo T_tot = T_frame + T_alg + T_wa?t + T_desp El componente de retraso T_frame es la principal contribución para el retraso debido a que los últimos chips de la estructura actual son recibidos en la estación de base una estructura/subestructura después de que se recibió el primer chip de esa estructura El componente de retraso T_alg es un retraso debido al diseño del algoritmo receptor por ejemplo, el filtro de estimación de canal depende de algunos símbolos desde la estructura subsecuente El componente de retraso T_wa?t delay está presente si los recursos de procesamiento son ocupados con los datos desexpandidos que corresponden a uno o diferentes usuapos/UEs El componente de retraso T_desp es el tiempo que toma que los recursos de procesamiento lean los datos l/Q desde la memoria intermedia y desexpandan la estructura T_desp y T_wa?t no son independientes uno del otro A mayor número de usuarios procesados por la misma unidad mayor será T_wa?t a menos que se reduzca T_desp La desexpansión por pedido reduce el componente de retraso T_desp de modo que comúnmente, T_tot es mayor que un período de estructura aunque menor a dos períodos de estructura. Sin embargo, si la memoria de estructura de datos permite el almacenamiento intermedio de mas de dos estructuras, se puede utilizar entonces la desexpansión por pedido para desexpandir Más de una estructura Esta situación podría ser útil para portadoras de acceso de radio de intervalo de transmisión de multi-estructura (TTI), tales como TTIs de 20 40 o 80 mseg ya que se ha señalado el mismo formato de transporte en todas esas estructuras Debido a que la señal compuesta recibida está compuesta de varias señales UE aditivamente combinadas, no sincronizadas, un procesador supervisor 74 adquiere y mantiene el conocimiento de cada sincronización aproximada de UE con relación a un tiempo absoluto de estación de base generado por una unidad de sincronización 76 Además de la sincronización absoluta aproximada, el procesador supervisor 74 mantiene el seguimiento de la sincronización de cada uno de los índices de Rake de UE, que corresponden al retraso de propagación t en cada índice Rake, con relación a la sincronización absoluta aproximada Al combinar las sincronizaciones aproximada y relativa se puede obtener una sincronización absoluta para cada índice Rake Cada sincronización de UE puede ser visualizada como una de las muchas variables de estado para un UE Todas las diferentes variables de estado pueden ser manejadas por el procesador supervisor 74 que evalúa para cada incremento de tiempo si él es tiempo o no para iniciar un trabajo de desexpansión para un usuario particular La unidad de sincronización 76 detecta también, en tiempo absoluto de estación de base, cuando una cierta dirección es escrita en la memoria de estructura de datos 62 Por lo tanto, hay un mapeo entre el tiempo absoluto de una operación de escritura de memoria y la dirección de memoria en la cual se escriben los datos en ese momento Debido a que el procesador supervisor 74 conoce cada estructura de los índices Rake y las sincronizaciones de segmento en tiempo absoluto de estación de base, el procesador supervisor 74 puede controlar la unidad de sincronización 76 para obtener la dirección de memoria de la subestructura/estructura de cada uno de los índices Rake de UE Al mismo tiempo que la estructura de datos UE compuestos está siendo almacenada de forma intermedia en la memoria de estructura de datos 62, la información de banda de base del canal de control asociada con los datos de UE (referidos como los datos de control) es extraída desde la estructura recibida de la señal compuesta en el desexpandidor de canal de control 64 (De nuevo, la desexpansion por pedido podría ser utilizada también por el desexpandidoi del canal de control 64) Los datos de control de un UE se obtienen mediante desencpptado de los datos l/Q en la señal compuesta (asúmase para la siguiente descripción que la señal compuesta contiene datos l/Q complejos) empleando el código de encpptado especifico de usuario y por medio de desexpansión de los datos l/Q desencpptados usando un código de canalización y factor de expansión que corresponden al canal de control El código de canalización y el factor de expansión para el canal de control no cambian una vez que han sido asignados/ubicados El desexpandidor de canal de control 64 proporciona la información de canal de control desexpandida a un desmodulador de canal de control 65 y a un estimador de canal 66 El estimador de canal 66 estima la función de transferencia de canal de radio actual y proporciona la estimación de canal para el desmodulador de canal de control 65 el cual emplea las estimaciones de canal para compensar los datos de control desexpandidos para la distorsión ocasionada por la transmisión sobre el canal Cuando se recibe desexpande y desmodula la estructura de datos l/Q completa un extractor indicador de formato de transporte (TF) y descodif icador 67 determina a partir de la información de canal de control desmodulada para toda la estructura UE-específica el factor de expansión real SFdCtua? Al inicio del siguiente período de estructura cuando el procesador supervisor ha sido notificado que SFactua? está disponible, se inicia el procesamiento del DPDCH al ejecutar los bloques de desexpansión 68a, 68b 68n. En una modalidad ilustrativa no limitante, la desexpansíón de los datos almacenados en la memoria de estructura de datos 62 para cada índice Rake corresponde a un trabajo de desexpansión y normalmente hay múltiples índices Rake para cada señal de UE. Usando la dirección que corresponde a la sincronización absoluta para el primer índice Rake que es procesado, el procesador supervisor 74 direcciona y lee la estructura de datos compuestos recibidos (por ejemplo, datos l/Q complejos) que es correspondiente a aquel índice Rake particular desde la memoria intermedia de estructura de datos 62. Los datos compuestos direccionados son recuperados y procesados por un desexpandidor. Para el siguiente índice Rake que pertenece al mismo UE, se repite el proceso 68b aunque con otra sincronización absoluta del índice Rake que el procesador supervisor convierte para una dirección de memoria antes de iniciar el trabajo. Las direcciones de lectura de memoria para el segundo índice Rake estarán ligeramente desfasadas en comparación con las direcciones de lectura de memoria para el primer índice Rake. Este desfasamiento corresponde a la diferencia en el retraso de propagación para las dos trayectorias de propagación de señal de índice Rake. Estos desfasamíentos de dirección para los índices Rake se ilustran por medio de las flechas traslapantes aunque ligeramente desplazadas que salen de la memoria de estructura de datos 62 en la Figura 9. Se repite entonces el mismo proceso hasta que se haya desexpandido el último índice Rake 68n. Como se explicó con anterioridad, la velocidad de lectura desde la memoria intermedia 62 es considerablemente más rápida que la velocidad a la cual fue almacenada la estructura en la memoria debido a que la velocidad de almacenamiento de datos es activada por la velocidad relativamente menor a la cual son suministrados los datos sobre la interfaz de aire, en tanto que la velocidad de lectura de los datos (por ejemplo una velocidad equivalente o similar a la velocidad de desexpansión) debe ser mucho mas rápida para reducir al mínimo el tiempo de espera adicional para los datos de UE En consecuencia los desexpandidores de canal de datos 68a, 68b 68n desencpptan primero los datos l/Q de señal compuesta usando un código de desencpptado UE-específico, y después desexpanden los datos UE desencpptados empleando el código de canal?zac?ón(s) y el(los) factor(es) de expansión real(es) SFactuai extraídos desde el TFCI descodificado por el indicador extractor de formato de transporte y el descodificador 67 Aunque los códigos de canalización pueden variar para E-DCH con SF4 y SF2, para DCH regular el código de canalización DPDCH es comunmente el mismo Ademas el TFCI señala si se utiliza el multi-código durante esta estructura/subestructura Los datos desexpandidos so procesados de manera adicional en un desmodulador RAKE 70 el cual ejecuta la compensación de canal empleando las estimaciones de canal proporcionadas a partir del estimador de canal 66 y la combinación de relación máxima (MRC) de los datos de índice Rake desexpandidos para generar una estructura (o una subestructura) de valores de símbolo "flexibles" que son descodificados por el descodifícador 72 para generar valores de datos UE Es posible realizar otras operaciones sobre los datos desexpandidos o descodificados tales como des-intercalación, de-segmentación del canal de transporte etcétera El enfoque de desexpansion por pedido antes descrito solamente desexpande los datos realmente recibidos, y la memoria de estructura de datos no necesita estar dimensionada para el peor de los casos sino para situaciones diferentes La memoria de estructura de datos para almacenar una o mas estructuras de datos elimina la necesidad de dos etapas de desexpansión requeridas en el enfoque de pre-desexpansión descrito en los antecedentes debido a que el almacenamiento intermedio de los datos permite el cálculo del formato de transporte y el factor de expansión antes del procesamiento de estructura de datos incluyendo que la desexpansion es ejecutada sobre la señal compuesta La lectura rápida de los datos desde la memoria de estructura de datos y la desexpansión rápida superar los problemas del tiempo de espera De hecho, la desexpansión por pedido es particularmente benéfica cuando el mismo equipo receptor procesa un gran número de UEs ya el incremento en el número de UEs no incrementa el tamaño de la memoria intermedia de estructura de datos La razón para esto es que en CDMA todos los UEs transmiten de forma simultánea en la misma frecuencia portadora y son diferenciados por sus códigos de encpptado (y en ciertos casos códigos de canalización) Por lo tanto la misma señal compuesta recibida en la antena sin importar el numero de UEs proporciona suficientes datos para desexpansion, desmodulacion y descodificacion de las señales desde todos los UEs que están transmitiendo de manera simultanea en esa frecuencia y que son recibidas en ese sector en esa antena La Figura 10 es un diagrama de bloque de función de otra modalidad de procesador receptor ilustrativo no limitante 80 que usa la desexpansion por pedido Aquí toda la desexpansion de índice Rake compensación de canal y combinación de relación máxima (MRC) para una estructura de datos compuestos desde una antena se pueden ejecutar de manera conjunta como un solo trabajo por estructura por UE en un desexpandidor de datos individual y desmodulador RAKE 69 En esta modalidad ilustrativa la misma cantidad de señal compuesta necesita ser almacenada en la memoria intermedia de datos 62 como se hizo en la modalidad ilustrativa previa de desexpansion por pedido Sin embargo el desexpandidor de canal de datos y desmodulador Rake 69 solamente lee una fracción de una subestructura/estructura de la señal compuesta que corresponde al primer índice Rake y después descodifica desexpande y compensa el canal de estos datos con las estimaciones de canal desde el estimador de canal 66 que corresponde al índice Rake particular Rake y la fracción particular de una subestructura/estructura Estos símbolos compensados por canal son almacenados de manera temporal mientras que se repiten las mismas operaciones en la misma fracción de una subestructura/estructura para el siguiente índice Rake Los símbolos almacenados temporalmente para la fracción de subestructura/estructura son combinados aditivamente con los símbolos de la nueva fracción de subestructura/estructura que reemplaza a los símbolos almacenados temporalmente anteriores Estas operaciones se repiten para los índices Rake restantes cuando todos los índices Rake han sido combinados para esta fracción de subestructura/estructura el resultado combinado puede ser emitido hacia el descodificador 72 después de lo cual, se repite el proceso para las fracciones restantes de la estructura/subestructura El beneficio de usar la desexpansión por pedido de esta manera es que es necesario un mínimo de almacenamiento intermedio para almacenar de forma temporal los símbolos de índice Rake compensados por canal y esto se puede lograr sin incrementar el tiempo para desexpansión, T_desp La Figura 11 es un diagrama de bloque de función de otra modalidad de procesador receptor ilustrativo no limitante 82 que usa desexpansión por pedido para una aplicación de multi-código Recuérdese que en las aplicaciones de multi-código, se asigna a un UE más de un código de expansión a fin de proporcionar a ese UE con el mayor ancho de banda En este ejemplo se han asignado dos códigos a un UE aunque se pueden asignar más de dos códigos Cada código puede ser visualizado como un canal de datos físico dedicado tal como un DPDCH Para simplificar la descripción, la disposición es similar a aquella de la Figura 10 excepto que se proporcionan dos desexpandidores y desmoduladores de canal de datos 69a y 69b para desexpandir y desmodular los datos l/Q para cada uno de los dos códigos de expansión asignados al UE Cada desexpandidor y desmodulador de canal de datos 69a y 69b procesará los datos de la misma manera que los hizo el desexpandidor y desmodulador de canal de datos 69 en la Figura 10 previamente descrito aunque cada uno utiliza diferentes códigos de canalización y en general diferentes factores de expansión SFactuaM y SFactUd para el proceso de desexpansion Por tanto, en esta modalidad, los mismos datos compuestos son leídos dos veces desde la memoria de estructura de datos 62 aunque después son desexpandidos con diferentes códigos de canalización para canales de datos DPDCH 1 y DPDCH2, produciendo de esta manera diferentes valores flexibles de datos UE para descodificación Un beneficio con esta modalidad es que el trabajo de desexpansión solamente es ejecutado si el formato de transporte descodificado desde el canal de control de usuario indica que dos (o más) canales de datos (por ejemplo DPDCHs) fueron transmitidos durante esta subestructura/estructura La Figura 12 es un diagrama de bloque de función que ilustra la desexpansión y combinación de índice RAKE en donde solamente se emplean los valores flexibles reales Recuérdese que la señal compuesta UE puede ser compleja con canales de cuadratura reales e imaginarios Sin embargo los datos no necesitan ser complejos y podrían ser solo datos reales o imaginarios En este ejemplo, n índices RAKE proporcionan datos para n desexpandidores de canal de datos 68a, 68b , 68n Cada salida de desexpandidor es multiplicada en un multiplicador correspondiente 85a, 85b,. ., 85n por las estimaciones de canal proporcionadas por el estimador de canal 66 Esa multiplicación compensa cada una de las salidas desexpandidas para la distorsión ocasionada por el canal de radio. El sumador 86 combina entonces (por ejemplo, MRC) las señales desexpandidas compensadas por canal para generar una señal compleja que tiene componentes reales e imaginarios Un extractor de componente real 87 extrae solamente los componentes reales de la señal compleja (los componentes imaginarios son descartados) y los envía como información flexible para ser descodificada en el descodificador 72 Esta es una manera ilustrativa en la cual pueden ser implementados el desexpandidor y desmodulador de canal de datos 69 en la Figura 10 y los desexpandidores y desmoduladores de canal de datos 69a y 69b en la Figura 11 La Figura 13 es un diagrama de bloque de función que ilustra la desexpansión y combinación de índice Rake en donde se utilizan los valores flexibles de las partes real e imaginaria En este ejemplo, n índices RAKE proporcionaron datos para n desexpandidores de canal de datos 68a, 68b, , 68n Cada salida de desexpandidor es multiplicada en un multiplicador correspondiente 85a, 85b, . , 85n por las estimaciones de canal proporcionadas por el estimador de canal 66 Esa multiplicación compensa cada una de las salidas desexpandidas de la distorsión ocasionada por el canal de radio El sumador 86 combina entonces (por ejemplo, MRC) las señales desexpandidas compensadas por canal para generar una señal compleja que tiene componentes reales e imaginarios Un extractor de componente real 87 extrae los componentes reales de la señal compleja y un extractor de componente imaginario 88 extrae los componentes imaginarios de la señal compleja Esos componentes reales e imaginarios son enviados como información flexible para ser descodificada en el descodificador 72 La Figura 14 es un diagrama de bloque de función de otro procesador receptor ilustrativo no limitante 88 que usa desexpansión por pedido para un multi-canal por aplicación UE Sin embargo, en este ejemplo la característica de multi-canal es soportada utilizando un desexpandidor de canal de datos y desmodulador RAKE "complejo" 89 De nuevo se usa el ejemplo no limitante de dos canales de datos dedicados asignados para un UE, aunque en este escenario multi-canal, solamente se emplea un código de expansión En lugar de utilizar dos códigos de expansión para lograr el mayor ancho de banda se usa el multiplexado l/Q para modular los datos de usuario como datos de cuadratura complejos en donde dos canales de datos dedicados son desexpandidos utilizando el mismo factor de expansión real y código de expansión En el transmisor UE, una subestructura/estructura DPDCH expandida es mapeada para la parte real y otra subestructura/estructura DPDCH expandida es mapeada para la parte imaginaria de la señal de banda de base compleja El UE encppta entonces la subestructura/estructura l/Q multiplexada que contiene datos desde dos diferentes canales con el código de encpptado de UE antes de la transmisión RF En el desexpandidor de canal de datos y bloque desmodulador RAKE complejo 89 en el receptor de estación de base, se puede ejecutar el procesamiento similar como en el desexpandidor de canal de datos y desmodulador Rake 90 mostrado en la Figura 13 Para los canales de datos l/Q multiplexados la parte real de la señal 87 contiene valores flexibles que corresponden al primer canal de datos, DPDCH1 y la parte imaginaria de la señal 88 contiene entonces valores flexibles que corresponden al segundo canal de datos, DPDCH2 Ambos conjuntos de valores flexibles son proporcionados al descodificador 72 para descodificacion Un beneficio con esta modalidad es que solamente se requiere un solo conjunto de trabajos de desexpansion de índice Rake para producir dos DPDCHs en este caso de multi-codigo especial En sistemas que permiten modulación de orden superior, es decir un transmisor puede mapear los bits físicos de datos empleando un esquema de modulación de símbolo diferente de BPSK l/Q-mult??lexado tal como QPSK 8-PSK o M-QAM (M = l 6, 64, etc ), antes de la expansión y encpptado de los datos Si la modulación de símbolo usada es comunicada en un canal de control físico o está en otra forma conocida por el receptor como el mismo receptor 88 en la Figura 14 puede ser utilizado para desmodular y descodificar dicha señal debido a que la salida del desexpandidor de canal de datos y desmodulador Rake "complejo" 89 puede ser interpretada como información 'flexible" compleja El descodificador puede entonces como una primera etapa convertir estos símbolos complejos en valores "flexibles' de los bits mapeados para los símbolos de modulación de orden superior La Figura 15 es un diagrama de bloque de función de otra modalidad de procesador receptor ilustrativo no limitante 92 que usa desexpansión por pedido para una aplicación de multi-código En este ejemplo de multi-codigo, dos códigos de expansión /factores de expansión diferentes son utilizados junto con multiplexado de l/Q de canales de tráfico de datos para proporcionar de forma efectiva un UE con cuatro canales de datos dedicados, por ejemplo, DPDCHs 1-4 El desexpandidor de canal de datos y bloques desmoduladores RAKE "complejos' 89a y 89b reciben factores de expansión correspondientes SFactuaM y SFactua! extraídos desde la información de control Además, el multiplexado l/Q proporciona los dos canales de datos adicionales que corresponden a los componentes reales e imaginarios de la señal compleja recibida En la desexpansión por pedido las memorias intermedias de datos FIFO de pre-desexpansión de gran capacidad requeridas para la pre-desexpansión que utiliza un factor de expansión estimado son eliminadas En su lugar, se puede utilizar una memoria de estructura de datos que tiene un tamaño fijo de Kf( x Nant, en donde Kfr es la cantidad de datos de estructura y Nanl es el número de antenas que proporcionan las señales recibidas UE A fin de desexpandir los datos con alta relación de señal de salida a ruido, (usualmente un objetivo deseable) la fase de muestreo de los datos que se van a desexpandir debe ser de una precisión de un cuarto de chip Esto implica que los desexpandidores deben procesar datos sobremuestreados cuatro veces (4xOS) Sin embargo un factor de sobremuestreo de cuatro veces es costoso debido a que es necesaria una mayor memoria l&Q para almacenar los datos de estructura Kfr Desde una perspectiva de rendimiento podría utilizarse el sobremuestreo dos veces (2xOS) debido a que representa de manera suficiente la señal de datos l/Q data sin la perdida de información Como resultado los datos l/Q pueden ser almacenados en la memoria intermedia direccionable a 2xOS lo cual representa que necesitan almacenarse menos datos por estructura y por tanto, se puede utilizar una memoria intermedia mas pequeña y menos costosa Una señal 4xOS puede ser reconstruida a partir de la señal 2xOS justo antes de la desexpansion La Figura 16 muestra una forma ilustrativa no limitante para implementar la velocidad de muestreo reducida Los datos l/Q de UE compuestos son almacenados en la memoria direccionable 62 en sobremuestreo de dos tiempos (2xOS) El sobremuestreo de dos tiempos (2xOS) es usado para ahorrar memoria Los datos sobremuestreados dos veces (2xOS) leídos desde la memoria 62 son proporcionados a un acelerador de desexpansion 100 El acelerador de desexpansion 100 incluye un filtro de interpolación 102, el cual puede ser como un ejemplo no limitante un filtro de interpolación lineal acoplado para la forma de onda de coseno elevada WCDMA en el sentido de que su señal de salida tiene un espectro que iguala la forma de coseno elevado El filtro 102 reconstruye una señal de sobremuestreo de cuatro veces (4xOS) al interpolar entre puntos de muestra desde la señal sobremuestreada dos veces (2xOS) El bloque 104 muestrea de forma descendente la señal 4xOS para la velocidad de chip, es decir, IxOS, y extrae una muestra inicial correcta y la fase de muestreo La muestra inicial y la fase de muestreo son parámetros de trabajo de desexpansión únicos de trabajo y deben ser suministrados por el procesador supervisor 74 al inicio de cada trabajo de desexpansión Una muestra inicial correcta debe ser extraída desde la corriente de muestra 4xOS filtrada para cada trabajo de desexpansión, ya que el acelerador 100 ha sido alimentado con una cuantas muestras iniciales extras destinadas a activar por completo el filtro de interpolación 102. La señal sobremuestreada una vez (IxOS) es desencpptada y desexpandida en el multiplicador 106 utilizando el producto del código de encriptado y el código de canalización El acelerador 100 también puede ser modificado para mejorar la velocidad de desexpansi?n promedio La fase de muestreo de un índice Rake puede ser considerada como una variable aleatoria que es distribuida de manera uniforme entre cuatro fases posibles si se emplea 4xOS. Por lo tanto, en promedio, solamente 50% de los índices Rake requieren de una fase de muestreo que ya no está disponible en la memoria de estructura de datos 2xOS La Figura 17 ¡lustra un ejemplo no limitante de un acelerador modificado 110 que lee datos IxOS desde la memoria 62 y, usando un desviador controlado 112 desvia el filtro de interpolación 102 y el bloque extractor/de muestreo descendente 104 cuando la desexpansión de un índice Rake que tiene una fase de muestreo ya está disponible en la memoria intermedia de estructura de datos 2xOS 62 El procesador supervisor 74 lee datos 2xOS o IxOS desde la memoria 62 al iniciar la lectura con el conjunto de direcciones de memoria que corresponde a los flujos de datos IxOS o 2xOS deseados Las ventajas de una técnica de desexpansion por pedido (DoD) se aclaran cuando se comparan con un enfoque de desexpansión de multi-usuapo Aunque el costo de la memoria para la técnica de desexpansión por pedido (DoD) es fijo e independiente del número de usuarios, el costo de la memoria del enfoque de pre-desexpansión ilustrado en la Figura 6 se incrementa de manera lineal con el número de usuarios La razón para esto es que con la DoD, el almacenamiento intermedio de la (sub) estructura se hace en una etapa en donde los datos son todavía una señal compuesta genérica que incluye todas las contribuciones de UE en tanto que para la pre-desexpansion, el almacenamiento intermedio de la (sub) estructura se hace después de la pre-desexpansión única de UE Esta comparación de costo se ilustra en el Cuadro 2 más adelante, el cual muestra el consumo de memoria intermedia en kBytes en base los números de ejemplo para ciertos parámetros de receptor Para el enfoque de pre-desexpansion el tamaño de memoria intermedia total necesario se muestra incluyendo tanto la memoria intermedia 45 como 48 en la Figura 6 Para la memoria intermedia de retraso del índice Rake predesexpandido 45 se han asumido 16 índices Rake, 2 bytes por símbolo de índice Rake predesexpandido complejo Ademas se ha asumido una longitud de 2 5 segmentos, un segmento que es 1/15 de una estructura para la memoria intermedia 45 Para la memoria intermedia FIFO de datos pre-desexpandidos 48, se han asumido dos estructuras consecutivas de símbolos predesexpandidos y 2 bytes por símbolo pre-desexpandido Para el enfoque de desexpansión por pedido, se han asumido 12 antenas, 2 bytes por muestra l/Q 2 muestras por chip (2xOS) para la memoria de estructura de datos 62 Como se menciono con anterioridad, para DoD, el requerimiento de memoria intermedia total es independiente del numero de UEs ya que la memoria intermedia de datos de señal compuesta es compartida entre todos los UEs sin importar el número de UEs Cuadro 2 Comparación de tamaño de memoria intermedia entre las técnicas PreD y DoD Por lo tanto las cantidades en el Cuadro 2 revelan que a menor factor de expansión (SF) para ser soportado por cada UE y a mayor número de UEs mayor la ganancia con la técnica de desexpansión por pedido ademas si por ejemplo solamente dos antenas fueron atendidas por el receptor el tamaño de la memoria de estructura de datos disminuiría proporcionalmente en tanto que las memorias intermedias pre-desexpandidas 45 y 48 permanecen del mismo tamaño Ademas el problema que experimenta el enfoque de pre-desexpansion debido a la base de código OVSF diferente para los DPDCHs SF2 y SF4 es completamente eliminada para la técnica de desexpansion por pedido (DoD) debido a que desexpandidores son configurados solamente de acuerdo con el formato de transporte realmente transmitido (TF) Aunque se han mostrado y descrito en detalle varias modalidades las reivindicaciones no están limitadas a ninguna modalidad o ejemplo particular Ninguna parte de la descripción anterior sera leída para implicar que cualquier elemento, etapa, rango o función particular es esencial de manera que estará incluida en el alcance de las reivindicaciones El alcance de la materia en cuestión patentada esta definido solamente por las reivindicaciones La extensión de la protección legal esta definida por las palabras citadas en las reivindicaciones permitidas y sus equivalentes Ninguna reivindicación está destinada a invocar el párrafo 6 de 35 USC §1 12 a menos que se utilicen las palabras "significa" o "etapa para"

Claims (1)

  1. REIVINDICACIONES 1 Un método para procesar una señal de espectro expandido compuesta recibida sobre una interfaz de comunicaciones desde múltiples transmisores (20 o 22), que comprende almacenar datos expandidos compuestos desde los diversos transmisores en una memoria de datos (62) a una primera velocidad que corresponde a una velocidad a la cual se reciben los datos compuestos sobre la interfaz de comunicaciones, el método caracterizado por cada señal transmitida, determinar durante un primer periodo un factor de expansión real asociado con una primera estructura de datos expandidos para la señal transmitida que esta incluida en una estructura de datos expandidos compuestos almacenados en la memoria de datos y durante un segundo periodo posterior al primer periodo, leer la estructura de los datos expandidos compuestos desde la memoria de datos que corresponde a la primera estructura de datos expandidos para la señal transmitida a una segunda velocidad mayor a la primera velocidad y desexpandir los datos leídos utilizando el factor de expansión determinado 2 El método de conformidad con la reivindicación 1, que comprende además durante el primer período, desexpandir la información de control asociada con la primera estructura almacenada de datos expandidos para la señal transmitida, en donde el factor de expansión real asociado con la primera estructura de datos expandidos para la señal transmitida es determinado a partir de la información de control desexpandida 3 El método de conformidad con la reivindicación 1, caracterizado porque los diversos transmisores son terminales de radio móvil (22) el método es implementado en una estación de base de radio (20) y la interfaz de comunicaciones es una interfaz de aire o inalámbrica 4 El método de conformidad con la reivindicación 1, caracterizado porque el método es implementado en una terminal de radio móvil (22) y la mterfaz de comunicaciones es una interfaz de aire o inalámbrica 5 El método de conformidad con la reivindicación 1, caracterizado porque la memoria de datos es una memoria direccionable 6 El método de conformidad con la reivindicación 5, que comprende ademas determinar un tiempo cuando la primera estructura de datos expandidos para la señal transmitida es almacenada en una ubicación direccionable y utilizar el tiempo determinado como una dirección para leer la estructura de los datos expandidos compuestos desde la memoria direccionable 7 El método de conformidad con la reivindicación 2, que comprende además extraer el factor de expansión desde un indicador de formato de transporte incluido en la información de control 8 El método de conformidad con la reivindicación 1, que comprende ademas desexpandir los datos leídos usando múltiples índices de desexpansion Rake (68a 68b 68n) para generar múltiples salidas de desexpansion asociadas con uno de los transmisores, combinar las múltiples salidas desexpandidas en una salida desexpandida individual que corresponde a dicho un transmisor, y descodificar la salida desexpandida individual para generar transmisión de datos mediante dicho transmisor 9 El método de conformidad con la reivindicación 1, que comprende ademas las siguientes etapas (a) leer y desexpandir una primera fracción de la estructura de datos expandidos compuestos que corresponde a un primer índice Rake usando un procesador de desexpansión y desmodulación individual para generar un primer índice Rake salida desexpandida, (b) almacenar ia primer salida de índice Rake desexpandida (c) leer y desexpandir una primera fracción de la estructura de datos de expansión compuestos que corresponde a un segundo índice Rake usando el procesador de desexpansión y desmodulación individual para generar una segunda salida de índice Rake desexpandida (d) combinar la primera y segunda salidas de primera fracción de desexpansion de índice Rake para generar una salida de primera fracción desexpandida de índice Rake combinada y almacenar la salida de primera fracción desexpandida de índice Rake combinada, (e) leer y desexpandir la primera fracción de la estructura de datos expandidos compuestos que corresponde a cada índice Rake restante utilizando el procesador individual de desexpansión y desmodulacion para cada índice Rake restante para generar una salida de primera fracción de desexpansion de índice Rake correspondiente y combinar cada salida de primera fracción de desexpansión de índice Rake correspondiente con la salida desexpandida de índice Rake combinada almacenada para generar una salida de primera fracción de desexpansión de índice Rake combinada actual, repetir (a)-(e) para las fracciones restantes de la estructura de datos expandidos compuestos y descodificar las salidas desexpandidas de índice Rake combinadas actuales para todas las fracciones desexpandidas 10 El método de conformidad con la reivindicación 1, caracterizado porque por lo menos uno de los transmisores es asignado con dos códigos de canalización diferentes que tienen un primer factor de expansión y un segundo factor de expansión, el método comprende además durante el primer periodo, determinar el primero y segundo factores de expansión durante el segundo periodo posterior al primer periodo, leer la estructura de los datos expandidos compuestos desde la memoria de datos a la segunda velocidad and desexpandir los datos leídos usando el primer factor de expansión determinado para generar primeros datos desexpandidos y desexpandir los datos leídos empleando el segundo factor de expansión determinado para generar segundos datos desexpandidos y descodificar los primeros y segundos datos desexpandidos 11 El método de conformidad con la reivindicación 1, caracterizado porque uno de los transmisores usa multiplexado de cuadratura para modular datos que van a ser transmitidos como una señal compleja en donde los primeros datos que corresponden a un primer canal de trafico son expandidos utilizando un código de expansión y los datos expandidos son mapeados para un componente real de la señal compleja y segundos datos que corresponden a un segundo canal de trafico son expandidos utilizando el mismo código de expansión son mapeados para un componente imaginario de la señal compleja el método que comprende ademas desexpandir los datos leídos para generar una señal compleja desexpandida extraer un componente real de la señal compleja desexpandida y un componente imaginario de la señal compleja desexpandida, descodificat el componente real extraído como los primeros datos y el componente imaginario extraído como los segundos datos 12 El método de conformidad con la reivindicación 1, caracterizado porque a uno de los transmisores se le asignan primero y segundo códigos de canalización que tienen un primer factor de expansión y un segundo factor de expansión, respectivamente y en donde dicho un transmisor emplea multiplexado de cuadratura para modular datos que van a ser transmitidos como una señal compleja en donde los primeros datos que corresponden a un primer canal de tráfico son expandidos empleando el primer código de canalización y los datos expandidos son mapeados para un componente real de una primera señal compleja, segundos datos que corresponden a un segundo canal de tráfico son expandidos utilizando el primer código de canalización son mapeados para un componente imaginario de la primera señal compleja terceros datos que corresponden a un tercer canal de tráfico son expandidos usando el segundo código de canalización y los datos expandidos son mapeados para un componente real de una segunda señal compleja, cuartos datos que corresponden a un cuarto canal de tráfico son expandidos empleando el segundo código de canalización son mapeados para un componente imaginario de la segunda señal compleja el método que comprende además durante el primer período determinar el primero y segundo factores de expansión durante el segundo período posterior al primer período, leer la estructura de los datos expandidos compuestos desde la memoria de datos a la segunda velocidad and desexpandir los datos leídos usando el primer factor de expansión determinado para generar una primera señal compleja desexpandida. extraer un primer componente real de la primera señal compleja desexpandida y un primer componente imaginario de la primera señal compleja desexpandida, descodificar el primer componente extraído real como los primeros datos y el primer componente imaginario extraído como los segundos datos desexpandir los datos leídos utilizando el segundo factor de expansión determinado para generar una segunda señal compleja desexpandida extraer un segundo componente real de la segunda señal compleja desexpandida y un segundo componente imaginario de la segunda señal compleja desexpandida, y descodificar el segundo componente extraído real como los terceros datos y el segundo componente imaginario extraído como los cuartos datos 13 El método de conformidad con la reivindicación 1, que comprende ademas almacenar los datos expandidos compuestos recibidos desde los transmisores en la memoria de datos usando una primera velocidad de muestreo, y leer la estructura de datos expandidos compuestos desde la memoria de datos y reconstruir la estructura de datos expandidos compuestos a una segunda velocidad de muestreo que es mayor que la primera velocidad de muestreo 14 El método de conformidad con la reivindicación 13, que comprende ademas extraer una muestra inicial y una fase de muestreo desde los datos compuestos reconstruidos para generar una señal muestreada de manera descendente a una tercera velocidad de muestreo inferior a la primera velocidad de muestreo para desexpansión 15 El método de conformidad con la reivindicación 14, caracterizado porque los datos compuestos recibidos desde el transmisor son procesados en múltiples índices Rake, el método que comprende además cuando de desexpanden datos que corresponden a un índice Rake que tiene una fase de muestreo ya disponible en la memoria de datos, leer datos desde la memoria de datos y desviar la reconstrucción, extracción y muestreo descendente 16 Un aparato receptor para procesar una señal de espectro expandido compuesta recibida sobre una mterfaz de comunicaciones desde múltiples transmisores (20 o 22) que comprende una memoria de datos (62) para almacenar datos compuestos recibidos desde múltiples transmisores en una memoria de datos a una primera velocidad y durante un primer período a una primera velocidad que corresponde a una velocidad a la cual son recibidos los datos sobre la interfaz de comunicaciones el aparato receptor caracterizado por primeros circuitos (64-67) configurados para determinar para cada señal transmitida durante un primer período un factor de expansión real asociado con una primera estructura de datos expandidos para la señal transmitida que esta incluida en una estructura de datos expandidos compuestos almacenados en la memoria de datos y segundos circuitos (68a 68b 68n 69, 69a, 69b 89, 89a, 89b) configurados para cada señal transmitida leída de la estructura de datos expandidos compuestos desde la memoria de datos que corresponden a la primera estructura de datos expandidos para las señal transmitida durante un segundo tiempo posterior al primer período a una segunda velocidad mayor que la primera velocidad y para desexpandir los datos leídos utilizando el factor de expansión determ inado 17 El aparato receptor de conformidad con la reivindicación 16, caracterizado porque los primeros circuitos están configurados para desexpandir la información de control asociada con la primera estructura almacenada de datos expandidos durante el primer periodo para determinar el factor de expansión real asociado con la primera estructura de datos expandidos a partir de la información de control desexpandida 18 El aparato receptor de conformidad con la reivindicación 16, caracterizado porque los diversos transmisores son terminales de radio móviles (22) el aparato receptor es implementado en una estación de base de radio (20) y la interfaz de comunicaciones es una interfaz de aire o inalámbrica 19 El aparato receptor de conformidad con la reivindicación 16, caracterizado porque el aparato receptor es implementado en una terminal de radio móvil (22) y la interfaz de comunicaciones es una interfaz de aire o inalámbrica 20 El aparato receptor de conformidad con la reivindicación 16, caracterizado porque la memoria de datos es una memoria direccionable 21 El aparato receptor de conformidad con la reivindicación 20, que comprende además circuitos de sincronización (76) para determinar un tiempo cuando la primera estructura de datos expandidos para la señal transmitida es almacenada en la memoria direccionable en una posición direccionable y un controlador (74) configurado para usar el tiempo determinado como una dirección para leer los datos expandidos compuestos desde la memoria direccionable 22 El aparato receptor de conformidad con la reivindicación 16, caracterizado porque los primeros circuitos están configurados para extraer el factor de expansión desde un indicador de formato de transporte incluido en la información de control 23 El aparato receptor de conformidad con la reivindicación 16, caracterizado porque los segundos circuitos incluyen múltiples índices de desexpansión Rake (68a, 68b, ,68n) para desexpandir la estructura leída de datos expandidos compuestos para cada índice a fin de generar múltiples salidas desexpandidas asociadas con uno de los transmisores, un combinador (86) para combinar las múltiples salidas desexpandidas en una salida desexpandida individual que corresponde a dicho un transmisor, y un descodificador (72) para descodificar la salida desexpandida individual para generar transmisión de datos de un transmisor 24 El aparato receptor de conformidad con la reivindicación 16 caracterizado porque los segundos circuitos incluyen un procesador individual de desexpansion y desmodulacion (69) configurado para ejecutar las siguientes tareas (a) leer y desexpandir una primera fracción de la estructura de datos expandidos compuestos que corresponde a un primer índice Rake utilizando un primer índice Rake para generar una primera salida desexpandida de índice Rake (b) almacenar la primera salida desexpandida de índice Rake y (c) leer y desexpandir una primera fracción de la estructura de datos expandidos compuestos que corresponde a un segundo índice Rake utilizando el procesador individual de desexpansion y desmodulacion para generar una segunda salida desexpandida de índice Rake un combinador configurado para ejecutar las siguientes tareas (d) combinar la primera y segunda salidas de primera fracción desexpandidas de índice Rake para generar una salida de primera fracción desexpandida de índice Rake combinada y (e) almacenar la salida de primera fracción desexpandida de índice Rake combinada, en donde el procesador individual de desexpansión y desmodulacion esta configurado para ejecutar las siguientes tareas adicionales (f) leer y desexpandir la primera fracción de la estructura de datos expandidos compuestos que corresponde a cada índice Rake remanente utilizando el procesador individual de desexpansion y demodulación para cada índice Rake remanente a fin de generar una salida de primera fracción desexpandida de índice Rake correspondiente y en donde el combinador esta configurado para ejecutar las siguientes tareas adicionales (g) combinar cada salida de primera fracción desexpandida de índice Rake correspondiente con la salida desexpandida de índice Rake combinada almacenada para generar la salida de primera fracción desexpandida de índice Rake combinada actual, en donde el procesador individual de desexpansión y desmodulacion y el combinador están configurados para repetir sus respectivas tareas (a)-(g) para las fracciones restantes de la estructura de expansión compuesta y un descodificador (72) para descodificar las salidas desexpandidas de índice Rake combinadas actuales para todas las fracciones desexpandidas 25 El aparato receptor de conformidad con la reivindicación 16 caracterizado porque a uno de los transmisores se le asignan dos códigos de canalización diferentes que tienen un primer factor de expansión y un segundo factor de expansión en donde durante el primer período los primeros circuitos están configurados para determinar el primero y segundo factores de expansión a partir de la información de control desexpandida, en donde durante el segundo periodo posterior al primer periodo los segundos circuitos (69a, 69b) están configurados para leer la estructura de datos expandidos compuestos desde la memoria de datos a la segunda velocidad y desexpandir los datos leídos utilizando el primer factor de expansión determinado para generar primeros datos desexpandidos y desexpandir los datos leídos usando el segundo factor de expansión determinado para generar segundos datos desexpandidos y en donde el aparato receptor incluye un descodificador para descodificar los primeros y segundos datos desexpandidos 26 El aparato receptor de conformidad con la reivindicación 16, que comprende ademas un descodificador (72) en donde uno de los transmisores usa multiplexado de cuadratura para modular datos para ser transmitidos como una señal compleja en donde primeros datos que corresponden a un primer canal de tráfico son desexpandidos utilizando un código de expansión y los datos expandidos son mapeados para un componente real de la señal compleja y segundos datos que corresponden a un segundo canal de tráfico son expandidos utilizando el mismo código de expansión son mapeados para un componente imaginario de la señal compleja, en donde los segundos circuitos (89) están configurados para desexpandir los datos leídos a fin de generar una señal compleja desexpandida y extraer un componente real de la señal compleja desexpandida y un componente imaginario de la señal compleja desexpandida y en donde el descodificador esta configurado para descodificar el componente real extraído como los primeros datos y el componente imaginario extraído como los segundos datos 27 El aparato receptor de conformidad con la reivindicación 16 que comprende ademas un descodificador (72) en donde a uno de los transmisores se le asignan primero y segundo códigos de canalización que tienen un primer factor de expansión y un segundo factor de expansión respectivamente y en donde el transmisor utiliza multiplexado de cuadratura para modular datos que van a ser transmitidos como una señal compleja en donde primeros datos que corresponden a un primer canal de trafico son expandidos empleando el primer código de canalización y los datos expandidos son mapeados para un componente real de una primera señal compleja, segundos datos que corresponden a un segundo canal de tráfico son expandidos utilizando el primer código de canalización y son mapeados para un componente imaginario de la primera señal compleja terceros datos que corresponden a un tercer canal de trafico son expandidos empleando el segundo código de canalización y los datos expandidos son mapeados para un componente real de una segunda señal compleja cuartos datos que corresponden a un cuarto canal de trafico son desexpandidos utilizando el segundo código de canalización son mapeados para un componente imaginario de la segunda señal compleja en donde durante el primer periodo los primeros circuitos están configurados para determinar el primero y segundo factores de expansión en donde durante el segundo periodo posterior al primer periodo los segundos circuitos incluyen un primer desexpandidor y desmodulador compiejo (89a) para leer la estructura de datos expandidos compuestos desde la memoria de datos a la segunda velocidad desexpandir los datos leídos utilizando el primer factor de expansión determinado para generar una primera señal compleja desexpandida y extraer un primer componente real de la primera señal compleja desexpandida y un primer componente imaginario de la primera señal compleja desexpandida en donde el descodificador esta configurado para descodificar el primer componente extraído real como los primeros datos y el primer componente imaginario extraído como los segundos datos en donde los segundos circuitos incluyen un segundo desexpandidor y desmodulador complejo (89b) para leer la primera estructura de datos expandidos de nuevo a partir de la memoria de datos a la segunda velocidad desexpandir los datos leídos utilizando el segundo factor de expansión determinado para generar una segunda señal compleja desexpandida y extraer un segundo componente real de la segunda señal compleja desexpandida y un segundo componente imaginario de la segunda señal compleja desexpandida y en donde el descodificador esta configurado para descodificar el segundo componente extraído real como los terceros datos y el segundo componente imaginario extraído como los cuartos datos 28 El aparato receptor de conformidad con la reivindicación 16 caracterizado porque la memoria de datos esta configurada para almacenar los datos compuestos recibidos desde el transmisor en la memoria de datos utilizando una primera velocidad de muestreo, y los segundos circuitos están configurados para leer la estructura de datos expandidos compuestos desde la memoria de datos y reconstruir la estructura de datos expandidos compuestos a una segunda velocidad de muestreo que es superior a la primera velocidad de muestreo 29 El aparato receptor de conformidad con la reivindicación 30 que comprende además circuitos (104) para extraer una muestra inicial y una fase de muestreo a partir de los datos compuestos reconstruidos para generar una señal con muestreo descendente a una tercera velocidad de muestreo inferior a la primera velocidad de muestreo para desexpansión 30 El aparato receptor de conformidad con la reivindicación 29, caracterizado porque los datos compuestos recibidos desde los transmisores son procesados en múltiples índices Rake. los segundos circuitos que están configurados desexpandir datos que corresponden a un índice Rake que tiene una fase de muestreo ya disponible en la memoria de datos, leer datos desde la memoria de datos y desviar la reconstrucción, extracción, y muestreo descendente
MXMX/A/2008/007499A 2005-12-14 2008-06-11 Desexpansion por pedido para uso en receptores de espectro expandido MX2008007499A (es)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US60/750,068 2005-12-14

Publications (1)

Publication Number Publication Date
MX2008007499A true MX2008007499A (es) 2008-09-02

Family

ID=

Similar Documents

Publication Publication Date Title
US7751499B2 (en) Despreading-on-demand for use in spread spectrum receivers
AU752866B2 (en) A subscriber unit and method for use in a wireless communication system
JP4263749B2 (ja) 高データ速度cdma無線通信システム
US5926500A (en) Reduced peak-to-average transmit power high data rate CDMA wireless communication system
CN101630969B (zh) 信号处理装置及方法
WO2001050620A1 (en) Methods and apparatus for spreading and despreading information signals in code division multiple access communications systems
JP4685798B2 (ja) 少ないメモリを有するデジタル通信システム
US7245652B2 (en) Rake combiner for a CDMA rake receiver
US6977918B2 (en) Method and apparatus for processing a signal received in a high data rate communication system
MX2008007499A (es) Desexpansion por pedido para uso en receptores de espectro expandido
JP4420027B2 (ja) 拡散スペクトラム受信機におけるチャネリゼーション・コードセット情報の復号化方法
KR100472692B1 (ko) Cdma무선통신시스템용가입자유닛
JP3806389B2 (ja) 受信装置
High-Level et al. An Efficient, High-Performance DSP Architecture for W-CDMA Receivers
Wiklund Processing and memory requirements for a 3G WCDMA basestation baseband solution
JP2006174501A (ja) 受信装置および受信方法