LU81845A1 - Dispositif de conversion binaire en particulier pour emetteurs et recepteurs d'informations d'image a reduction de repondance - Google Patents

Dispositif de conversion binaire en particulier pour emetteurs et recepteurs d'informations d'image a reduction de repondance Download PDF

Info

Publication number
LU81845A1
LU81845A1 LU81845A LU81845A LU81845A1 LU 81845 A1 LU81845 A1 LU 81845A1 LU 81845 A LU81845 A LU 81845A LU 81845 A LU81845 A LU 81845A LU 81845 A1 LU81845 A1 LU 81845A1
Authority
LU
Luxembourg
Prior art keywords
counter
words
word
length
auxiliary
Prior art date
Application number
LU81845A
Other languages
English (en)
Inventor
E Roux
Original Assignee
Cit Alcatel
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Cit Alcatel filed Critical Cit Alcatel
Publication of LU81845A1 publication Critical patent/LU81845A1/fr

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/41Bandwidth or redundancy reduction
    • H04N1/411Bandwidth or redundancy reduction for the transmission or storage or reproduction of two-tone pictures, e.g. black and white pictures
    • H04N1/413Systems or arrangements allowing the picture to be reproduced without loss or modification of picture-information
    • H04N1/419Systems or arrangements allowing the picture to be reproduced without loss or modification of picture-information in which encoding of the length of a succession of picture-elements of the same value along a scanning line is the only encoding step

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Image Processing (AREA)
  • Facsimile Image Signal Circuits (AREA)
  • Facsimiles In General (AREA)

Description

el Π Tj ßi AND -DUCHÉ DE LUXEMBOURG
.........I......M...... 1 V* du .....5.JÎOVambre 1979...... ^j||^ Monsieur le Ministre „ , övSSS de l’Economie Nationale et des Classes Moyennes
Titre délivré : ........................................
Service de la Propriété Industrielle LUXEMBOURG
i/,- l' bf- c Ψ/'.· Demande de Brevet d’invention . 0<ï * y 6 " I. Requête .La...Spciété..Anpnym.e....dit.e....;.....ÇCWAGNIE..IiroU51RIELLE..MS...XELEC.0MMiRiICATIQKS............(i) CIT-ALGATEL,12, rue de la Barame75008 PARIS, FRANSE, représentée par Monsieur Jean-Faul RIPPINGER, RESIDENCE VAL STE CROIX, 2-4, Allée (2) Léopold Goebel,.....LUXEMBOURG, agissant en qualité de Mandataire..........................................................
X, dépose........ ce G.iM....lQ:«MbE6..M^...................................(3) à ...fllt....................heures, au Ministère de l’Économie Nationale et des Classes Moyennes, à Luxembourg : 1. la présente requête pour l’obtention d’un brevet d’invention concernant : ........................................................................................................................................................................................................................................................................................(4)
DISPOSITIF DE CONVERSION BINAIRE EN PARTICULIER POUR EMETTEURS
.......................ET....SEPim®l..PlINF^mTIÔNS....D*mGE...A.,.IŒDUCTIQN...DE...REDONDMCE................................
déclare, en assumant la responsabilité de cette déclaration, que l’(es) inventeur(s) est (sont) : ..................................................................................................................................................................................................................................................................................(5)
Evelyne ROÜX, Ingénieur, 83......avenue d» Italie.......75013 PARIS. FRANCE.........................................
2. la délégation de pouvoir, datée de..................PARIS.................................. le ...23.....Q.Gt.bbE£L..1.9.7S..............
3. la description en langue .française................................................de l’invention en deux exemplaires ; 4les .lmit...... planches de dessin, en deux exemplaires ; 5. la quittance des taxes versées au Bureau de l’Enregistrement à Luxembourg, le cinq Novembre soixante-dix-neuf* revendique pour la susdite demande de brevet la priorité d’une (des) demande(s) de (6)..........fe£6V§t...............................................................déposée(s) en (7) ..FRANCE__________________________________________________________________________________________________________ 1e 9 N°vembre 1978, SOUS le N° 78 31 684 (8) au nom de ί» ................................................................................................................................................................................................(9) élit domicile pour lui (elle) et, si désigné, pour son mandataire, à Luxembourg ....................................
RE S IBENCErvSirUTE CROIX, 2-4 Allée Léopold Goebel............................................................................................ (10) sollicite la délivrance d’un brevet d’invention pour l’objet décrit et représenté dans les annexes susmentionnées, — avec ajournement de cette délivrance à...........SIX.......................mois.
Le Mandataire 5 - ·"- . i ..........................................v.j...............
----—* II. Procès-verbal de Dépôt
La susdite demande de brevet d’invention a été déposée au Ministère de l’Économie Nationale et des Classes Moyennes, Service de la Propriété Industrielle à Luxembourg, en date du : 5 Novembre 1979 / À ^ Pr. le Ministre à ../.ùj............^ heures /)? A de l’Économie Nationale &. des Classes Moyennes, '................ / îr /F'ÿ.'·' * \ /1/ a / *: ' ..'A·*. «) \ / Wj <1.
\ Jt MB/NV F0 11211 CIT/ALCATEL/T-DEL 8 pl.
~ Revendication de la priorité d’une demande de brevet déposée en FRANCE, V les Novembre 1978, sous le N* 78 31 684
BREVET D'INVENTION
DISPOSITIF DE CONVERSION BINAIRE EN PARTICULIER POUR EMETTEURS ET RECEPTEURS D'INFORMATIONS D'IMAGE A REDUCTION DE REDONDANCE
Invention d’Evelyne ROUX Société Anonyme dite
COMPAGNIE INDUSTRIELLE DES TELECOMMUNICATIONS CIT-ALCATEL
La présente invention porte sur un dispositif de conversion binaire permettant, en particulier son utilisation aisée en codeur et/ou en décodeur. Elle s'applique tout particulièrement à un système émetteur et un système récepteur ou un système émetteur-récepteur, 5 en particulier de signaux de fac-similés, permettant une transmission des informations d'image avec réduction des redondances.
Dans une installation de transmission de fac-similés, il est connu en particulier pour réduire le temps affecté à la transmission, d'utiliser, à l'émission, un codage des informations issues de l'analyse 10 d'image en mots de longueur de plages : les informations blanches 2.
«ί .» et noires détectées au cours de l’analyse ne sont plus transmises individuellement, mais on détecte la longueur de chacune des plages blanches et noires rencontrées alternativement le long de chacune des lignes d’analyse et on élabore des mots définissant la longueur 5 de chacune de ces plages. A la réception, on reconstitue les informations à partir des mots de longueur de plage émis. On obtient par ce codage une première réduction de la durée de transmission du contenu d’un document à transmettre.
Il est également connu, afin de réduire davantage le temps 10 de transmission, d'effectuer un transcodage des mots de longueur de plage en d'autres mots différents les uns des autres et de longueur inégale, en adoptant un type particulier de codage dit code de Huffman. Selon ce mode de codage, aux mots de longueur de plage se présentant le plus fréquemment on fait correspondre des mots de code courts tandis 15 que, inversement, aux mots de longueur de plage plus rares on fait correspondre des mots de code plus longs. Ce mode de codage a été amélioré de manière que les mots selon le code Huffman demeurent de longueur convenable. Ainsi dans un code de Huffman dit tronqué, aux mots de longueur de plage inférieure à une valeur donnée, par exemple 64, 20 on fait correspondre respectivement des mots de code, toujours distincts les uns des autres, appelés mots de code terminaux et traduisant une mesure fine des plages de longueur inférieure à cette valeur définie, tandis qu'à chacun des mots de longueur de plage supérieure ou égale à cette valeur, ici 64, on fait correspondre deux mots de code, l'un 25 appelé mot de code de composition traduisant une mesure par tranches des longueurs de plage et l'autre constitué par le mot de code terminal traduisant la longueur restante (inférieure à 64) de la plage ; les mots de code de composition sont aussi distincts entre eux et des 3.
*v * y mots de code terminaux, il traduisent des mots de longueur de plage égale ou multiple de 64.
En regard de nombreux modes de codage, et en particulier e en regard des modes de codage indiqués ci-avant, les circuits électroniques 5 de codage et les circuits électroniques de décodage permettant l’utilisation de l’un ou l'autre de ces codes sont très onéreux.
Par le brevet français n° 1 547 613 au nom de Xérox Corporation, on connaît un circuit de codage et un circuit de décodage correspondant utilisables tout particulièrement dans les systèmes de transmission 10 de fac-similés, permettant une réduction du nombre de bits à transmettre donc une réduction du temps affecté à la transmission.
Ces circuits utilisent un procédé de codage tenant compte, comme dans la technique de codage de Huffman, des différentes probabilités d'apparition de différentes longueurs de trains de bits de même 15 niveau.
Cependant, contrairement à la technique de codage de Huffman dans laquelle aux différents trains de bits de même niveau on fait correspondre des mots codés dont les longueurs respectives sont définies selon la probabilité d’apparition de ces trains, c'est-à-dire dans 20 laquelle on n'affecte pas nécessairement aux trains de bits de plus en plus longs des mots codés de plus en plus longs, dans le procédé . de codage retenu dans ce brevet, les mots codés affectés aux différents trains des bits d'un même niveau deviennent de plus en plus longs avec des longueurs croissantes de trains. Alors que dans la technique 25 de codage de Huffmann aucune liaison ne permet de déduire, à partir du mot codé affecté à un train de bits de longueur définie, le mot codé affecté au train de bits de longueur augmentée d'une unité, selon le procédé de codage retenu dans ce brevet le second mot codé se déduit du précédent en utilisant une technique de comptage du bit supplémentaire ou en utilisant une technique de décalage d'un rang vers les poids forts c'est-à-dire d'accroissement de format pour certaines configurations de mots codés.
4.
Le codeur décrit utilisant ce procédé de codage, détecte 5 dans un train entrant à coder les bits successifs qui le compose, génère dans un compteur, à commande de décalage de son contenu, les mots codés successifs correspondant à ce train de longueur considérée croissante avec les bits qui le compose, par évolution de l'état du compteur au rythme des bits du train et décalage d'un rang vers les 10 poids forts du contenu du compteur pour certaines longueurs définies de train.
Le décodeur correspondant décrit destiné à restituer le train de bits à partir d'un mot codé qu'il reçoit est construit autour du codeur précédent et utilise un comparateur entre mots codés engendrés 15 successivement et le mot codé reçu. Dans ce décodeur, la restitution des bits du train défini par le mot codé est effectuée au fur et à mesure du décodage, fait progresser par comptage ou par décalage le contenu du compteur du codeur précédent utilisé dans ce décodeur pour engendrer successivement les mots correspondants aux bits restitués 20 de ce train, et prend en compte les bits successifs du mot codé reçu conformément avec les longueurs des mots codés successifs engendrés pour détecter, lors de l'identité bit à bit entre le mot codé reçu et l'un des mots codés engendrés, la fin de ce train de bits alors entièrement restitué. Au codage comme au décodage les trains de bits 25 étant alternativement formés de bits 1 et 0, dans le décodeur une bascule changeant d’état à chaque détection d'identité de comparaison définit le niveau des bits du train à décoder et restituer.
Les réalisations de ce codeur et ce décodeur construit à partir du codeur répondent notamment à des exigences de coût. En effet, τ ;» 5.
dans le cas présent, le décodeur comporte les circuits du codeur complétés par des circuits environnants moins importants. Cependant les réalisations de ce codeur et de ce décodeur restent directement basées , sur les liaisons existant entre un mot codé traduisant un train de 5 bits et le mot codé traduisant le train ayant un bit supplémentaire.
Lorsque les mots codés affectés à des trains de bits de longueur considérée croissante ne présentent pas une telle liaison entre eux, le codeur ne génère pas successivement les mots de code affectés aux trains moindres pour obtenir le mot codé recherché. Cette 10 liaison entre mots codés ne peut pas non plus être exploitée dans un décodeur utilisant le codeur.
La présente invention a pour but de définir un circuit de conversion (codeur ou décodeur) de mots binaires en d’autres mots binaires permettant, indépendamment de toute liaison directe entre 15 mots successifs, l’utilisation du circuit de conversion inverse.
La présente invention a pour objet un dispositif de conversion binaire de premiers mots binaires respectivement en seconds mots binaires selon une loi de transcodage définie comportant un ensemble de transcodage selon une loi inverse de celle définie susceptible de délivrer successi-20 vement lesdits premiers mots et un comparateur recevant d'une part l'un desdits premiers mots à convertir et d’autre part lesdits premiers mots successivement délivrés par ledit ensemble de transcodage et détectant l'identité entre les mots comparés simultanément, caractérisé en ce qu'il comporte, en outre, un compteur, dit compteur principal, 25 ayant une entrée reliée à une horloge, dite horloge rapide, commandant l'évolution de son état susceptible de représenter tous les seconds mots possibles et ayant des sorties reliées à des entrées dudit ensemble de transcodage recevant le contenu dudit compteur principal au cours 6.
de l’évolution de son état, le contenu dudit compteur principal représentant . le second mot qui correspond audit premier mot à convertir lors d'une détection d'identité donnée par ledit comparateur.
e
La présente invention a également pour objet un dispositif 5 de conversion fonctionnant en codeur, décodeur ou codeur-décodeur pour faire correspondre des mots traduisant des longueurs de plage d'analyse de document à des mots codés selon un code Huffman tronqué,
Les caractéristiques et avantages de l'invention seront donnés en détail ci-après en regard de la description de modes de 10 réalisation donnés à titre d'exemples et illustrés dans les dessins ci-annexés. Dans ces dessins : - la figure 1 illustre un dispositif de conversion binaire selon l'invention, - la figure 2 illustre un codeur et la figure 3 illustre 15 un décodeur réalisé conformément à l'invention à partir de circuits du codeur de la.figure 2, - la figure 4 illustre un décodeur et la figure 5 illustre un codeur réalisé conformément à l'invention à partir de circuits du décodeur de la figure 4, 20 - la figure 6 illustre un mode particulier de réalisation de circuits rentrant dans les figures 2 et 5, - les figures 7 et 8 illustrent un codeur-decodeur réalisé conformément aux figures 2 et 3 ou aux figures 4 et 5.
Dans la figure 1, on a illustré sous forme de schéma-blocs, 25 un dispositif de conversion selon l'invention. Des premiers mots binaires à convertir sont appliqués sur les entrées 1 du dispositif, les bits de chaque mot étant ici appliqués en parallèle. Des deuxièmes mots 7.
binaires issus de la conversion des premiers mots selon une loi de transcodage définie seront délivrés sur les sorties 2 du dispositif, les bits de chaque mot étant délivrés en parallèle.
Le dispositif comprend un compteur 3, dont l'entrée est 5 reliée à une horloge, ou base de temps, 4 à travers une porte logique ET 5 dont une des entrées est reliée à l'horloge 4 et la sortie à l'entrée du compteur 3. L'état du compteur 3, au fur et à mesure du comptage des impulsions d'horloge reçues, est donné sur ses sorties en parallèle.
Le dispositif comprend également un circuit de transcodage 6, de type 10 connu, assurant une conversion de mots qui lui sont appliqués en entrée en d'autres mots selon une loi de transcodage inverse de celle définie pour le dispositif. Ce circuit de transcodage a ses entrées reliées aux sorties du compteur 3. Le dispositif comprend, en outre, un comparateur 7 recevant sur des premières entrées en parallèle les bits des mots 15 délivrés par le circuit de transcodage 6 et recevant sur des secondes entrées en parallèle les bits du mot à convertir appliqué sur les entrées 1 du dispositif. Ce comparateur 7 détecte l'identité des deux mots appliqués sur ces entrées ; il délivre sur sa sortie un signal significatif de cette identité, ici de niveau logique 0 en cas de 20 non identité et de niveau logique 1 en cas d'identité. La sortie du comparateur 7 est reliée à la deuxième entrée, inversée, de la porte ET 5, elle commande le blocage de la porte 5 et donc des impulsions d'horloge appliquées au compteur 3 pour une détection d'identité entre les deux mots appliqués au comparateur 7. Un registre 8 à entrées en parallèle 25 reliées aux sorties du compteur 3 et à sorties en parallèle reliées aux sorties 2 du dispositif est mis en état de chargement par le signal de détection d'identité entre les deux mots appliqués au comparateur 7·
Lors d'une détection d'identité, l'état du compteur 3 est chargé dans
T
8.
le registre 8 qui le délivrera sur les sorties 2.
Le circuit de transcodage 6 étant par exemple un codeur de type connu, le dispositif représenté dans la figure 1 constitue alors un décodeur. Son fonctionnement est donné ci-après. Le compteur 3 5 est choisi de sorte que sa capacité de comptage permette de définir le plus long mot décodé possible correspondant aux mots à décoder qui peuvent être appliqués sur les entrées 1 du dispositif. Un mot à décoder étant appliqué sur les entrées 1 du dispositif, les impulsions d'horloge appliquées au compteur 3 à travers la porte ET 5 passante, 10 font évoluer son état. Les mots délivrés successivement sur les sorties du compteur, au fur et à mesure de l'évolution de son état, sont des mots binaires dont l'un est le mot décodé qui correspond au mot présent sur les entrées 1 du dispositif. Les mot3 délivrés successivement par le compteur 3 sont appliqués au circuit 6 qui les convertit en 15 mots codés qui sont comparés dans le comparateur 7 au mot présent sur les entrées 1. Lorsque les deux mots appliqués au comparateur sont identiques, le signal de sortie du comparateur bloque la porte ET 5 et met le registre 8 en état de chargement. L'état du compteur reste fixe, il définit le mot décodé recherché correspondant au mot sur 20 les entrées 1. Ce mot décodé est chargé dans le registre 8 d'où il sera prélevé pour être émis sur les sorties 2. A titre d'exemple, le signal de détection d'identité délivré par le comparateur 7 permettra, avec un léger retard par rapport à son apparition,le prélèvement du mot décodé du registre, la remise à zéro du compteur et l'application 25 d'un nouveau mot à décoder sur les entrées 1 du dispositif. Ces dernières commandes ne sont pas illustrées dans la figure 1, elles sont données à titre d'exemple pour indiquer un fonctionnement continu du dispositif.
J Ä* 9.
Le dispositif de la figure 1 fonctionne, de manière comparable, en codeur lorsque le circuit 6 est un décodeur. Le compteur 3 peut, au cours de l'évolution de son état, délivrer tous les mots codés possibles dont l'un détecté après décodage au niveau du comparateur 5 correspond au mot à coder alors présent sur les entrées 1 du dispositif.
Dans la figure 2, on a illustré un mode de réalisation d'un codeur rentrant dans un équipement émetteur de signaux de fac-similés.
Cet équipement émetteur comporte essentiellement, outre le codeur, un dispositif d'analyse de document, non représenté, permettant d'élaborer 10 des données binaires DA d'analyse au rythme de balayage le long de chaque ligne d'analyse de document, et un modulateur, non représenté, assurant la transmission du signal de fac-similé3 sur une ligne téléphonique. Les données issues de l'analyse DA seront transmises au codeur à travers un ensemble de mémorisation comprenant par exemple 15 une première mémoire non représentée recevant les données DA relatives à une ligne d'analyse, au rythme du balayage le long de la ligne, et une deuxième mémoire, ici 10, contenant des données DA relatives à la ligne d'analyse précédente et déchargée à un rythme HC élaboré par le codeur. Dans cet ensemble de mémorisation ces deux mémoires 20 seront alternativement mises en état de chargement et de déchargement.
La mémoire 10 est celle considérée en déchargement. Ainsi le codeur reçoit, au rythme HC, les données DA, formées de séries variables de 0 alternant avec des séries variables de 1, correspondant aux plages blanches et noires alternées le long des lignes successives d'analyse 25 du document. Ce codeur élabore, en réponse aux données DA, des données codées DC et délivre au modulateur au rythme du signal d'horloge Hm de ce dernier, en vue de leur émission en ligne, des données DE consti- 10.
ϋ * tuées par les ensembles de données codées DC correspondant respectivement aux lignes successives d'analyse séparés les uns des autres par , un mot prédéterminé appelé mot de synchronisation de ligne.
Le codeur représenté est destiné à assurer le codage des 5 données DA en mots binaires selon un code Huffman tronqué. Il comporte un détecteur de transition 20 recevant en entrée les données DA. Ce détecteur 20 détecte les passages du niveau O au niveau 1 et du niveau 1 au niveau 0 dans la suite de bits des données DA et donc les changements de plages blanches ou noires analysées et délivre en réponse à chaque 10 détection une impulsion brève, de niveau 1 par exemple. Le détecteur de transition 20 est relié à une bascule 21, dite bascule de couleur,do dont l'état de sortie sur sa sortie Q, 0 ou 1, est modifié à chaque détection de transition et est donc significatif de la couleur de la plage définie par les données DA alors reçues par le détecteur.
15 Un circuit de comptage 22, recevant des impulsions donnant le rythme HC des données DA appliquées au codeur, assure le comptage des longueurs de plage (indépendamment de la couleur qui est définie par la bascule 21). Ce circuit de comptage 22 est relié à un oscillateur 23 à travers une porte logique ET 24 commandée par le signal de sortie d'une bascule 25. 20 Cette bascule 25, dite bascule de blocage, est commandée pour la mise à 0 de sa sortie Q, à travers une porte logique OU 19, d'une part par le détecteur de transition 20, à chaque détection de transition et d'autre part par un circuit qui sera précisé plus loin ; elle est commandée pour la mise à 1 de sa sortie Q par un signal qui sera également 25 précisé ci-après. A partir de l'oscillateur 23, délivrant un signal d’horloge, par exemple à 5 MHz, la porte ET 24 délivre des impulsions constituant le signal d'horloge du codeur HC qui sont appliquées au circuit 22. Ce circuit de comptage 22 est de capacité de comptage choisie de 1728 pour une définition d'analyse choisie de 1728 points •7 * 11.
par ligne de balayage ; il définit la longueur des plages successives définies par les données DA. Lorsque la plage en cours de mesure est terminée, la porte ET 24 est bloquée à partir du détecteur 20 par la bascule de blocage 25. Les éléments 19 à 25 constituent des moyens 5 de conversion des données DA en mots binaires traduisant les longueurs des plages successives et appelés mots de longueur de plage ; ces mots de longueur de plage sont délivrés sur les sorties en parallèle du circuit de comptage 22 schématisées par un double trait surchargé d’une flèche.
10 Le codeur comporte un ensemble 26 de circuits de logique combinatoire, de préférence de type PLA (programmable logic array) programmé pour assurer le transcodage des mots de longueur de plage qu'il reçoit du circuit de comptage 22 en d'autres mots selon un code de Huffman tronqué choisi. L'ensemble 26 reçoit à travers un circuit 15 d'aiguillage 27 les mots de longueur de plage issus du circuit de comptage 22.
Dans l’exemple illustré le circuit de comptage 22 est formé de deux compteurs : l'un désigné par la référence 28 est un compteur par 64, l'autre référencé 29 est un compteur par 27, ceci étant défini 20 en fonction du nombre de points analysés par ligne de balayage, choisi égal à 1728 et du code Huffman tronqué adopté. Le compteur par 64, 28, reçoit le signal d'horloge HC et évolue de 0 à 63, le compteur par 27, 29, est relié à la sortie donnant l’état 0 du compteur 28 et compte donc pour une même plage, les passages successifs par zéro 25 du compteur 28. Pour une plage donnée, la longueur mesurée est donnée par le compteur 29 qui indique les multiples de 64 détectés, ce qui est donc une détection des tranches de longueur 64 dans cette plage, et par le compteur 28 qui indique la mesure fine du reste inférieur à 64 pour cette plage.
4*' * 12.
Le circuit d'aiguillage 27, schématisé par un simple commutateur, peut être considéré comme un commutateur multiple à autant de voies que de sorties du compteur 28. Ce circuit 27 vient transférer l'état du compteur 28 sur des entrées en parallèle de l'ensemble 26, ces 5 entrées étant en nombre correspondant au nombre de sorties du compteur 28 ou vient transférer l'état du compteur 29 respectivement sur les entrées précédentes de plus faibles poids de l'ensemble 26, les autres entrées n'étant pas dans ce cas prises en compte.
L'ensemble de circuits de logique combinatoire 26 présente, 10 en outre, une première entrée supplémentaire, dite entrée "couleur", connectée à la sortie de la bascule de couleur 21 qui lui fournit l'information de couleur de la plage mesurée à traiter et une seconde entrée supplémentaire pour recevoir, ainsi qu'on le reverra plus loin, une information sur la position du circuit d'aiguillage 27. L'ensemble 15 de circuits de logique combinatoire (PLA) 26 sera par exemple constitué par des circuits tels que celui commercialisé sous la référence 82 5100 de la Société La Radiotechnique-Compelec. Tous les circuits constitutifs du codeur peuvent être réalisés en un seul circuit intégré fabriqué spécialement à cet effet. Dans ce cas, les circuits de logique combinatoire 20 sont définis à partir des tables de codage exprimées sous la forme canonique de sommes et de produits logiques des variables d'entrée. L'ensemble de circuits 26 est programmé pour effectuer le transcodage de chacun des mots de longueur de plage délivré par le circuit 22, ainsi que représenté ci-après dans le tableau I pour des plages détectées 25 blanches et dans le tableau II pour les plages détectées noires.
Le transcodage effectué par cet ensemble, donné dans les tableaux I et II, utilise un code de Huffman tronqué. Dans un but de simplification, dans ces tableaux les mots de longueur de plage ont été exprimés en « ¥ 13.
décimal. Pour chaque plage, l'ensemble programmé 26 déduit, du mot exprimant en binaire la longueur de la plage mesurée qu'il reçoit accompagné du bit de couleur de la plage, le mot de longeur variable correspondant de ces tableaux. Ainsi qu’il ressort des tableaux I 5 et II, ce transcodage permet une réduction de redondance, d’une part, en attribuant aux plages mesurées des mots de longueur variable, différents entre eux pour des longueurs différentes de plages et également différents entre eux pour des plages de même longueur mais de couleur différente et, d'autre part, en affectant aux plages mesurées des 10 mots d'autant plus courts que la probabilité d'apparition de ces plages mesurées est plus grande.
La correspondance entre la longueur de chacune des plages blanches et noires des données DA (exprimée par simplification en décimal et non en binaire dans les tableaux) et le mot transcodé, 15 utilisant ce code Huffman tronqué, est la suivante : π · - cm
Tableau I - plages blanches j ; !_____
Longueurs mots de code longueurs mot3 de code longueurs mots de code de plage terminaux de plage terminaux de plage de composition
DA DE DA DE DA DE
5 0 00110101 32 00011011 64 11011 1 000111 33 00010010 128 10010 2 0111 34 00010011 192 010111 3 1000 35 00010100 256 0110111 4 1011 36 00010101 320 00110110 10 5 1100 37 00010110 384 00110111 6 1110 38 00010111 448 01100100 7 1111 39 00101000 512 01100101 8 10011 40 00101001 576 01101000 9 10100 41 00101010 640 01100111 i 15! 10 00111 42 00101011 704 011001100 | 11 01000 43 00101100 768 011001101 12 001000 44 00101101 832 011010010 13 000011 45 00000100 896 011010011 14 110100 46 00000101 960 011010100 20| 15 110101 47 00001010 1024 011010101 16 101010 48 00001011 1088 011010110 17 101011 49 01010010 1152 011010111 Q 18 0100111 50 ' 01010011 1216 011011000 j 19 0001100 51 01010100 1280 011011001 ! O 25 20 0001000 52 01010101 1344 011011010 j 21 0010111 53 00100100 1408 011011011 ! 22 0000011 54 00100101 1472 010011000 23 0000100 55' 01011000 1536 010011001 24 0101000 56 01011001 1600 010011010 ! 30i 25 0101011 57 01011010 1664 011000 j 26 0010011 = 58 01011011 1728 010011011 i i 27 0100100 59 01001010 * · 28 0011000 60 01001011 | 29 00000010 61 00110010 35 30 00000011 62 00110011 : 31 00011010 63 00110100 !
* I
_:______i ' -· - D53 * j------------ r
Tableau II - plages noires j i I ’
I I
\ longueurs mots de code longueurs mots de code longueurs mots de code , ] de plage terminaux de plage terminaux de plage de composition j DA_ DE DA__DE_ DA__DE___ 5 0 0000110111 32 000001101010 64 0000001111 i 1 010 33 000001101011 128 000011001000 j 2 11 34 000011010010 192 0000110010011 3 10 35 000011010011 256 000001011011! 4 011 36 000011010100 320 000000110011 j 10 5 0011 37 000011010101 384 0000001101Û0: 6 0010 38 000011010110 448 000000110101 7 00011 39 000011010111 512 0000001101100 8 000101 40 000001101100 576 0000001101101 O 9 000100 41 000001101101 640 0000001001010 15 10 0000100 42 000011011010 704 0000001001011 11 0000101 43 000011011011 768 0000001001100 12 0000111 44 000001010100 832 0000001001101 13 00000100 45 000001010101 896 0000001110010 14 00000111 46 000001010110 960 0000001110011 20: 15 000011000 47 000001010111 1024 0000001110100 I 16 0000010111 48 000001100100 1088 0000001110101 17 0000011000 49 000001100101 1152 0000001110110 18 0000001000 50 000001010010 1216 0000001110111
19 00001100111 51 ' 000001010011 1280 000000101001Q
J ‘25 20 00001101000 52 000000100100 1344 000000101001¾ 0 21 00001101100 53 000000110111 1408 0000001010100 22 00000110111 54 000000111000 1472 0000001010101 23 00000101000 55 000000100111 1536 000000101101p 24 00000010111 56 000000101000 1600 000000101101 jl 30 25 00000011000 57 000001011000 1664 0000001100iqj) 26 000011001010 58 000001011001 1728 000000110010? 27 000011001011 , 59 000000101011 28 000011001100 60 000000101100 ! 29 000011001101 61 * 000001011010 35 30 000001101000 62 000001100110 31 000001101001 63 000001100111 l
Jl_ «. J* 16.
Le codage effectué par cet ensemble 26 affecte aux plages mesurées dont la longueur reste inférieure à une certaine limite définie (ici longueur 64 bits) des mots dits mots de code terminaux du code Huffman, tandis qu'il affecte aux plages de longueur égale ou multiple 5 de cette limite des mots dits mots de code de composition. C'est pour ce transcodage en mots de code de composition, correspondant à une mesure des plages par tranches, et/ou en mots de code terminaux, correspondant à une mesure fine des plages ou parties restantes de longueur inférieure à 64 bits, que le circuit de comptage 22 est formé par 10 les deux compteurs 28 et 29 précités.
Les deux compteurs 28 et 29, reliés à l'ensemble 26 à travers le circuit d'aiguillage 27, permettent, lorsqu'une plage de couleur définie est mesurée, de délivrer d'abord le mot de composition en prenant en compte l'état du compteur par 27, 29, si l'état de celui-15 ci n'est pas nul. Après élaboration du mot de composition, le codeur forme le mot terminal à partir de l'état du compteur par 64, 28. Lorsque la mesure de longueur d'une plage de couleur définie est sans effet sur l'état du compteur par 27, 29 (plage de moins de 64 bits : état du compteur par 27 à zéro), le mot terminal est formé directement 20 à partir de l'état du compteur par 64, 28.
Par exemple : une plage noire de longueur 15 sera codée en 000011000 une plage blanche de longueur 15 sera codée en 110101 une plage blanche de longueur 356 sera codée en 0011011000010101 (mot de code de composition correspondant à la longueur 320 25 suivi du mot de code terminal correspondant à la longueur 36) une plage blanche de longueur 1728 sera codée en 010011011001101 (mot de composition correspondant à la longueur 1728 suivi du mot de code terminal correspondant à la longueur 0).
i, + 17.
Pour oe transcodage en mot de code terminal ou mot de code de composition suivi du mot de code terminal adéquat, l'état nul du compteur par 27, 29, commande le positionnement du circuit d’aiguillage 27 sur les sorties du compteur par 64, 28, tandis que l'état 5 non nul du compteur par 27, 29, commande le positionnement du circuit d’aiguillage 27 sur les sorties de ce compteur 29 pour la prise en compte initiale de son état ; cette commande du circuit d'aiguillage 27 est symbolisée sur la figure 2 par une liaison particulière 30 entre le compteur 29 et le circuit d'aiguillage 27 transmettant l'information 10 relative à l'état du compteur 29 au circuit d'aiguillage sous forme d'un signal logique dont le niveau est par exemple 1 ou 0 selon que l'état du compteur 29 est nul ou non. Cette information sur l'état du compteur 29, qui est donc significative de la position du circuit d’aiguillage 27 est, de plus appliquée sur la seconde entrée supplé-15 mentaire de l'ensemble de circuits de logique combinatoire 26.
Un ensemble auxiliaire de circuit de logique combinatoire 26', de préférence de type PLA également, est associé à l'ensemble 26.
L'ensemble auxiliaire 26' est relié aux compteurs 28 et 29 à travers le circuit d'aiguillage 27 ; il est programmé pour assurer le trans-20 codage de chaque mot de longueur de plage reçu de l'un ou l'autre de ces compteurs en un autre mot traduisant la longueur ou nombre de bits du mot de code (élaboré par l'ensemble 26) correspondant à ce mot de longueur de plage. Comme l'ensemble 26, l'ensemble auxiliaire 26' est relié en outre à la sortie de la bascule de couleur 21 ainsi qu'à • 25 la liaison 30.
Le circuit de codage comporte, en outre, en sortie de l'ensemble de circuits de logique combinatoire 26, un registre de sortie 32 et, W *»*.
18.
en sortie de l'ensemble auxiliaire de circuits de logique combinatoire » 26', un compteur initialisable 31·
Le registre de sortie 32 est un registre à décalage chargé en parallèle par le mot codé élaboré par l'ensemble 26 et commandé 5 à partir du signal d'horloge du modulateur démodulateur, non représenté, de l'équipement émetteur, donnant le rythme Hm, pour délivrer en série les bits des mots codés successifs formant les données codées DC.
Le registre 32 reçoit le signal d'horloge au rythme Hm à travers une porte ST 9 commandée par un signal qui sera précisé ci-après et qui 10 bloque cette porte pour permettre l'émission du mot de synchronisation de ligne. Le compteur initialisable 31 reçoit de l'ensemble auxiliaire de circuits de logique combinatoire 26' la longueur ou nombre de bits rentrant dans chaque mot codé (mot de code de composition ou mot de code terminal) et mémorise ce nombre. Ce compteur 31 reçoit le signal 15 d'horloge au rythme Hm à travers la porte ET 9 et décompte pendant le déchargement du registre 32 au rythme Hm. Une sortie délivrant une information significative de l'état zéro du compteur 31 est reliée à l'entrée de commande de chargement du registre de sortie 32 ainsi qu'à l'entrée de commande d'initialisation du compteur 31, pour un 20 nouveau mot codé. Cette sortie donnant l'information significative de l'état zéro du compteur 31 est également reliée au compteur par 27, 29, pour sa mise à zéro, le cas échéant, et à une porte ET 33· Cette porte ET 33 est reliée, par ailleurs, à la liaison 30 donnant l'information relative à l'état du compteur par 27, 29. Cette porte ET 33 25 a un niveau 1 en sortie lorsque simultanément le compteur par 27, 29 et le compteur initialisable 31 sont à l'état nul. L'état nul du compteur 31 provoquant immédiatement l'initialisation de ce compteur i i, Μ 19.
par l'ensemble 26, le signal de sortie de la porte ET 33 est constitué d'une suite de brèves impulsions de niveau 1. Ces impulsions, qui sont chacune caractéristiques du chargement d’un mot de code terminal dans le registre 32, sont appliquées au compteur par 64, 28, pour 5 sa mise à zéro, et à la bascule de blocage 25 pour son déblocage et donc la mise de sa sortie à 1'état 1.
Un compteur 34 par 1728, pour 1728 points ou bits d'analyse par ligne de balayage, reçoit le signal d'horloge du codeur au rythme HC. Ce compteur 34 délivre à son passage par 1728 une impulsion d'avance 10 de ligne ALA au circuit d'analyse de document non représenté de l'équipement émetteur, cette impulsion ALA étant en outre appliquée au compteur 34 pour sa remise à zéro.
Dans le codeur, la sortie du compteur 34, qui délivre les impulsions ALA de niveau 1 par exemple, est reliée à la bascule de 15 blocage 25 à travers la porte OU 19 en vue de la mise à l'état 0 de cette bascule (c'est-à-dire la mise à 0 de sa sortie Q) à chaque impul sion ALA ; chaque arrivée à 1728 du compteur 34 provoque ainsi le blocage de la porte ET 24.
Les impulsions ALA sont encore utilisées dans le codeur 20 pour provoquer l'initialisation à une valeur donnée du niveau logique en sortie de la mémoire 10 ainsi que la mise à un état donné de la bascule de couleur 21, à chaque ensemble de données DA correspondant à une ligne d'analyse, de façon à permettre au codeur de traiter systématiquement en début de ligne une plage de couleur définie, par exemple 25 blanche (si, en pratique, la première plage est noire, le codeur traitera initialement une plage blanche de longueur 0). Les impulsions ALA sont en outre utilisées pour provoquer l'élaboration du mot de synchronisation de ligne à chaque ensemble de données codées DC correspondant à une ligne d'analyse.
t * *Λ 20.
A ces fins, la sortie du compteur 34 est reliée à une entrée "1" d'une première bascule 12 et à une entrée "0” d'une seconde bascule 13 pour la mise à l'état 1 de la bascule 12 et à une entrée 0 d'une seconde bascule 13 pour la mise à l'état 1 de la bascule 12 et la mise à l'état 0 5 de la bascule 13 à chaque arrivée à 1728 du compteur 34. Le signal sur la sortie Q de la bascule 12 est appliqué en commande d'une porte ET 14 qui reçoit par ailleurs les impulsions délivrées par la porte ET 33·
La sortie de la porte ET 14 est rebouclée à une entrée "O" de la bascule 12 pour la mise à l'état 0 de cette bascule : la porte ET 14 10 ne laisse ainsi passer que la première impulsion délivrée par la porte ET 33 après chaque arrivée à 1728 du compteur 34. Les impulsions que laisse passer la porte ET 14 sont appliquées à la bascule de couleur 21 pour la mise à un état donné, 1 dans l'exemple considéré, de cette bascule 21 et à la bascule 13 pour la mise à l'état 1 de cette bascule 13. Le 15 signal sur la sortie Q de la bascule 13 est appliqué sur une entrée supplémentaire de la mémoire 10 pour forcer le niveau logique en sortie de la mémoire 10 à une valeur donnée, 0 dans l'exemple considéré, lorsque lui-même est au niveau 0, c'est-à-dire pendant l'intervalle de temps qui sépare chaque instant d’arrivée à 1728 du compteur 34 20 du premier instant suivant où le compteur par 27,29 et le compteur initialisable 31 sont simultanément à l'état nul. A cet effet, on prévoit une porte ET (non représentée) placée en sortie de la mémoire 10 et commandée par le signal de sortie de la bascule 13 appliqué sur ladite entrée supplémentaire. La sortie de la porte ET 14 est en outre 25 reliée à une entrée "1" d'une bascule 15 pour la mise à l'état 1 de cette bascule à chaque impulsion délivrée par cette porte. Le signal de sortie de la bascule 15 commande une porte ET 16 qui est connectée , <Jt 21.
par ailleurs à la sortie du compteur 31 qui délivre l'information significative de l'état zéro de ce compteur. La porte ET 16 est rebouclée à une entrée "O” de la bascule 15 pour la mise à l'état 0 de cette bascule : la porte ET 16 délivre une brève impulsion (de niveau 1) 5 lors du premier passage à zéro du compteur 31 qui se produit après chaque apparition d'une impulsion en sortie par la porte ET 14. La sortie de la porte ET 16 est connectée à une entrée de-commande d'un générateur de mot binaire 17 qui engendre le mot de synchronisation de ligne. Ce générateur 17 reçoit sur une autre entrée le signal d'horloge 10 du modulateur au rythme Hm. En réponse à chaque impulsion reçue de la porte ET 16, le générateur 17 émet en série, au rythme Hm, les bits du mot de synchronisation de ligne constitué par exemple par onze 0 successifs suivis d'un 1. Ce générateur délivre sur une sortie auxiliaire un signal qui commande le blocage, pendant la durée de 15 l'émission du mot de synchronisation de ligne, de la porte ET 9 à travers laquelle le signal d'horloge au rythme Hm est appliqué au registre de sortie 32 et au compteur initialisable 31.
Le signal sur la sortie auxiliaire du générateur 17 est appliqué à une autre porte ET, 9’, qui est connectée par ailleurs 20 à la sortie du registre 32, pour fixer à 0 le niveau logique en sortie de cette porte 9' pendant la durée de l'émission du mot de synchronisation de ligne.
Une porte OU 18 ayant une première entrée connectée au générateur 17 pour recevoir le mot de synchronisation et une seconde entrée 25 connectée, à travers la porte ET 9', au registre de sortie 32 pour recevoir les données DC délivre les données DE qui après un rééchantillonnage dans une bascule de rééchantillonage (non représentée) pilotée 1 , ♦·* 22.
par le signal d’horloge Hm, sont appliquées au modulateur en vue de leur émission en ligne.
En fonctionnement du codeur au cours du traitement d’une ligne d'analyse, une plage étant mesurée par les compteurs 28 et 29 5 alors que le compteur 34 n’est pas arrivé à 1728, le détecteur de transition 20 bloque, par la bascule de blocage 25 et la porte ET 24, le signal d’horloge issu de l’oscillateur 23 ; le signal d'horloge à la sortie de la porte ET 24, au rythme HC, est donc "troué". L’état non nul du compteur par 27, 29, maintient la porte ET 33 et la bascule 25 10 bloquées, et donc interrompt le signal d'horloge du codeur au rythme HC.
Les données DA ne'sont plus prélevées de la mémoire 10 en déchargement.
Du fait de l'état non nul du compteur par 27, 29, le circuit d'aiguillage 27 est positionné sur les sorties de ce compteur 29 dont l'état est ainsi appliqué à l'ensemble de circuits de logique combinatoire 26 ainsi 15 qu'à l'ensemble 26'. Pendant ce temps, le registre 32, chargé avec le mot de code terminal de la plage précédemment traitée se décharge à travers la porte 9' passante au rythme Hm reçu à travers la porte 9 passante tandis que le compteur 31 initialisé à la longueur de ce mot de code se décharge au même rythme.
20 Le retour à zéro du compteur 31 commande le chargement du registre 32 par le mot codé correspondant à l'état du compteur par 27, 29 et l'enregistrement de la longueur de ce mot dans le compteur initialisa-ble 31. Le registre 32 délivre aussitôt, au rythme Hm, ce nouveau mot codé tandis que le compteur 31 décompte depuis sa nouvelle valeur • 25 initiale. Par ailleurs le retour à zéro du compteur 31 provoque simulta nément la remise à zéro du compteur par 27, 29 (après un léger retard si l'on veut éviter tout risque d'aléa, ce retard pouvant être obtenu par exemple à l'aide de deux inverseurs, non représentés, placés en . ( 23.
série à l'entrée remise à zéro du compteur 29), oe qui positionne le circuit d'aiguillage 27 sur les sorties du compteur par 64, 28 dont l'état se trouve ainsi appliqué à l'ensemble de circuits de logique combinatoire 26 et à l'ensemble auxiliaire 26'. La porte ET 24 reste 5 bloquée, aucune impulsion n'apparaissant en sortie de la porte ET 33· Lorsque le compteur 31 arrive de nouveau à zéro le mot codé correspondant à l'état du compteur par 64, 28 est chargé dans le registre 32 tandis que le compteur 31 enregistre la longueur de ce nouveau mot. Par ailleurs, l'état zéro simultané des compteurs 31 et 29 ouvre 10 la porte ET 33 qui met à zéro le compteur par 64, 28 et active, ou met à 1, la bascule 25. L'horloge du codeur au rythme HC est débloquée.
Les données DA sont à nouveau prélevées, au rythme HC, de la mémoire 10 et une nouvelle plage va être mesurée. Le registre 32 est déchargé au rythme Hm, tandis que le compteur 31 revient à zéro pour permettre 15 la réception d'un nouveau mot dans le registre de sortie 32. Lorsque le compteur 34 arrive à 1728, l'impulsion ALA qu'il délivre bloque, par la bascule de blocage 25, la porte ET 24, ce qui interrompt le signal d’horloge du codeur au rythme HC : le circuit de comptage 22 contient alors la longueur de la dernière plage de la ligne d'analyse 20 en cours de trait ornent. L'arrivée à 1728 du compteur 34, qui provoque par ailleurs la mise à l'état 1 de la bascule 12 et l'apparition d'un „ niveau 0 en sortie de la mémoire 10 par la mise à l'état 0 de la bas cule 13, se produit pendant l'émission par le registre 32 du mot de code terminal pour l'avant-dernière plage de la ligne d'analyse considérée. 25 Lors du chargement du mot de code terminal pour la dernière plage dans le registre 32 et de l'enregistrement de la longueur de ce mot dans le compteur 31, oe qui se produit lorsque le compteur 31 arrive à zéro à la fin de l'émission du mot de code terminal pour l'avant- i. ► »1 24.
dernière plage ou, le cas échéant, du mot de code de composition pour la dernière plage, l'impulsion délivrée par la porte ET 33 passe à travers la porte ET 14 alors ouverte et provoque l'initialisation à l'état 1 de la bascule de couleur 21, la cessation, par la mise 5 à l'état 1 de la bascule 13, du maintien forcé à 0 du niveau en sortie de la mémoire 10 et la mise à l'état 1 de la bascule 15.
Si la première donnée DA de la ligne d'analyse suivante est un 1 (point noir) la mise à 1 de la bascule 13 provoque une transition en sortie de la mémoire 10 ; la bascule de blocage 25, mise 10 à l'état 1 par l'impulsion en sortie de la porte ET 33 est immédiatement remise à l'état 0 par le détecteur de transition 20 qui met en outre la bascule de couleur 21 à l'état 0 ; le compteur 28, mis à zéro par cette même impulsion, reste à zéro de même que le compteur 29· L'ensemble de circuit logique 26 code alors une plage blanche de longueur 0.
15 Si la première donnée DA de la ligne d'analyse suivante est un 0 (point blanc), la mise à l'état 1 de la bascule 13 ne provoque pas de transition en sortie de la mémoire 10 ; le codeur traitera alors la première plage de cette ligne.
Pendant ce temps, le registre 32 émet au rythme Hm le mot 20 de code terminal de la dernière plage de la ligne d'analyse précédente tandis que le compteur 31 décompte à ce même rythme. Au retour à zéro du compteur 31, le premier mot de code pour la nouvelle ligne d'analyse est chargé dans le registre 32 et la longueur de ce premier mot enregistrée dans le compteur 31, tandis que la porte ET 16, alors passante, délivre 25 une impulsion de commande au générateur 17. Celui-ci émet alors le mot de synchronisation au rythme Hm, tout en bloquant, par la porte 9, le déchargement du registre 32 et du compteur 31, et inhibant, par k ψ ** 25.
la porte 9', la sortie du registre 32. A la fin de l'émission du mot de synchronisation, le générateur 17 débloque les portes 9 et 9', le registre 32 se décharge au rythme Hm tandis que le compteur 31 revient à zéro pour permettre la réception d'un nouveau mot dans le 5 registre de sortie 32.
La transmission des données DE s'effectue ainsi au rythme régulier Hm. Le rythme HC (5 MHz avec interruptions entre plages) permet cette transmission des données DE au rythme régulier Hm (2.400 bits/s! Avec les valeurs précédentes pour les rythmes HC et Hm, 10 la mesure de la longueur de chaque plage s'effectue pendant le temps séparant deux impulsions d'horloge du modulateur. Il serait possible toutefois, dans le codeur de la figure 2, pour le code choisi dans lequel le mot de code le plus court a deux bits, d'effectuer la mesure de la longueur de chaque plage sur deux périodes du signal d'horloge 15 du modulateur.
Dans la figure 3» on a illustré un décodeur réalisé à partir du codeur de la figure 2 conformément au circuit donné dans la figure 1.
Afin de mettre plus en évidence l'analogie entre le circuit de la figure 2 et celui de la figure 3, les éléments de la figure 3 comparables 20 ou identiques à ceux de la figure 2 sont repérés par des références dont les chiffres des unités et des dizaines sont identiques à ceux des références les désignant dans la figure 2.
·· *
Ce décodeur appartient à un équipement récepteur de signaux de fac-similés transmis à partir d'un équipement émetteur comportant 25 un codeur analogue au codeur précédent. Outre le décodeur, l'équipement récepteur non illustré comportera un démodulateur délivrant un signal d'horloge Hdm donnant le rythme des données reçues DR à décoder et
un circuit d'impression assurant, à partir des données d'impression DI
26.
.. H
reconstituées à partir des données DR décodées, la restitution du document au rythme de balayage des lignes successives d’impression.
Le décodeur de la figure 3 comporte un registre d’entrée des données reçues DR à décoder 110 formé par un registre à décalage 5 chargé en série par les bits constituant les données DR au rythme du signal d’horloge Hdm donné par le circuit démodulateur de l’équipement récepteur. Les sorties en parallèle de ce registre 110 sont reliées à un premier groupe d’entrées en parallèle d'un comparateur 35. Un compteur 111 est associé au registre 110 ; il reçoit en entrée le 10 signal d'horloge Hdm, son état définit donc la longueur du mot à décoder formé par les données DR contenues dans le registre 110. L’état du compteur 111 est appliqué au comparateur 35. Le décodeur comporte en outre, un circuit de comptage 122 dont la capacité de comptage est telle que son état soit susceptible de définir le plus long mot 15 de longueur de plage possible, c'est-à-dire ici de 1728. Il est réalisé par deux compteurs l'un 128 et l'autre 129. Le compteur 128 dont l'état évolue de 0 à 63 reçoit un signal d'horloge rapide HR. Le compteur 129 dont l'état évolue de 0 à 27 enregistre les passages successifs à zéro du compteur 128 au cours de l'évolution de son état.
20 Ces compteurs 128 et 129 sont reliés à travers un aiguillage 127 à un ensemble de circuits de logique combinatoire 126 programmé pour assurer le codage de mots reçus de l'un ou l'autre des compteurs en mots de code Huffman tronqué choisi pour le codeur. Les compteurs 128 et 129 sont en outre reliés, à travers l'aiguillage 127, à un ensemble 25 auxiliaire de circuits de logique combinatoire 126', avantageusement de type PLA, programmé pour assurer le codage de chaque mot reçu de l'un ou l'autre des compteurs en un autre mot traduisant la longueur du mot de code correspondant élaboré par l'ensemble 126. La commande 27.
. , l* de l’aiguillage 127 est assurée par une liaison 130 transmettant un signal logique significatif de l’état nul (ici par son niveau 1) ou non nul (ici par son niveau 0) du compteur 129 : selon que l'état du compteur 129 est nul ou non l’aiguillage 127 relie le compteur 128 5 ou le compteur 129 à l’ensemble 126. L’ensemble 126 et l’ensemble auxiliaire 126' reçoivent également, par la liaison 130, ce signal significatif de l'état nul ou non nul du compteur 129- Les sorties de l’ensemble 126 sont appliquées à un deuxième groupe d'entrées en parallèle du comparateur 35 qui reçoit par ailleurs les mots délivrés 10 par l'ensemble auxiliaire 126'. Le comparateur 35 compare les deux mots présents sur son premier et son deuxième groupe d'entrées, respectivement, le nombre d'entrées du premier groupe prises en compte pour cette comparaison (en partant de l’entrée de plus faible poids) étant déterminé par l'état du compteur 111 et le nombre d'entrées du second 15 groupe prises en compte pour cette comparaison (toujours en partant de l’entrée de plus faible poids), par le mot traduisant la longueur du mot de code et délivré par l'ensemble auxiliaire 126' (bien entendu, si les deux longueurs définies par l'ensemble auxiliaire 126' et le compteur 111, respectivement, diffèrent, le comparateur détecte une 20 non identité). Le comparateur 35 délivre un signal logique ici de niveau 1 lorsqu'il détecte l'identité des deux mots comparés et de niveau O lorsqu'il détecte la non identité de ces deux mots.
Le signal d'horloge rapide HR est obtenu à partir d'un oscillateur 123 dont la sortie est reliée à travers une porte ET 124 à une 25 entrée "comptage" du circuit 122. Cette porte ET 124 est commandée par le signal de la sortie Q d'une bascule dite de blocage 125. Cette bascule 125 a une entrée "0", pour la mise de sa sortie Q à l'état 0, reliée à la sortie du comparateur 35 : la sortie Q est mise à l'état 0 28.
lorsqu'il y a identité entre les mots comparés par le comparateur 35.
Cette bascule 125 a une autre entrée "1", pour la mise à 1 de sa sortie Q, commandé par l'état 0 du circuit de comptage 122, cette commande de mise à 1 de la sortie Q de la bascule 125 est schématisée par une 5 liaison 130' transmettant un signal logique ici de niveau 1 ou 0 selon que les deux compteurs 128 et 129 du circuit 122 sont simultanément à l'état nul ou non. La sortie du comparateur 35 est également reliée au compteur 111 et au registre d'entrée 110 pour leur remise à zéro à chaque détection d'identité, à travers une porte OU 38 qui reçoit 10 par ailleurs un signal qui sera précisé ci-après.
Le décodeur comporte en outre une bascule, dite bascule de couleur 121 commandée à travers une porte OU 36 d'une part par le signal de sortie du comparateur 35· Pour changer d’état à chaque détection d’identité entre les deux mots comparés par le comparateur 15 c'est-à-dire à la fin du décodage de chaque mot de code de composition ou terminal reçu et d'autre part par un autre signal précisé ci-après pour changer une seconde fois d'état à la suite du décodage de chaque mot de code de composition reçu, avant le décodage du mot de code terminal qui le complète. La sortie Q de la bascule 121 est reliée 20 à une entrée de l'ensemble 126 ainsi qu'à une entrée de 1'ensemble auxiliaire 126’, elle leur fournit pendant l'opération de décodage de chaque mot de code reçu l'information couleur de la plage correspondante. Le signal sur la sortie Q de cette bascule, alternativement au niveau 1 ou 0, définit, avec un signal d'horloge du décodeur HD, 25 les données d'impression DI. Ce signal HD est obtenu à partir de l'oscillateur 123 à la sortie d'une porte ET 37. Cette porte ET 37 est reliée à l'oscillateur et commandée par la sortie Q de la bascule 125. La I . *·* 29.
porte ET 37 est rendue passante par la sortie Q mise à l'état 1 à chaque détection d'identité entre les deux mots comparés par le comparateur 35. La sortie de la porte ET 37 est reliée à une entrée "décomptage" du circuit de comptage 122. Lorsque les compteurs 128 et 129 sont 5 à zéro, la sortie Q de la bascule 125 passe à l'état 0 : la porte ET 37 est bloquée et le signal d'horloge du décodeur HD est interrompu.
On notera ici que, pour éviter tout risque de déclenchement intempestif du signal d’horloge du décodeur HD lors du décodage d'un mot de code (terminal) traduisant une longueur de plage nulle, on 10 prévoit en pratique, à l'entrée "0" de la bascule de blocage 125, un circuit d'inhibition (non représenté) commandé par une porte ET (non représentée) reliée d'une part à la sortie du comparateur 35 et d'autre part à la liaison 130', pour inhiber toute commande de mise à l'état 0 de cette bascule 125 que délivre le comparateur 35 15 alors que, simultanément, le circuit de comptage 122 est à zéro.
En vue de la commande de la bascule de couleur 121, le signal significatif de l'état nul ou non nul du compteur 129 et transmis par la liaison 130 est appliqué sur une première entrée, inversée, d'une porte ET 39 dont une seconde entrée est connectée à la sortie 20 du comparateur 35. La sortie de la porte 39 est reliée à une entrée "1" d'une bascule 55 pour la mise à l'état 1 de cette bascule chaque fois que le comparateur 35 détecte une identité alors que le compteur 129 n'est pas à 0. La sortie Q de la bascule 55 est connectée à une porte ET 56 reliée par ailleurs à la liaison 130' transmettant le signal signi-25 ficatif de l'état nul ou non nul du circuit de comptage 122. La sortie de la porte ET 56 est rebouclée sur une entrée 0 de la bascule 55 pour la remise à l'état 0 de cette bascule chaque fois que le circuit L Λ *1 30.
de comptage 122 arrive à l'état nul alors que cette bascule 55 est à l'état 1. Le signal de sortie de cette porte ET 56 est appliqué à la bascule de couleur 121 à travers la porte OU 36, pour commander le changement d'état de cette bascule au premier retour à zéro du 5 circuit de comptage 122 après chaque détection d'identité effectuée par le comparateur 35 alors que, simultanément, l'état du compteur 129 n'est pas nul, c'est-à-dire à la fin de la transmission au circuit d'impression de chaque groupe de données DI correspondant à un mot de code de composition.
10 La bascule de couleur est en outre initialisée à chaque début de ligne d'impression, c'est-à-dire est mise dans un état défini pour le traitement d'un mot de code relatif à une plage de couleur définie, blanche dans l'exemple considéré, à chaque début de ligne. L'initialisation de la bascule 121 est commandée par un circuit 57 15 de reconnaissance de mot binaire qui reçoit les données DR et le signal de rythme Hdm pour reconnaître dans les données DR le mot de synchronisation de ligne. Lors d'une telle reconnaissance, le circuit 57 délivre une impulsion dite de commande d'avance de ligne d'impression, ALI, qui est délivrée au circuit d'impression pour commander un changement 20 de ligne d'impression et, qui par ailleurs, force la bascule de couleur 121 à un état donné ici 0 traduisant ladite couleur définie. Cette impulsion ALI commande également à travers la porte OU 38, la remise à zéro du compteur 111 ainsi que celle du registre d'entrée 110.
En fonctionnement : le circuit de comptage 122 compte les 25 impulsions d'horloge rapide HR délivrées par la porte ET 124. Les mots codés issus de l'ensemble 126, traduisant les états successifs des compteurs 128 et 129 après codage, sont comparés avec le mot défini *> 31.
par les données DR contenues dans le registre 110. Lorsque le comparateur détecte l'égalité des mots qu'il compare, le contenu du circuit de comptage 122 indique la longueur de plage correspondant au mot de code alors présent dans le registre d'entrée. La bascule de couleur 121 5 change d'état, le niveau sur sa sortie Q définit alors la couleur de plage correspondant à ce mot de code. Si l'aiguillage 127 est positionné sur les sorties du compteur 129 lors de la détection d'identité, le mot contenu dans le registre d'entrée est un mot de code de composition. Il sera suivi par un mot de code terminal relatif à la même couleur 10 de plage. A la suite du changement d'état de la bascule 121, l'information couleur appliquée par cette bascule (par sa sortie Q) aux ensembles 126 et 126' indique une couleur différente. Lors d'une telle détection, la bascule 55 est mise à l'état 1 en vue d'un deuxième changement d'état de la bascule de couleur 121 avant le décodage du mot de code 15 terminal. Si l'aiguillage 127 est positionné sur les sorties du compteur 128 lors de la détection d'identité, le mot contenu dans le registre d’entrée est un mot de code terminal et la bascule 55 reste à l'état zéro.
Qu'il s'agisse d'un mot de code de composition ou d'un mot de code terminal (traduisant une longueur de plage non nulle) décodé, le comparateur 20 assure à chaque identité qu'il détecte le blocage des impulsions rapides HR comptées dans le circuit 122 et la validation du signal d'horloge du décodeur HD pour la sortie des données d'impression DI à ce rythme HD.
Le contenu du circuit 122 est alors décrémenté, il décroît, jusqu'à ce qu'il soit nul ; pour l'état nul du circuit 122 la bascule 125 25 a sa sortie Q remise à 1 et la bascule de couleur 121 ne change d'état que si la bascule 55 est simultanément à 1'état 1. Chaque détection d'identité par le comparateur 35 provoque par ailleurs la remise à 32.
I * zéro du compteur 111 pour une nouvelle mesure de longueur du nouveau mot à décoder défini dans les données DR suivantes, ainsi que la remise à zéro du registre d’entrée 110.
L'état du circuit de comptage 122 passe par toutes les valeurs 5 possibles pendant l'intervalle de temps séparant deux impulsions au rythme Hdm (rythme Hdm de 2400 bits/s et signal d'horloge rapide à 5 MHz). Si aucune identité n'est détectée par le comparateur 35 un nouveau bit des données DR est reçu dans le registre 110 et est compté dans le compteur associé 111. Dès qu'une identité est détectée par le compara-10 teur, le circuit de comptage 122 fonctionne en décomptage jusqu'à sa remise à zéro pour définir les données DI. La durée de l'ensemble des deux opérations de décodage d'un mot de code reçu puis d'émission vers le circuit d'impression des données d'impression DI correspondantes est ici toujours inférieure à deux périodes du signal d'horloge Hdm, 15 ce qui permet, pour le code choisi dans lequel le mot de code le plus court a deux bits, d'effectuer ces deux opérations, pour chaque mot de code reçu, avant la fin de la réception du mot de code suivant.
Bien entendu, de légères modifications apportées au circuit illustré, consistant à rajouter des registres supplémentaires, permettront d'enregis-20 trer l'état des compteurs 128 et 129 et de délivrer les données DI
pendant la réception et le décodage du mot codé suivant des données DR.
Dans les figures 4 et 5 on a illustré, en variante donnée en regard des figures 2 et 3, un décodeur à circuit de transcodage programmé pour effectuer un décodage des mots codés reçus et un codeur ' 25 à circuit de transcodage constitué par celui du décodeur. Ce décodeur et ce codeur sont, comme les circuits des figures 2 et 3» associés à un dispositif recevant des données DI d'impression ou d'analyse L « * * 33· élaborant des données DA et à un démodulateur ou modulateur donnant le signal d'horloge Hdm de rythme des données reçues DR ou le signal d'horloge Hm de rythme des données émises DE.
Le décodeur de la figure 4 reçoit en entrées les données DR 5 au rythme Hdm de l'horloge du démodulateur associé (non représenté).
Il comporte un registre d'entrée 40 recevant les données DR en série, au rythme Hdm, formé par un registre à décalage commandé au rythme Hdm.
Ce registre 40 a ses sorties en parallèle reliées à des entrées en parallèle d'un ensemble de circuits de logique combinatoire 41 de 10 type PLA, programmé pour assurer la reconnaissance des mots qu'il reçoit du registre 40 et les transcoder en mots de longueur de plage correspondants. Ainsi, en regard de3 tableaux I et II ci-avant, l'ensemble 41 assure la reconnaissance des mots de code terminaux et des mots de code de composition qu'il reçoit et délivre en correspondance sur 15 un groupe de sorties en parallèle les mots de longueur de plage inférieure à 64 ou les mots de longueur de plage égale ou multiple de 64. L'ensemble 41 délivre en outre, sur une première sortie supplémentaire, un signal indiquant (par un niveau 1 ou 0), la reconnaissance ou la non reconnaissance d'un mot de code terminal, et sur une seconde 20 sortie supplémentaire un signal indiquant par son niveau 1 ou 0, la reconnaissance ou la non reconnaissance d'un mot de code de composition.
Un compteur 44 recevant en entrée le signal au rythme Hdm est associé au registre 40. Il a ses sorties reliées à un deuxième groupe d'entrées en parallèle de l'ensemble 41. Ce compteur délimite • 25 la longueur du mot de code présent dans le registre 40 et fournit cette information à l'ensemble 41 qui n'active en conséquence que les entrées correspondantes reliées au registre 40.
Li * À 34.
Le décodeur comporte en outre un compteur initialisable 46, dont l'état maximal, ici 1728, est égal au nombre de points par ligne d'analyse ou d'impression. Ce compteur présente des entrées en parallèle pour l'affichage d'une valeur d'initialisation, les entrées en parallèle 5 de poids faibles, de 0 à 6, constituant un premier groupe et les entrées en parallèle de poids forts, supérieurs à 6, un second groupe. Un circuit d'aiguillage 42 relie les sorties en parallèle de l'ensemble 41 délivrant les mots de longueur de plage soit au premier soit au second groupe d'entrées en parallèle du compteur 46. La commande du circuit 10 d'aiguillage 42 est assurée par le signal sur la seconde sortie supplémentaire de l'ensemble 41 : selon que cet ensemble reconnaît ou non un mot de code de composition, le circuit 42 est positionné sur le second ou le premier groupe d'entrées en parallèle du compteur 46 tandis que les entrées en parallèle de ce compteur non connectées 15 à l'ensemble 41 sont à 0. Le compteur 46 présente une entrée de commande de chargement connectée à la sortie d'une porte OU 43 recevant d'une part le signal sur la première sortie supplémentaire de l'ensemble 41 et d'autre part le signal sur la deuxième sortie supplémentaire de cet ensemble : le compteur 46 reçoit une commande de chargement à 20 chaque mot de code, de composition ou terminal, reconnu par l'ensemble 41, pour enregistrer le mot de longueur de plage correspondant délivré alors par cet ensemble. Selon qu'il s'agit d'un mot de code de composition ou d’un mot de code terminal, le compteur 46 reçoit le mot de longueur de plage correspondant, par le circuit d'aiguillage 42, sur ses entrées 25 en parallèle de poids fort ou sur ses entrées en parallèle de poids faibles, ses autres entrées en parallèle étant dans les deux cas à 0.
Il se trouve donc initialisé à la longueur de plage correspondant à ce mot de code reconnu et décodé.
ι · * * 35.
Le signal de sortie de la porte OU 43, appliqué à l’entrée de commande de chargement du compteur 46, est appliqué en outre, à travers une porte OU 49 recevant par ailleurs un signal précisé ci-après, au compteur 44 et au registre d’entrée 40 pour leur remise à 5 zéro, RAZ, à la suite de chaque reconnaissance d’un mot de code.
Le compteur 46 est en outre relié, à travers une porte ET 47, à un oscillateur 48, par exemple à 5 MHz pour un rythme Hdm de 4800 bits/s. Cette porte ET 47 a une entrée inversée reliée à une sortie du compteur 46 pour sa commande par l'état non nul de ce compteur.
10 Le signal issu de la porte ET 47 constitue le signal d’horloge du décodeur au rythme HD qui, appliqué au compteur initialisable 46, le commande en décomptage pour son retour à zéro.
Le signal de sortie de la porte OU 43 appliqué à l'entrée de commande de chargement du compteur initialisable 46 est également 15 appliqué, à travers une porte OU 58 à une bascule 45, dite bascule de couleur, changeant d’état à chaque nouvelle commande de chargement du compteur 46. La bascule 45 change en outre d’état, sous la commande d’un autre signal reçu à travers la porte OU 58, lorsque le compteur 46 retourne à zéro après avoir été initialisé à une longueur de plage 20 correspondant à un mot de code de composition décodé. Cet autre signal est délivré par une porte ET 59 connectée à la sortie Q d’une bascule 59', et reliée par ailleurs à la sortie du compteur 46. La bascule 59’ a une entrée "1" reliée, à travers un circuit de retard (non représenté) constitué par exemple par deux inverseurs connectés en série, 25 à la seconde sortie supplémentaire de l’ensemble 41, pour sa mise à l’état 1 ; elle a une entrée ”0”, connectée à la sortie de la porte ET 59, pour sa mise à l’état 0. La bascule 59’ est mise à l’état 1 chaque 36.
fois que l'ensemble 41 reconnaît un nouveau mot de code de composition, après un léger retard pour assurer que le compteur 46, commandé en chargement, n'est plus alors à zéro ; elle est remise à zéro lorsque le compteur 46 retourne à zéro après avoir été chargé à la longueur 5 de plage correspondant au mot de code de composition reconnu et décodé.
La sortie Q de la bascule 45 est reliée à une entrée de l'ensemble 41 pour lui fournir l'information de couleur de plage relative au mot à décoder. Cette bascule de couleur 45 est par ailleurs remise à zéro par une commande qui lui est appliquée par l'ensemble 41, à partir 10 du mot de synchronisation contenu dans les données DR et reconnu par l'ensemble 41. Cette même commande qui est en outre appliquée, à travers la porte OU 49, au compteur 44 et au registre 40 pour leur remise à zéro constitue le signal d'avance de ligne d'impression ALI fourni au dispositif d'impression.
15 Les données décodées DI sont constituées à partir du niveau de sortie Q de la bascule de couleur 45 qui sera découpé au rythme HD.
En fonctionnement, la bascule de couleur 45 se trouve à zéro en début de chaque ligne de balayage d'impression par le signal ALI. De manière systématique, la bascule de couleur est donc initialisée 20 pour permettre le décodage d'un mot de code relatif à une plage de couleur définie (plage blanche). L'ensemble de circuits de logique combinatoire 41 reçoit cette information de couleur de début de ligne ainsi que le contenu du registre 40 pour la reconnaissance des mots de code successifs et leur décodage.
25 Le registre 40, initialement à zéro, reçoit les données DR
au rythme Hdm ; l'état du compteur 44, également à zéro initialement, indique le nombre de données DR reçues par le registre 40. A tout 37· 1 X » moment, les données DR chargées dans le registre 40 sont appliquées à l'ensemble 41 tandis que l'état du compteur 44, également appliqué à cet ensemble et délimitant le nombre de données DR présentes dans le registre, "active" en conséquence les entrées correspondantes de 5 l’ensemble 41. Ainsi, par exemple, le mot codé reçu dans le registre 40 étant formé de quatre bits, ce mot est accompagné, dans le registre 40, d'une série de 0 qui ne sera pas prise en considération par l'ensemble 41, grâce au compteur 44 dont l'état a pour valeur quatre et permet alors la seule sélection des quatre entrées de poids binaires les plus faibles 10 de l'ensemble 41.
Lorsqu'un mot de code est décodé, la longueur de plage correspondante exprimée en binaire est chargée dans le compteur 46 tandis que la bascule de couleur 45 change d’état. S'il s'agit d’un mot de code de composition la bascule 59' est mise à l'état 1, s'il s'agit 15 d'un mot de code terminal, cette bascule reste à l'état 0. Dans les deux cas, le compteur 46 se met à décompter au rythme du signal HD déclenché à la suite du chargement de ce compteur, sauf bien entendu si la longueur de plage enregistrée est nulle ; le décodeur fournit au dispositif d'impression les données d'impression DI déduites du 20 mot de code décodé et formées par le signal sur la sortie Q de la bascule de couleur 45 associé au signal d'horloge HD. Le retour à zéro du compteur 46 provoque l’interruption du signal d'horloge HD.Si le mot qui vient d'être décodé est un mot de code de composition, ce retour à zéro du compteur 46 provoque en outre, par la bascule 59' , 25 à 1, un nouveau changement d'état de la bascule de couleur 45 ; celle- ci applique alors à l'ensemble 41 par sa sortie Q la même information couleur que lors du traitement de ce mot de code de composition, en vue du traitement du mot de code terminal qui suit ce mot de code 9 t il· 38.
de composition et le complète. Si le mot qui vient d'être décodé est un mot de code terminal, le prochain mot de code qui sera reçu concerne une nouvelle plage (donc de couleur différente) ; le retour à zéro du compteur 46 ne provoque pas de nouveau changement d'état de la 5 bascule de couleur 45.
Dans la figure 5, on a illustré un codeur réalisé à partir du décodeur de la figure 4 et conformément au circuit donné dans la figure 1. Dans cette figure 5 certains circuits ont même fonction que des circuits rentrant dans les figures 2, 3 et 4, de ce fait ils 10 ont été repérés par des références dont les chiffres des unités et des dizaines demeurent inchangés. On a également considéré que ce codeur recevait des données DA à un rythme d'horloge du codeur HC, il élabore en réponse des données codées DC et délivre au modulateur (non représenté) au rythme Hm de ce dernier des données DE à émettre, 15 constituées par les ensembles de données codées DC correspondant respectivement aux lignes successives d'analyse, séparés les uns des autres par un mot prédéterminé ou mot de synchronisation de ligne.
Ce codeur comporte un détecteur de transition 220 recevant en entrée les données DA issues d'une mémoire 210 à un rythme HC d’horloge 20 du codeur et délivrant un signal significatif des changements de plage analysée. Il est relié à une bascule 245, dite bascule de couleur, donnant sur sa sortie Q l'information de couleur des plages successives analysées. Un circuit de comptage 222, de capacité de comptage choisie égale au nombre de points par ligne d'analyse reçoit le signal d'horloge 25 du codeur HC. Ce circuit de comptage est ici de capacité de 1728 et est formé par deux compteurs, l'un 228 reçoit le signal HC et son état peut évoluer de 0 à 63 et l'autre 229 détecte les passages successifs ,, *> 39.
à 0 du compteur 228 et son état peut évoluer jusqu'à 27. Ce circuit de comptage 222 est relié à un oscillateur 223 à travers une porte ET 224 délivrant le signal horloge du codeur HC. La porte ET 224 est commandée par le signal sur la sortie Q d'une bascule 225, dite bascule de blocage.
5 La sortie du détecteur 220 est reliée, à travers une porte OU 219, à une entrée "O" de cette bascule de blocage 225, pour la mise à zéro de sa sortie Q à chaque transition détectée par le détecteur 220 ; elle est commandée pour la mise à 1 de sa sortie Q par un signal précisé ci-après. Le signal HC est donc élaboré à partir de l’oscillateur 223 10 pour le niveau 1 de la sortie Q de la bascule de blocage 225. Ce signal HC donnant le rythme de données DA prélevées de la mémoire 210 permet de mesurer, dans le circuit 222, la longueur de chaque plage analysée, la couleur de la plage mesurée étant donnée sur la sortie Q de la bascule 245.
15 Le mot de longueur de plage mesurée contenu dans le circuit 222 est formé d'un mot contenu dans le compteur 229, multiple de 64 ou égal à 64, et d'un mot contenu dans le compteur 228 et inférieur à 63-
Un circuit d'aiguillage commandé schématisé en 227 relie 20 les sorties en parallèle de l'un ou l'autre des compteurs 228 et 229 à un premier groupe d'entrées en parallèle d'un comparateur 50. Ce circuit d'aiguillage est commandé par un signal de sortie donné par le compteur 229 et schématisé par la liaison 230 ; pour l'état non nul du compteur 229 le. circuit d'aiguillage applique le contenu de 25 ce compteur 229 au comparateur, par contre c'est le contenu du compteur 228 qui est appliqué au comparateur lorsque le contenu du compteur 229 est à zéro. Ce codeur comporte un ensemble de circuits de logique * * *1 40.
combinatoire 241, identique au circuit 41 (figure 4) de type PLA, programmé pour effectuer le décodage de mots codés (mots, de code terminaux ou mots de code de composition), qui lui sont appliqués et donc délivrer des mots décodés (mots de longueur de plage). Cet ensemble 241 5 a des entrées en parallèle reliées aux sorties en parallèle d’un compteur 244 dont la capacité de comptage est choisie pour définir le plus long mot codé possible. Ce compteur 244 reçoit en entrée un signal d'horloge rapide HR ici prélevé de l’oscillateur 223 relié à l’entrée du compteur 244 à travers une porte ET 51.
10 L’ensemble 241 est relié à la sortie Q de la bascule de couleur 245, il reçoit ainsi l’information de couleur de la plage mesurée dont la longueur est à coder.
Cet ensemble 241 est également associé à un ensemble auxiliaire de transcodage 226’, avantageusement de type PLA. Cet ensemble auxiliaire 15 assure le transcodage d’un mot qu’il reçoit en un autre mot traduisant la longueur du mot codé correspondant, selon la loi de codage définie pour le codeur.
Cet ensemble 226’ a ses entrées en parallèle reliées aux sorties en parallèle du circuit 227 pour recevoir, selon le positionnement 20 de l’aiguillage, le contenu de l’un ou l’autre des compteurs 228 et 229. Il a également une entrée reliée à la sortie Q de la bascule de couleur 245 et une entrée reliée au compteur 229 par la liaison 230.
Il délivre sur ses sorties en parallèle des mots définissant la longueur des mots de code correspondant aux mots qu’il reçoit du compteur 228 25 ou 229. Ainsi en regard des tableaux donnés ci-avant, si la plage mesurée est blanche et a pour longueur 6 le contenu 110 du compteur 228 est appliqué à l’ensemble 226’ ainsi que l’information significative 41.
», de sa couleur et l’information sur l'état (nul) du coupleur 229, cet ensemble 226' délivre alors en conséquence le mot 100 indiquant que le mot codé recherché comportera quatre bits (ce mot codé étant 1110 selon le tableau I).
5 Les sorties de 1'ensemble auxiliaire 226', définissant la longueur du· mot codé recherché, sont reliées à des entrées en parallèle correspondantes de l'ensemble 241 pour lui fournir l'information de longueur du mot codé recherché et permettre en conséquence de rendre uniquement ''actives" les sorties, prises à partir du plus faible poids 10 binaire, du compteur 244 définissant tout mot codé possible de cette longueur. Ainsi pour le mot codé à 4 bits recherché, seules les quatre sorties de plus faibles poids du compteur 244 ou entrées correspondantes de l'ensemble 241 seront rendues actives.
Ce sont les sorties en parallèle de l'ensemble 241 qui sont 15 reliées à un deuxième groupe d'entrées en parallèle du comparateur 50.
Le comparateur 50 détecte les identités entre les deux mots qu'il reçoit sur ses deux groupes d'entréel* La sortie du comparateur 50 est reliée à travers un inverseur 54 à la porte ET 51 délivrant le signal d'horloge rapide HR : lors d'une identité entre les deux mots 20 comparés, par la porte ET 51 bloquée, le signal HR est absent. La sortie du comparateur 50 est aussi reliée,à travers une porte ET 69, à l'entrée de commande de mise en chargement d’un registre 232, du type registre à décalage, dont les entrées en parallèle sont reliées aux sorties du compteur 244 et qui est commandé à partir du signal 25 d'horloge au rythme Hm pour délivrer des informations en série constituant les données codées DC. Le registre 232 reçoit le signal d'horloge au rythme Hm à travers une porte "ET" 209 commandée, par un signal 1 » 1 i 42.
qui sera précisé ci-après et qui bloque cette porte pour permettre l’émission du mot de synchronisation de ligne. Un compteur initialisable 231 associé au registre 232 est également commandé en chargement par le comparateur 50 à travers la porte ET 69 et reçoit le mot issu de l’ensemble 5 auxiliaire 226' donnant la longueur du mot codé. Ce compteur reçoit le signal d'horloge au rythme Hm à travers la porte ET 209 et décompte pendant le déchargement du registre 232. Une sortie du compteur 231 délivre un signal significatif par son niveau, ici 1 ou 0, de l'état nul ou non nul de ce compteur. Ce signal est appliqué à la porte ET 69 10 qui commande le chargement du registre de sortie 232 et du compteur 231 chaque fois que, simultanément, le comparateur 50 détecte une identité et le compteur 231 est à 0. La porte ET 69 délivre ainsi une suite de brèves impulsions 1 de commande de chargement du compteur 231 et du registre 232. Ces impulsions sont appliquées en outre en commande 15 de remise à zéro du compteur 229» en commande de remise à zéro du compteur 244 ainsi qu'à une porte ET 233· Cette porte ET 233 est passante pour l'état nul du compteur 229 donné sur la liaison 230 : chaque impulsion que laisse passer la porte ET 233 qui est caractéristique d'un mot de code terminal dans le registre 232, commande la remise 20 à zéro du compteur 228 et la mise à 1 de la sortie Q de la bascule de blocage 225.
Un compteur 234, ici par 1728 pour les 1728 points par ligne d'analyse, reçoit le 3ignal d'horloge du codeur HC. Ce compteur délivre à chaque passage· par 1728 une impulsion d'avance de ligne d'analyse ALA, 25 qui est transmise au dispositif d'analyse non représenté associé au codeur et qui est en outre appliquée au compteur 234 pour sa remise à zéro. Dans le codeur, la sortie du compteur 234, qui délivre les 43.
, i » impulsions ALA de niveau 1 par exemple, est reliée à la bascule de blocage 225 à travers la porte Oü 219 en vue de la mise à l’état 0 de cette bascule (c’est-à-dire la mise à 0 de sa sortie Q) à chaque impulsion ALA ; chaque arrivée à 1728 du compteur 234 provoque ainsi 5 le blocage de la porte ET 224.
Les impulsions ALA sont encore utilisées dans le codeur pour provoquer l’initialisation à une valeur donnée du niveau logique en sortie de la mémoire 210 ainsi que la mise à un état donné de la bascule de couleur 245, à chaque ensemble de données DA correspondant 10 à une ligne d’analyse, de façon que la première plage traitée en début de ligne soit systématiquement d’une couleur donnée par exemple blanche (si, en pratique, la première plage analysée est noire, le codeur traitera initialement une plage blanche de longueur 0). Les impulsions ALA sont en outre utilisées pour provoquer l'élaboration du mot de synchro-15 nisation de ligne à chaque ensemble de données codées DC correspondant à une ligne d’analyse.
A ces fins, la sortie du compteur 234 est reliée à une entrée 'Y1 d’une première bascule 212 et à une entrée"0Ud’une seconde bascule 213 pour la mise à l’état 1 de la bascule 212 et la mise à l’état 0 de 20 la bascule 213 à chaque arrivée à 1728 du compteur 234. Le signal sur la sortie Q de la bascule 212 est appliqué en commande d’une porte ET 214 qui reçoit par ailleurs les impulsions délivrées par la porte ET 233.
La sortie de la porte ET 214 est rebouclée à une entrée ”0" de la bascule 212 pour la mise à l’état 0 de cette bascule : la porte ET 214 25 ne laisse ainsi passer que la première impulsion délivrée par la porte ET 233 après chaque arrivée à 1728 du compteur 234. Les impulsions que laisse passer la porte ET 214 sont appliquées à la bascule de couleur 245 ( · « i 44.
pour la mise à un état donné, 1 dans l'exemple considéré, de cette bascule 245 et à la bascule 213 pour la mise à l'état 1 de cette bascule 213. Le signal sur la sortie Q de la bascule 213 est appliqué sur une entrée supplémentaire de la mémoire 210 pour forcer le niveau 5 logique en sortie de la mémoire 210 à une valeur donnée, 0 dans l’exemple considéré, lorsque lui-même est au niveau 0, c'est-à-dire pendant l'intervalle de temps qui sépare chaque arrivée à 1728 du compteur 234 de la première commande de chargement du compteur 231 et du registre 232 qui apparaît après cette arrivée et alors que le compteur 229 est 10 à l’état nul. A cet effet, on prévoit une porte ET (non représentée) placée en sortie de la mémoire 210 et commandée par le signal de sortie de la bascule 213 appliqué sur ladite entrée supplémentaire. La sortie de la porte ET 214 est en outre reliée à une entrée "1" d'une bascule 215 pour la mise à l’état 1 de cette bascule à chaque impulsion délivrée 15 par cette porte. Le signal de sortie de la bascule 215 commande une porte ET 216 qui est connectée par ailleurs à la sortie de la porte ET 69 qui délivre les impulsions de commande de chargement du compteur 231 et du registre 232. La porte ET 216 est rebouclée à une entrée "0" de la bascule 215 pour la mise à l'état 0 de cette bascule : la porte ET 216 20 ne laisse passer que la première impulsion délivrée par la porte ET 69 après chaque impulsion que laisse passer la porte ET 214. La sortie de la porte ET 216 est connectée à une entrée de commande d'un générateur de mot binaire 217 qui engendre le mot de synchronisation de ligne.
Ce générateur 217 reçoit sur une autre entrée le signal d'horloge 25 du modulateur au rythme Hm. En réponse à chaque impulsion reçue de la porte ET 216, le générateur 217 émet en série, au rythme Hm, les bits du mot de synchronisation de ligne constitué par exemple par • · 11 45.
onze 0 successifs suivis d'un 1. Ce générateur délivre sur une sortie auxiliaire un signal qui commande le blocage, pendant la durée de l'émission du mot de synchronisation de ligne, de la porte ET 209 à travers laquelle le signal d’horloge au rythme Hm est appliqué au 5 registre de sortie 232 et au compteur initialisable 231·
Le signal sur la sortie auxiliaire du générateur 217 est appliqué à une autre porte ET 209*', qui est connectée par ailleurs à la sortie du registre 232, pour fixer à 0 le niveau logique en sortie de cette porte 209’ pendant la durée de l’émission du mot de synchroni-10 sation de ligne.
Une porte OU 218 ayant une première entrée connectée au générateur 217 pour recevoir le mot de synchronisation et une seconde entrée connectée, à travers la porte ET 209’, au registre de sortie 232 pour recevoir les données DC délivre les données DE qui, après un 15 rééchantillonnage dans une bascule de rééchantillonnage (non représentée) pilotée par le signal d'horloge Hm, sont appliquées au modulateur en vue de leur émission en ligne.
En fonctionnement du codeur au cours du traitement d'une ligne d'analyse, une plage de couleur donnée par la sortie Q de la 20 bascule 245 étant mesurée par le circuit 222 alors que le compteur 234 n'est pas arrivé à 1728, le contenu du compteur 229, celui-ci n'étant par exemple pas nul, est appliqué au comparateur. Simultanément, l'ensemble 2 définit la longueur du mot codé recherché et l'applique à l'ensemble 241 qui sélectionne les sorties correspondantes du compteur 244. Simultanément 25 aussi, le compteur 244 reçoit, à travers la porte ET 51 alors passante par le signal de non identité issu du comparateur 50, le signal d'horloge a * i 46.
rapide HR issu de l'oscillateur. Son état évolue et prend les configurations successives possibles tandis que l'ensemble 241 délivre les mots décodés qui correspondent respectivement aux mots qu'il reçoit des sorties sélectionnées du compteur 244. A l'identité des deux mots 5 reçus par le comparateur 50 la porte ET 51 est bloquée et le signal HR est donc absent. Pendant ce temps, le registre 232, chargé avec le mot de code terminal de la plage précédemment traité ; se décharge, à travers la porte 209' passante, au rythme Hm reçu à travers la porte ET 209 passante, tandis que le compteur 231 initialisé à la longueur de ce 10 mot de code se décharge au même rythme.
Le retour à zéro du compteur 231 commande, par la porte ET 69 alors passante, le chargement du contenu du compteur 244 dans le registre 232 et le chargement,dans le compteur 231 du mot donné par l'ensemble 226' et traduisant la longueur du mot codé. Le registre 232 est alors déchargé 15 au rythme Hm tandis que le compteur 231 décompte depuis sa nouvelle valeur initiale.- Par ailleurs, le retour à zéro du compteur 231 met à zéro le compteur 244 pour la recherche d'un nouveau mot codé. Ce retour à zéro du compteur 231 provoque en outre la remise à zéro du compteur 229 et, si celui-ci était déjà nul, la remise à zéro du compteur 20 228 et le déblocage de la bascule 225 : par la porte ET 224 alors passante une nouvelle plage sera mesurée. Le passage à zéro du compteur 231 provoque uniquement la remise à zéro du compteur 229 si son état n'était pas alors nul, la porte ET 233 restant bloquée. Le contenu du compteur 228 est alors traité de même manière que celui du compteur 229 en recherchant 25 le mot défini par l'état, que l'on fait évoluer, du compteur 244 exprimant le mot codé qui lui correspond.
L'arrivée à 1728 du compteur 234 se produit pendant l'émission par le registre 232 du mot de code terminal pour l'avant-dernière t , 1 * 47.
plage de la ligne d’analyse considérée. L'impulsion ALA que le compteur 234 délivre alors provoque le blocage de la bascule de blocage 225 et la mise forcée à 0 du niveau en sortie de la mémoire 210. Cette impulsion est en outre mémorisée dans la bascule 212 pour provoquer, lors de 5 la commande de chargement dans le registre 232 du mot de code terminal pour la dernière plage et de l'enregistrement de la longueur de ce mot dans le compteur 231, l'initialisation (à 0) de la bascule de couleur 245 et la cessation de la mise forcée à 0 du niveau en sortie de la mémoire 210. Lors de la commande de chargement, dans le registre 232, 10 du mot de code suivant, qui concerne une nouvelle ligne d'analyse, le générateur 217 reçoit une impulsion de commande de la porte ET 216 alors passante ; il émet en réponse, par la porte OU 218, le mot de synchronisation au rythme Hm tandis que les portes ET 209 et 209' sont bloquées.A la fin de l'émission du mot de synchronisation, le 15 générateur 217 débloque les portée ET 209 et 209* pour permettre l'émission des mots de code successifs de la nouvelle ligne d'analyse.
Dans les réalisations pratiques d'un codeur et d'un décodeur tels que ceux des figures 2 et 3 ou des figures 4 et 5, on peut limiter la capacité des registres et compteurs recevant les mots codés. La 20 longueur des registres est avantageusement limitée à 8 bits, l'état des compteurs est défini sur quatre bits, ceci tenant compte du fait que la longueur des mot3 codés donnés dans les tableaux I et II varient de 2 à 13 bits mais que tout mot codé de longueur supérieure à 8 bits commencent par des bits 0. Il est donc possible de définir tout mot 25 de code par un octet significatif tandis que la longueur réelle du mot de code sera donnée indépendamment par un mot de quatre bits.
Ainsi en regard des figures 2 à 5, le registre de sortie 32, le registre d'entrée 110, le registre d'entrée 40 et le registre de ’· * 11 48.
sortie 232 auront une longueur de 8 bits. Les compteurs associés à ces registres, c'est-à-dire le compteur 31 > 1® compteur 111, le compteur 44 et le compteur 231 définiront la longueur des mots codés sur 4 bits.
Dans ce cas si l'un des registres doit contenir le mot codé correspon-5 dant à une plage blanche de longueur 14 le contenu du registre sera 00110100, le contenu du compteur associé sera 0110, ceci signifie que le mot codé a une longueur de 6 bits et est 110100. De manière similaire, si l'un de ces registres doit contenir le mot codé définissant une plage noire de longueur 32, le contenu du registre sera 01101010, 10 le contenu du compteur sera 1100, ceci signifie que le mot codé a une longueur de 12 bits et est 000001101010.
En se référant plus particulièrement à la figure 5, on notera qu'il est avantageux de limiter également la capacité du compteur 244 à huit bits, l'ensemble 241 recevant outre l'état de ce compteur, 15 la longueur réelle du mot de code recherché donnée par 1'ensemble 226'.
Cette capacité limitée du compteur 244 permet un codage beaucoup plus rapide des mots de longueur de.plage : un mot de longueur de plage à coder étant appliqué par le circuit de comptage 222 au comparateur 50, il faudra moins de 256 périodes d'horloge rapide pour trouver le mot 20 de code correspondant. Ceci assure, avec un signal d'horloge rapide à 5 MHz et un rythme Hm à 4800 bits/s, une transmission régulière au rythme Hm des données DE, la mesure de chaque longueur de plage puis le codage du premier mot, ou le cas échéant, unique mot de longueur de plage pour cette plage étant effectués en moins de deux périodes 25 du signal d'horloge Hm c'est-à-dire toujours avant la fin de l'émission du mot de code terminal pour la plage précédente (et, a fortiori) la recherche d'un mot de code terminal complétant un mot de code de ' , i v 49.
composition étant effectuée avant la fin de l’émission de ce mot de code de composition. La porte ET 69 qui commande le chargement du registre 232 et du compteur 231 se trouve ainsi toujours passante lors du retour à zéro du compteur 231 à la fin de l’émission d’un 5 mot de code ; son rôle est simplement d’éviter un chargement intempestif du registre 232 et du compteur 231 au démarrage de l'émetteur.
Dans la figure 6, on a illustré un agencement du circuit assurant la restitution des données codées émises DC, ce circuit correspondant au registre 32 et compteur 31 de la figure 2 ou au registre 232 10 et compteur 231 de la figure 5, lorsque la longueur du registre est limitée à 8 bits et la capacité du compteur est définie sur 4 bits, comme indiqué ci-avant. Pour simplifier on n'a pas représenté la porte ET 9 ou 209, selon la figure 2 ou 5, à travers laquelle le circuit assurant la restitution des données codées DC reçoit le signal d'horloge au 15* rythme Hm. Dans cette figure 6, le registre est repéré par la référence 332, le compteur est repéré par la référence 331· Le registre 332 qui reçoit un mot codé à émettre, enregistre ce mot sous huit bits, le compteur initialisable 331 associé reçoit la longueur du mot codé. Un compteur initialisable auxiliaire 60 est associé au compteur 331, il reçoit 20 simultanément avec le compteur 331 la longueur du mot codé. Les sorties en parallèle du compteur 60 sont reliées à un comparateur à huit, 61.
Ce comparateur 61 délivre en regard du contenu du compteur 60, un signal significatif de l'égalité, de la supériorité ou de l'infériorité par rapport à 8 du contenu du compteur 60. Ces trois signaux sont 25 symbolisés sur trois sorties du comparateur affectées du signe indiquant l'égalité ou le sens de l'inégalité.
La sortie du comparateur 61, indiquant l'égalité à 8 du contenu du compteur 60 est reliée à une première entrée d'une porte ET 62 50.
recevant sur une deuxième entrée le signal d'horloge au rythme Hm.
La sortie de cette porte ET 62 est reliée à travers une porte OU 64 à l'entrée de commande de déchargement du registre 332. Une porte ET 65, reliée à la sortie série du registre 332 et commandée par le signal 5 indiquant que le contenu du compteur 60 est supérieur à 8, inversé dans un inverseur 63, délivre les données DC.
Le compteur auxiliaire 60 est commandé en comptage par un signal d’horloge rapide Ho d'un oscillateur non représenté ici (oscillateur 23 ou 223 de la figure 2 ou 5) à 5 MHz traversant une porte ET 66 10 commandée par le signal indiquant que le contenu du compteur 60 est inférieur à 8, qui est donné par le comparateur 61. La sortie de la porte ET 66 est reliée à l'entrée comptage du compteur 60. Ce compteur 60 est aussi commandé en décomptage par le signal d'horloge Hm traversant une porte ET 67 commandée par le signal issu du comparateur 61 et 15 indiquant que le contenu du compteur 61 est supérieur à 8. La sortie de cette porte ET 67 est reliée à l'entrée décomptage du compteur 60.
Le compteur 331 est commandé en décomptage par le signal Hm
Enfin, le registre 332 reçoit en outre sur son entrée de commande de déchargement, à travers la porte OU 64, le signal d'horloge 20 rapide Ho traversant la porte ET 66 commandée par le signal indiquant que le contenu du compteur 60 est inférieur à 8.
La restitution des données DE à partir du contenu du registre 332 est expliquée en considérant successivement les trois exemples possibles, à savoir, le mot codé pour lequel un octet est contenu dans le registre 332 25 est égal, inférieur ou supérieur à 8.
Le mot codé a une longueur égale à 8 : cette longueur est exprimée par le contenu des compteurs 331 et 60 chargés à 8, le mot J ι 51.
est entièrement et uniquement défini dans le registre 332. Dans ce cas, la sortie du comparateur 61 indiquant l'égalité à 8 du contenu du compteur 60 est activée, elle est au niveau 1. La porte 62 est rendue passante pour le signal Hm par le signal d'égalité à 8 tandis 5 que les portes 66 et 67 sont bloquées. Le signal issu de la porte 62 assure le déchargement du registre 332 au rythme Hm tandis que le _ compteur 331 décompte à ce même rythme. Les données DC sont régulièrement délivrées à la sortie de la porte ET 65 passante par le signal issu de l'inverseur 63. Le compteur 60 reste à l'état 8 auquel il a été 10 chargé. L'état de ce compteur 60 ne sera modifié, le cas échéant, que lors du chargement de la longueur d'un nouveau mot de code, à la suite du retour à zéro du compteur 331.
Le mot codé a une longueur inférieure à 8, par exemple de 6, cette longueur est exprimée par le contenu des compteurs 331 et 15 60 chargés à 6, le mot codé est contenu dans le registre 332 mais les deux premiers bits qui sont des 0 n'appartiennent pas à ce mot (les données DC étant émises poids forts en tête de chaque mot). Dans ce cas, la sortie du comparateur 61 indiquant que le contenu du compteur 60 est inférieur à 8 est au niveau 1. Cette sortie rend la porte ET 66 20 passante pour le signal Ho ce qui porte très rapidement le compteur 60 à l'état 8 tandis que le registre 332 délivre les deux premiers bits qu'il contient. Le passage de 6 à 8 du contenu du compteur 60 s'effectue "entre deux impulsions Hm ; pendant ce passage il n'y a eu aucune évolution de l'état du compteur 331 et les deux bits délivrés par le registre 332 25 au rythme Ho ne sont pas pris en compte par la bascule de rééchantillonnage (non représentée) en sortie du codeur. Par l'état 8 du compteur 60 la porte ET 66 se trouve alors bloquée tandis que la porte ET 62 T .- 52.
est débloquée : le registre 332 finit de se décharger au rythme Hm jusqu'au retour à zéro du compteur 331 qui a lieu pour 6 impulsions du signal Hm. Les données codées DC délivrées en sortie du codeur sont ainsi constituées par les six derniers bits contenus dans le 5 registre 332.
Le mot codé a une longueur supérieure à 8, par exemple de 12, ; cette longueur est exprimée par le contenu des compteurs 331 et 60 chargés à 12, le mot codé n’est pas entièrement contenu dans le registre 332, quatre bits 0 de poids forts doivent appartenir à ce mot codé. Dans 10 ce cas, la sortie du comparateur 61 indiquant que le contenu du compteur 60 est supérieur à 8 est au niveau 1. La porte ET 67 est passante pour le signal Hm : le compteur 60 décompte les impulsions Hm reçues, en même temps que le compteur 331- Simultanément, les portes ET 62 et 66 bloquées évitent le déchargement du registre 332 ; la porte ET 65 15 est également bloquée, la sortie de cette porte ET reste à zéro ce qui équivaut à des bits 0 émis au rythme Hm. A l’arrivée à 8 du compteur 60, c'est-à-dire après quatre impulsions Hm, le contenu du compteur 331 étant aussi à 8, un signal d’égalité à 8 est délivré sur la sortie correspondante du comparateur 61. La porte ET 67 est alors bloquée 20 et le compteur 60 reste à 8, la porte ET 62 est passante. Le registre 332 se décharge au rythme Hm à travers la porte ET 65 passante. Simultanément le compteur 331 continue à décompter les impulsions Hm jusqu’à son retour à zéro. Les données DC constituées ici par quatre 0 de tête puis le contenu du registre 332 ont été émises au rythme Hm.
25 On notera qu’entre deux impulsions Hm, on charge les compteurs et le registre 332 et, le cas échéant on amène par comptage le contenu du compteur 60 à 8 par des impulsions Ho tandis que l’on décharge 53.
T, »' partiellement, au rythme de ces impulsions Ho, le registre 332. Le contenu du compteur 60 est par contre, le cas échéant, amené à 8 par décomptage au rythme Hm.
Dans les figures 7 et 8 on a illustré un circuit codeur-5 décodeur réalisé à partir des circuits des figures 2 et 3 ou des circuits des figures 4 et 5. En vue de ne pas surcharger ces deux figures, ; on a conservé le mode de restitution des données DC indiqué dans ces figures, bien entendu il peut être remplacé par la réalisation particulière donnée dans la figure 6.
10 pans le même but de simplification, on a simplement illustré le circuit de comptage de longueur de plage 22 ou 222 et non le3 deux compteurs qui le constituent en pratique, de ce fait les portes logiques ou circuits permettant de distinguer les mots de code de composition des mots de code terminaux et les commandes qui en découlent n'ont 15 pas été données dans ces deux figures. Toujours par soucis de simplification, on n'a pas non plus représenté les circuits ayant un rôle exclusivement lié aux changements de ligne d'analyse ou d'impression ni les commandes qui en découlent. On a également indiqué par Ho le signal issu de l'oscillateur rentrant dans l'équipement illustré.
20 Dans la figure 7 les circuits sont ceux utilisés dans le codeur de la figure 2 ou dans le décodeur de la figure 3, ils ne sont plus décrits. De ce fait, les références désignant les circuits utilisés pour la fonction codage et pour la fonction décodage de ce codeur-décodeur sont celles de la figure 2, les circuits supplémentaires 25 utilisés uniquement pour la fonction codage sont repérés par les références les désignant dans la figure 2 et ceux supplémentaires utilisés uniquement pour la fonction décodage sont repérés par les références les désignant
T ( * I
54.
dans la figure 3.
En regard de la figure 7, des circuits aiguillages commandés simultanément, selon que le codeur-décodeur est mis en fonctionnement de codeur ou de décodeur, par exemple à partir d'une touche actionnée 5 par l'opérateur, relient sélectivement certains circuits. Ainsi, un aiguillage 71 relie la sortie du détecteur de transition 20 ou la sortie du comparateur 35 à l'entrée de commande de la bascule de couleur 21. Un aiguillage 72 relie la sortie du détecteur de transition 20 ou la sortie du comparateur 35 à l'entrée "0" de la bascule de blocage 25, 10 tandis qu’un autre aiguillage 73, relie la sortie significative de l'état zéro du compteur 31 ou la sortie 130' significative de l'état zéro du circuit de comptage 22 à l'entrée "1" de la bascule de blocage.
Des interrupteurs 75, 76 et 77, constitués chacun par exemple par une porte ET que l'on bloque ou que l'on rend passante, sont commandés 15 en même temps que ces circuits d'aiguillage 71 à 73. L'interrupteur 75, placé en sortie du registre de sortie 32 bloque toute information en sortie de ce registre lorsque le codeur-décodeur fonctionne en décodeur ; l’interrupteur 76, placé sur la liaison entre la sortie Q de la bascule de blocage 25 et la porte ET 37 coupe toute commande 20 d'élaboration du signal d'horloge du décodeur HD lorsque le codeur-décodeur fonctionne en codeur tantis que l'interrupteur 77, disposé à la sortie Q de la bascule de couleur 21 coupe alors la liaison entre cette bascule et le dispositif d'impression (non représenté). En outre, selon que le codeur-décodeur fonctionne en codeur ou en décodeur, 25 le signal d’horloge incident Hm est présent ou absent et le 3ignal d'horloge incident Hdm est absent ou présent. La commande simultanée des aiguillages 71 à 73 et des interrupteurs 76 et 77 est schématisée • f ** 55.
par le tireté 74. Dans la figure 7 tous oes aiguillages et interrupteurs sont positionnés pour le fonctionnement en codeur du codeur-décodeur représenté.
Dans la figure 8, les circuits illustrés sont ceux utilisés 5 dans le décodeur de la figure 4 ou le codeur de la figure 5, ils ne sont donc plus décrits en détail. De ce fait, les références désignant les circuits utilisés pour les fonctions décodage et codage sont celles de la figure 4, les circuits supplémentaires utilisés pour la seule fonction décodage sont repérés par les références correspondantes 10 de la figure 4 et les circuits supplémentaires utilisés pour la seule fonction codage sont repérés par les références les désignant dans la figure 5.
En regard de la figure 8, des aiguillages commandés simultanément, selon que le codeur-décodeur va fonctionner en codeur ou en décodeur, 15 par exemple à partir d'une touche commandée par un opérateur, relient sélectivement certains circuits entre eux. Ainsi un aiguillage 81 relie les sorties de l'ensemble auxiliaire 226’ ou les sorties du compteur 44 à l'ensemble 41 pour lui appliquer l'information de longueur du mot codé recherché ou la longueur du mot codé à décoder. Un aiguillage 82. 20 relie les sorties du compteur 244 donnant le mot codé recherché au passage par l'une des configurations possibles de son état ou les sorties du registre 40 recevant les données DR à 1'ensemble 41. Un aiguillage 83 relie la sortie du détecteur de transition 220 ou la sortie de l'ensemble 4-1 significative du décodage d'un mot de code 25 à l'entrée de commande de la bascule de couleur 45, le niveau de la sortie Q de cette bascule 45 constituant la sortie des données DI qui seront prises au rythme HD. Des interrupteurs 85, 86 et 87, i * 1 56.
constitués chacun par exemple par une porte ET que l’on bloque ou que l'on rend passante, sont commandés en même temps que les circuits d'aiguillage 81 à 83. L'interrupteur 85, placé en sortie du registre de sortie 232 bloque toute information en sortie de ce registre lorsque 5 le codeur-décodeur fonctionne en décodeur ; l'interrupteur 86, placé à la sortie de la porte ET 47 empêche toute élaboration du signal d'horloge du décodeur HD lorsque le codeur-décodeur fonctionne en codeur tandis que l'interrupteur 87, disposé à la sortie Q de la bascule de couleur 45, coupe alors la liaison entre cette bascule et le dispositif 10 d'impression (non représenté). En outre, selon que le codeur décodeur fonctionne en codeur ou en décodeur, le signal d'horloge incident Hm est présent ou absent et le signal d'horloge incident Hdm est absent ou présent. La commande simultanée des aiguillages 81 à 83 et des interrupteurs 85 à 87 est schématisé par des tiretés 84.
15 Dans cette figure 8 tous ces aiguillages et interrupteurs figurent positionnés pour un fonctionnement en codeur du codeur-décodeur représenté.
La présente invention a été décrite en regard des figures jointes illustrant des exemples de réalisation. Il est évident que 20 l'on peut y apporter des modifications de détail et remplacer certains moyens par d'autres techniquement équivalents, sans pour autant sortir du cadre de cette invention.

Claims (1)

  1. 57. 1/ Dispositif de conversion binaire de premiers mots binaires respectivement en seconds mots binaires selon une loi de transcodage définie comportant un ensemble de transcodage selon une loi inverse de celle définie susceptible de délivrer successivement lesdits premiers mots ' et un comparateur recevant d'une part l'un desdits premiers mots à convertir et d'autre part lesdits premiers mots successivement délivrés par ledit ensemble de transcodage et détectant l'identité entre les mots comparés simultanément, caractérisé en ce qu'il comporte, en outre, un compteur, dit compteur principal, (3, 122, 244, 22) ayant une entrée reliée à une horloge, dite horloge rapide, (4, 123, 223), commandant l'évolution de son état susceptible de représenter tous les seconds mots possibles et ayant des sorties reliées à des entrées dudit ensemble de transcodage (6, 126, 241, 26', 41) recevant le contenu dudit compteur principal au cours de l'évolution de son état, le contenu dudit compteur principal représentant le second mot qui correspond audit premier mot à convertir lors d'une détection d'identité donnée par ledit comparateur (7, 35, 50). 2/ Dispositif de conversion selon la revendication 1, pour le décodage de mot3 codés selon un code Hufftoann tronqué et formés de données reçues DR à un rythme Hdm constituant lesdits premiers mots, en mots exprimant en binaire les longueurs de suite de bits de même niveau et constituant lesdits seconds mots, dans lequel une bascule, dite bascule de couleur, commandée à partir du comparateur, définit le niveau de bits de chaque suite de bits à reconstituer à partir des 58. données DR, caractérisé en ce qu'il comporte un ensemble auxiliaire de transcodage (126') ayant des entrées reliées aux sorties dudit compteur principal (122) pour délivrer des mots auxiliaires traduisant les longueurs des premiers mots respectifs délivrés par ledit ensemble de transcodage (126) et ayant des sorties reliées audit comparateur (35) pour activer en fonction du contenu instantané dudit compteur principal (122) le nombre d'entrées dudit comparateur reliées audit ensemble de transcodage défini par le mot auxiliaire délivré en correspondance, et en ce qu'il comporte, en outre, un compteur (111) de longueur du premier mot à décoder commandé au rythme Hdm et relié audit comparateur pour activer selon son état le nombre correspondant d'entrées du comparateur recevant ledit premier mot à décoder. 3/ Dispositif de conversion selon la revendication 2, caractérisé en ce qu'il comporte, en outre, des moyens (37) de mise en décomptage dudit compteur principal (122), au rythme de ladite horloge rapide, commandés par ledit comparateur (35) et par ledit compteur principal (122) pour délivrer, lors d'une identité entre les mots appliqués au comparateur (35)> les bits de la suite dont la longueur est définie par le contenu dudit compteur principal (122), au rythme des impulsions de ladite horloge rapide appliquées sur l'entrée décomptage dudit compteur principal jusqu'à ce que celui-ci soit à zéro. 4/ Dispositif de conversion selon l'une des revendications 2 et 3i caractérisé en ce que ledit ensemble de transcodage (126) et ledit ensemble auxiliaire de transcodage (126') sont constitués chacun par un ensemble de circuits de logique combinatoire programmé. 11- ** 59. 5/ Dispositif de conversion selon la revendication 1, pour le codage de suites de bits de même niveau, dont les longueurs respectives exprimées en binaire constituent lesdits premiers mots définis dans un compteur de longueur de chaque suite et appliqués audit comparateur, en mots codés selon un code Huffman tronqué constituant lesdits seconds mots, caractérisé en ce qu’il comporte, en outre, un ensemble auxiliaire (226*) de transcodage de longueur de chaque premier mot à coder en mot auxiliaire traduisant la longueur de chaque second mot correspondant dont les entrées sont reliées audit compteur de longueur de chaque suite (222) et les sorties sont reliées audit ensemble de transcodage (241) pour activer les entrées reliées audit compteur principal (244) qui correspondent à la longueur du second mot recherché. 6/ Dispositif de conversion selon la revendication 5, caractérisé en ce qu’il comporte, en outre, un registre (232, 332) de sortie de chacun des seconds mots dont les entrées en parallèle sont reliées aux sorties dudit compteur principal (244), et un compteur initiali-sable (231 » 331) dont les entrées en parallèle sont reliées aux sorties dudit ensemble auxiliaire (226’), tous deux commandés simultanément en chargement lorsque le signal de sortie du comparateur (50) indique l'identité entre les mots comparés et que simultanément le compteur initialisable est à zéro, ledit registre de sortie étant commandé en déchargement à un rythme défini Hm tandis que simultanément le compteur initialisable fonctionne en décomptage au rythme Hm jusqu’à son retour à zéro, chaque identité détectée par le comparateur étant maintenue tant que le compteur initialisable n'est pas à zéro. 60. 7/ Dispositif de conversion selon la revendication 6, caractérisé en ce que ledit registre de sortie (332) est choisi de capacité limitée de manière à contenir une représentation significative des mots codés selon laquelle le bit 1 de poids le plus fort de tout mot codé est défini mais peut être associé à des bits 0 supplémentaires de poids plus élevé définis par excès ou par défaut pour correspondre à la représentation réelle de ces mots codés et en ce qu'il comporte, en outre, un compteur initialisable auxiliaire (60) chargé simultanément et identiquement avec ledit compteur initialisable (331), un comparateur auxiliaire (61) ayant une référence de comparaison donnée par la capacité limitée dudit registre de sortie et relié audit compteur initialisable auxiliaire (60), assurant la comparaison entre le contenu de ce compteur initialisable auxiliaire (60) et ladite référence de comparaison, et des portes logiques (62-67) commandant, à partir du signal issu dudit comparateur auxiliaire (61), en déchargement ledit registre de sortie (332) et simultanément en décomptage le compteur initialisable (331), au rythme Hm, lorsque le signal issu du comparateur traduit une égalité, en décomptage le compteur initialisable (331) et le compteur initialisable auxiliaire (60), au rythme Hm, si le signal issu du comparateur auxiliaire indique que le contenu dudit compteur initialisable auxiliaire (60) est supérieur à ladite référence de comparaison, pour amener au rythme Hm le contenu dudit compteur initialisable auxiliaire (60) à la valeur de référence tandis que le contenu du compteur initialisable (331) décroît également à ce rythme Hm, et en déchargement ledit registre de sortie (332) et simultanément en comptage ledit compteur initialisable auxiliaire (60) au rythme du signal de ladite horloge rapide, si le signal issu du comparateur auxiliaire indique que le contenu dudit compteur initialisable auxiliaire (60) est inférieur 61. à ladite référence de comparaison, pour porter le contenu dudit compteur initialisable auxiliaire (60) à la valeur de ladite référence ; le rythme de ladite horloge rapide étant très supérieur au rythme Hm pour porter le contenu dudit compteur initialisable auxiliaire à la valeur de ladite référence entre deux impulsions au rythme Hm. 8/ Dispositif de conversion selon l'une des revendications 5 à 7, caractérisé en ce que ledit ensemble de transcodage (241) et ledit ensemble auxiliaire de transcodage (226') sont constitués chacun par un ensemble de circuits de logique combinatoire programmé. 9/ Dispositif de conversion selon la revendication 1, susceptible d'assurer le codage de mots exprimant en binaire les longueurs de suites de données DA de même niveau, en mots codés selon un code Huffman tronqué donné et d'assurer le décodage desdits mots codés selon ledit code Huffman formés de données DR en mots exprimant en binaire les longueurs de suites de données de même niveau, caractérisé en ce que ledit compteur principal forme également un compteur (22) de longueur des suites de données DA de même niveau dont les sorties sont reliées audit ensemble de transcodage constitué par un ensemble de circuits de logique combinatoire (26) programmé pour assurer le codage des k mots qu'il reçoit en mots selon ledit code Huffman tronqué, et qu'il comporte un ensemble auxiliaire de transcodage (26') dont les entrées sont connectées aux sorties dudit compteur (22) de longueur de suite de données DA assurant le transcodage de chaque mot qu'il reçoit en un mot auxiliaire exprimant la longueur du mot correspondant selon ledit code Huffman tronqué, un registre de sortie (32) dont les entrées « J ' <’ « 62. sont connectées, ainsi qu'un premier groupe d’entrées dudit comparateur (35) aux sorties dudit ensemble de circuits de logique combinatoire (26) pour recevoir les mots codés, ledit registre de sortie (32) étant commandé en déchargement par un premier signal d'horloge incident de rythme donné Hm, et en chargement par l’état nul d’un compteur initialisable (31) dont les entrées sont connectées aux sorties dudit ensemble auxiliaire de transcodage (26’) pour recevoir les mots auxiliaires exprimant la longueur des mots codés, ledit compteur initialisable étant commandé en décomptage par ledit premier signal d’horloge incident Hm et en chargement par son état nul, un moyen (75) commandable de blocage de toute information en sortie dudit registre de sortie, un registre d’entrée (110) recevant les données DR au rythme donné d’un second signal d’horloge incident Hdm, dont les sorties sont connectées à un deuxième groupe d’entrées dudit comparateur (35), et auquel est associé un compteur (111) de longueur du mot reçu dans ce registre d'entrée, ledit comparateur étant en outre connecté audit compteur de longueur de mot reçu (111) et audit ensemble auxiliaire (26’) pour recevoir la longueur des mots à comparer, et en ce qu’il comporte une bascule, dite bascule de couleur (21), reliée à une entrée supplémentair de chacun desdits ensembles (26 et 26’) et commandée à travers un deuxième aiguillage (71) par un détecteur de transition (20) recevant les données DA pour fournir le niveau des données DA, ou à partir du comparateur (35) pour fournir le niveau des données à reproduire à partir des données DR, une bascule de commande d’élaboration de signaux d'horloge (25), dite bascule de blocage, associée, à un oscillateur (Ho) et commandée d’une part à travers un deuxième aiguillage (73) par ledit compteur initialisable (31) ou par le compteur (22) de longueur des suites de données DA, à leur passage à l’état nul, pour l’élaboration 63. d'un signal d'horloge du codeur HC ou dudit signal d'horloge rapide HR appliqué à l'entrée de comptage dudit compteur (22) de longueur des suites de données DA et d'autre part à travers un troisième aiguillage (72) par le détecteur de transition (20) à chaque transition ou par le comparateur (35) à chaque identité pour bloquer ledit signal d'horloge de codeur HC ou pour bloquer ledit signal d'horloge rapide HR et commander l'élaboration d'un signal d'horloge de décodeur HD appliqué à l'entrée de décomptage dudit compteur (22) de longueur des suites de données DA jusqu'à l'arrivée à zéro de ce compteur-ci, et un moyen (76) commandable de blocage dudit signal d'horloge du décodeur HD, lesdits aiguillages étant commandés simultanément par un signal de mise en codeur ou en décodeur dudit dispositif de conversion, ce dernier signal commandant en outre le blocage de toute information en sortie du registre de sortie (32) lorsque ledit dispositif fonctionne en décodeur et le blocage du signal d'horloge du décodeur HD, lorsque ledit dispositif fonctionne en codeur. 10/ Dispositif de conversion selon la revendication 1, susceptible d'assurer le codage de mots exprimant en binaire les longueurs de suites de données DA de même niveau en mots codés selon un code Huffman tronqué donné, et d'assurer le décodage desdits mots codés selon le code Huffman formés de données DR en mots exprimant en binaire les longueurs de suites de données de même niveau, caractérisé en ce que ledit ensemble de transcodage est constitué par un ensemble de circuits de logique combinatoire (41) programmé pour assurer le décodage de mots codés selon ledit code Huffman tronqué en mots exprimant la' longueur de données de même niveau et qu'il comporte un premier aiguillage (i »' î* 64. reliant les sorties dudit compteur principal (244) recevant ledit signal d'horloge rapide ou les sorties d'un registre d'entrée (40) recevant les données DR au rythme donné d'un premier signal d'horloge incident Hdm aux entrées dudit ensemble (41) et en ce qu'il comporte un compteur (222) de longueur des suites de données DA de même niveau recevant un signal d'horloge de codeur HC définissant le rythme des données DA et dont les sorties sont reliées à un premier groupe d'entrées dudit comparateur (50) dont un deuxième groupe d’entrées est relié aux sorties dudit ensemble, un ensemble auxiliaire de transcodage (226') assurant le transcodage du contenu du compteur (222) de longueur des suites de données DA en un mot auxiliaire exprimant la longueur du mot codé correspondant selon ledit code Huffman tronqué, un deuxième aiguillage (81) reliant les sorties dudit ensemble auxiliaire (226') ou d'un compteur (44) de longueur de mot formé par les données DR, recevant ledit premier signal d'horloge incident Hdm, audit ensemble (41) pour activer le nombre d'entrées dudit ensemble qui correspond à cette longueur de mot, un premier compteur initialisable (46) connecté aux sorties dudit ensemble de circuits de logique combinatoire (41) pour recevoir les mots décodés, un registre de sortie du mot codé (232) relié audit compteur principal (244) commandé en déchargement par un second signal d'horloge incident à un rythme donné Hm et associé à un second compteur initialisable (231) de longueur dudit mot codé relié aux sorties dudit ensemble auxiliaire (226') et commandé en décomptage par ledit second signal d'horloge incident, ledit registre de sortie et ledit second compteur initialisable étant commandés en chargement lors de l'identité des mots comparés par le comparateur pour l'état nul dudit second compteur initialisable et en ce qu'il *·'*»* j 65. comporte une bascule, dite bascule de couleur (245) reliée à une entrée supplémentaire dudit ensemble (41) ainsi qu'à une entrée supplémentaire dudit ensemble auxiliaire (226') et fournissant le niveau des données DA ou des données à reproduire à partir des données DR, commandée à travers un troisième aiguillage (83) par un détecteur de transition (220) recevant les données DA ou à partir dudit ensemble (41) délivrant un mot décodé, des moyens d'élaboration de signaux d'horloge (224, 225, 51, 54, 47) associés à un oscillateur (Ho) et commandés d'une part par ledit comparateur (50) et ledit second compteur initiali-sable (231) de longueur dudit mot codé pour le blocage dudit signal d'horloge rapide à chaque identité entre les mots comparés tant que ledit second compteur initialisable n'est pas à l’état nul et pour l'élaboration d'un signal d'horloge de codeur HC à chaque identité des mots comparés pour l'état nul de ce second compteur, d'autre part par le détecteur de transition (220) pour le blocage du signal d'horloge de codeur HC à chaque transition, et, en outre, par ledit premier compteur initialisable (46) de longueur du mot décodé pour l'élaboration d'un signal d'horloge de décodeur HD lors de son état non nul, un moyen (85) commandable de blocage de toute information en sortie du registre de sortie (232), et un moyen (86) commandable de blocage dudit signal d'horloge du décodeur HD, dans ce dispositif de conversion lesdits aiguillages étant commandés simultanément par un signal de mise en fonctionnement en codeur ou décodeur qui commande en outre le blocage de toute information en sortie du registre de sortie (232) lorsque ledit dispositif fonctionne en décodeur et le blocage du signal d'horloge du décodeur HD lorsque ledit dispositif fonctionne en codeur. j; ^êûâuxLr V" !
LU81845A 1978-11-09 1979-11-05 Dispositif de conversion binaire en particulier pour emetteurs et recepteurs d'informations d'image a reduction de repondance LU81845A1 (fr)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR7831684A FR2441297A1 (fr) 1978-11-09 1978-11-09 Dispositif de conversion binaire et applications aux emetteurs et recepteurs d'informations d'image a reduction de redondance
FR7831684 1978-11-09

Publications (1)

Publication Number Publication Date
LU81845A1 true LU81845A1 (fr) 1980-06-05

Family

ID=9214656

Family Applications (1)

Application Number Title Priority Date Filing Date
LU81845A LU81845A1 (fr) 1978-11-09 1979-11-05 Dispositif de conversion binaire en particulier pour emetteurs et recepteurs d'informations d'image a reduction de repondance

Country Status (11)

Country Link
US (1) US4311989A (fr)
JP (1) JPS5571341A (fr)
BE (1) BE879653A (fr)
CA (1) CA1147470A (fr)
DE (1) DE2944234A1 (fr)
FR (1) FR2441297A1 (fr)
GB (1) GB2035759B (fr)
IE (1) IE48865B1 (fr)
IT (1) IT1119417B (fr)
LU (1) LU81845A1 (fr)
NL (1) NL7908197A (fr)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58129876A (ja) * 1981-12-29 1983-08-03 Fujitsu Ltd フアクシミリ装置
JPS5937773A (ja) * 1982-08-26 1984-03-01 Canon Inc ランレングス符号復号装置
NL8301264A (nl) * 1983-04-11 1984-11-01 Philips Nv Inrichting voor het regelsgewijs comprimeren van binaire data van een beeldveld- en aftastinrichting voor een document voorzien voor zulk comprimeren.
GB2146874A (en) * 1983-08-26 1985-04-24 British Telecomm Decoding of minimum redundancy codes
EP0145397B1 (fr) * 1983-12-08 1989-02-01 Crosfield Electronics Limited Détection de mots de code
GB2175769B (en) * 1985-04-27 1989-12-28 Sony Corp Method and apparatus for processing an image signal
US5216423A (en) * 1991-04-09 1993-06-01 University Of Central Florida Method and apparatus for multiple bit encoding and decoding of data through use of tree-based codes
JP3520670B2 (ja) * 1996-06-28 2004-04-19 ソニー株式会社 可変長符号処理装置および画像処理装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3016422A (en) * 1957-11-29 1962-01-09 Rca Corp Reversible code converter
US3471639A (en) * 1966-10-03 1969-10-07 Xerox Corp Shift/count control circuit
US3748379A (en) * 1970-01-22 1973-07-24 Electronic Image Sys Corp Run length coding technique
JPS5216156A (en) * 1975-07-30 1977-02-07 Hitachi Ltd Code conversion system
JPS5261424A (en) * 1975-11-17 1977-05-20 Olympus Optical Co Ltd Encode system
US4037226A (en) * 1976-01-07 1977-07-19 Ncr Corporation Pulse code modulation compressor
US4092675A (en) * 1976-12-29 1978-05-30 Xerox Corporation Truncated run length encoding with a modular variable length code format
FR2396479A1 (fr) * 1977-06-30 1979-01-26 Cit Alcatel Installation de transmission de fac-simile a reduction de redondance

Also Published As

Publication number Publication date
BE879653A (fr) 1980-04-28
IT7969181A0 (it) 1979-11-08
JPS5571341A (en) 1980-05-29
DE2944234A1 (de) 1980-05-29
FR2441297B1 (fr) 1982-05-14
IE48865B1 (en) 1985-05-29
DE2944234C2 (fr) 1989-04-27
GB2035759B (en) 1982-11-24
FR2441297A1 (fr) 1980-06-06
US4311989A (en) 1982-01-19
IT1119417B (it) 1986-03-10
GB2035759A (en) 1980-06-18
IE792140L (en) 1980-05-09
NL7908197A (nl) 1980-05-13
CA1147470A (fr) 1983-05-31

Similar Documents

Publication Publication Date Title
CA1111547A (fr) Installation de transmission de facsimile a reduction de redondance
EP0014152B1 (fr) Opérateur pour réseau de commutation de données numériques par paquets
EP0013990B1 (fr) Procédé de transmission série d&#39;informations binaires et dispositifs pour sa mise en oeuvre
EP0442548B1 (fr) Dispositifs de codage et de décodage à longueur variable de signaux numériques
EP0194902B1 (fr) Procédé et système de transmission en bande étalée, notamment pour la transmission d&#39;information sur un réseau de distribution d&#39;énergie électrique
EP0436251A2 (fr) Système de codage de signaux numériques destinés à être transmis et/ou stockés et système de décodage correspondant
FR2462068A1 (fr) Systeme de conversion de code et notamment pour le traitement de signaux video
LU81845A1 (fr) Dispositif de conversion binaire en particulier pour emetteurs et recepteurs d&#39;informations d&#39;image a reduction de repondance
EP0162442A1 (fr) Procédé de transmission synchrone de données et dispositif pour sa mise en oeuvre
FR2489640A1 (fr) Diminution du materiel de traitement de l&#39;information pour un systeme video numerique impliquant un sous-echantillonnage et une reconstitution adoptive
EP0035061A1 (fr) Procédé et dispositif pour multiplexer un signal de données et plusieurs signaux secondaires, procédé et dispositif de démultiplexage associés, et émetteur-récepteur d&#39;interface en faisant application
FR2754957A1 (fr) Procede de decodage d&#39;un signal numerique ainsi qu&#39;un systeme de bus et une unite peripherique pour sa mise en oeuvre
EP0108692A1 (fr) Procédé et installation de transmission de données numériques
EP0133081B1 (fr) Dispositif de synchronisation pour transmission numérique avec trames, et récepteur comportant un tel dispositif
FR2511828A1 (fr) Dispositif de transmission de fac-similes
EP0633457B1 (fr) Elément photosensible et dispositif pour la détection d&#39;impulsions lumineuses
FR2532677A1 (fr) Serrure electronique dont le code peut etre modifie
FR2491275A1 (fr) Procede de reduction du bruit et de la diaphonie en codage analogique-numerique et codeur correspondant
FR2625057A1 (fr) Procede et dispositif de transmission d&#39;une voie numerique de service par l&#39;intermediaire du canal de parite d&#39;un train numerique transmis en code a controle de parite
WO1989010042A1 (fr) Procede de codage et de decodage d&#39;informations, par blocs, et dispositifs de codage et de decodage, pour la mise en oeuvre de ce procede
EP0012880A1 (fr) Procédé de décodage de données binaires codées en phase, modulation de fréquence et modulation de fréquence modifiée
EP0063990B1 (fr) Procédé de transmission d&#39;une image à débit réduit; système de transmission pour la mise en oeuvre de ce procédé
CA1236552A (fr) Procede de telesignalisation pour une liaison de transmission numerique et dispositif pour sa mise en oeuvre
FR2574201A1 (fr) Procede et dispositif de telesignalisation pour une liaison de transmission numerique
EP0029923A1 (fr) Circuit de commande de mémoire tampon