KR980011231A - 디지털 브이씨알의 캡스턴 서보회로 - Google Patents

디지털 브이씨알의 캡스턴 서보회로 Download PDF

Info

Publication number
KR980011231A
KR980011231A KR1019960031880A KR19960031880A KR980011231A KR 980011231 A KR980011231 A KR 980011231A KR 1019960031880 A KR1019960031880 A KR 1019960031880A KR 19960031880 A KR19960031880 A KR 19960031880A KR 980011231 A KR980011231 A KR 980011231A
Authority
KR
South Korea
Prior art keywords
capstan
unit
signal
error signal
servo circuit
Prior art date
Application number
KR1019960031880A
Other languages
English (en)
Other versions
KR100215200B1 (ko
Inventor
천자홍
Original Assignee
배순훈
대우전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 배순훈, 대우전자 주식회사 filed Critical 배순훈
Priority to KR1019960031880A priority Critical patent/KR100215200B1/ko
Publication of KR980011231A publication Critical patent/KR980011231A/ko
Application granted granted Critical
Publication of KR100215200B1 publication Critical patent/KR100215200B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B21/00Head arrangements not specific to the method of recording or reproducing
    • G11B21/02Driving or moving of heads

Landscapes

  • Adjustment Of The Magnetic Head Position Track Following On Tapes (AREA)

Abstract

본 발명은 디지탈 브이씨알의 캡스턴 서보회로에 관한 것이다. 이 디지탈 브이씨알의 캡스턴 서보회로는 재생헤드의 출력신호로부터 트랙의 앞부분 및 뒷부분의 신호를 추출하는 대역통과필터부와; 상기 대역통과필터부로부터의 두 신호의 차신호를 증폭하여 오차신호를 발생하는 차동증폭부와; 상기 차동증폭부에서 발생된 오차신호를 샘플홀딩 및 증폭의 처리를 행하여 출력하는 신호처리부와; 상기 신호처리부에서 출력되는 오차신호를 반전 또는 비반전시킴으로써 얻어진 캡스턴 구동신호를 캡스턴 모터에 제공하는 캡스턴구동부와; 테이프 트랙에 대한 재생헤드의 정확한 트레이스가 이루어지도록 상기 신호처리부의 처리동작과 캡스턴구동부의 캡스턴 구동신호 발생동작을 제어하는 캡스턴제어부를 구비하고 있다.

Description

디지털 브이씨알의 캡스턴 서보회로
제1도는 종래 아날로그 브이씨알의 캡스턴 서보회로의 구성도.
제2도는 본 발명의 바람직한 실시예에 따른 디지탈 브이씨알의 캡스턴 서보회로의 구성도.
제3도는 본 발명의 바람직한 실시예에 따른 타이밍도.
* 도면의 주요부분에 대한 보호의 설명
210 : 헤드 211 : 대역통과필터부
214 : 차동증폭부 220 : 캡스턴제어부
221 : 마이크로컴퓨터 240 : 캡스턴구동부
250 : 캡스턴모터
본 발명은 디지탈 브이씨알에 관한 것으로, 특히 재생시 비디오헤드에 의해 비디오트랙이 트레이스(trace) 될 수 있도록 테이프 주행제어를 행하는 디지탈브이씨알의 캡스턴 서보회로에 관한 것이다.
일반적인 가정용 비디오방식(VHS)의 브이씨알에서는 회전헤드 방식으로 영상신호의 기록 및 재생을 행하기 때문에, 깨끗한 화면을 얻기 위해서는 비디오헤드의 회전수 및 회전위상, 테이프의 주행속도등을 정확히 제어할 필요가 있으며, 이를 위해 서보회로를 이용하고 있다.
캡스턴 서보회로는 기록시에는 테이프의 주행속도가 일정하게 유지되도록, 그리고 재생시에는 비디오헤 드에 의해 비디오트랙이 정확하게 트레이스되도록, 테이프 주행제어를 행한다.
제1도에에는 일반적인 아날로그 브이씨알의 캡스턴 서보회로가 도시되어 있다.
아날로그 브이씨알의 캡스턴 서보희로는 제어헤드(110) 를 구비하고 있다.
일반적으로 아날로그 방식에서는 기록시 테이프의 길이방향으로 그 테이프의 하단에지에 제어트랙을 형성하게 된다. 재생시 이 제어트랙은 상기 제어헤드(110)에 의해 주사되게 되며, 이 주사에 의해 파 일럿(pilot) 신호의 재생이 행해진다.
아날로그 브이씨알의 캡스턴 서보희로는 또한 비교기(120)를 구비하고 있다. 이 비교기(120)는 상기 제어헤드(110)의 출력에 연결되어 있다. 따라서 재생시 상시 제어헤드(110)에 의해 재생된 파이럿신호는 비교기(120)에 입력되게 된다. 비교기(120)는 상기 제어헤드(110)로 부터의 파일럿신호를 소정의 기준신호(Vref)와 비교하여 오차신호를 발생, 출력한다.
아날로그 브이씨알의 캡스턴 서보희로는 또한 마이크로컴퓨터(130)를 구비하고 있다. 마이크로컴퓨터(130)는 상기 비교기(120)의 출력측에 연결되어 있으며, 이 비교기(130)로부터 입력되는 오차신호에 따라 펄스폭변조신호(PWM)를 발생하여 출력한다.
아날로그 브이씨알의 캡스턴 서보회로는 또한 저역통과필터(140)를 구비하고 있다. 저역통과필터(140)는 상기 마이크로컴퓨터(130)의 출력측에 연결되어 있으며, 마이크로컴퓨터(130)로 부터 입력되는 펄스폭변조신호(PWM)의 저역성분만을 추출하여 캡스턴 구동신호로서 출력한다. 저역통과필터(140)에서 출력된 캡스턴 구동신호는 캡스턴모터(150)에 제공되며, 이 제공에 의해 테이프 주행제어가 행해짐으로써, 미도시의 비디오헤드에 의해 비디오트랙이 정확하게 트레이스되도록 하고 있다.
그러나, 이러한 구성의 종래 아날로그 브이씨알의 캡스턴 서보회로에서는 트랙의 중앙부분에서 읽어들여온 미약한 신호를 기초로 테이프의 주행속도를 판단하기 때문에, 테이프 주행속도의 판단 자체에 정확성이 떨어진다. 따라서 테이프 주행제어가 불안정해져 비디오헤드에 의해 비디오트랙이 정확하게 트레이스되지 않게 되며, 이에따라 깨끗한 영상이 얻어지지 않는다는 문제점을 가지고 있다.
본 발명의 목적은 재생헤드에 의해 비디오트랙이 정확하게 트레이스되도록 테이프 주행제어를 행하는 디지탈 브이씨알의 캡스턴 서보회로를 제공하는데 있다.
본 발명 디지탈 브이씨알의 캡스턴 서보회로는 대역통과필터부와, 차동증폭부와, 신호처리부와, 캡스턴구동부와, 캡스턴제어부를 구비하고 있다. 이 대역통과필터부는 재생헤드의 출력신호로 부터 트랙의 앞 부분 및 뒷부분의 신호를 추출하게 된다.
차동증폭부는 상기 대역통과필터부로부터 입력되는 두 신호의 차신호를 증폭하여 오차신호를 발생하게 된다.
신호처리부는 상기 차동증폭부에서 발생된 오차신호를 샘플홀딩 및 증폭의 처리를 행하여 출력하게 된다.
캡스턴구동부는 상기 신호처리부에서 출력되는 오차신호 반전 또는 비반전시킴으로써 얻어진 캡스턴 구동신호를 캡스턴모터에 제공하게 된다.
캡스턴제어부는 테이프의 비디오트랙에 대한 재생헤드의 정확한 트레이스가 이루어지도록 상기 신호 처리부의 처리동작과 캡스턴구동부의 캡스턴 구동신호 발생동작을 제어한다.
이러한 구성의 본 발명에 의해서, 테이프의 비디오트랙이 재생헤드에 의해 정확하게 트레이스되게 되므로, 깨끗한 영상이 얻어지게 된다.
본 발명의 실시예로는 다수개가 존재할 수 있으며, 이하에서는 바람직한 실시예에 대해 상세히 설명한다. 이 바람직한 실시예를 통해 본 발명의 목적, 특징 및 이점을 보다 잘 이해할 수 있게 된다.
제2도에는 본 발명의 바람직한 실시예에 따른 디지탈 브이씨알의 캡스턴 서보회로가 도시되어 있다.
본 바람직한 실시예에 따른 디지탈 브이씨알의 캡스턴 서보회로는 대역통과필터부(211)를 구비하고 있다. 이 대역통과필터부(211)는 헤드(210)의 출력측에 각각 연결되어 있는 제1대역통과필터(212)와 제2대역통과필터(213)로 구성되어 있으며, 이 제1대역통과필터(212)와 제2대역통과필터(213)에 의해 헤드(210)의 출력신호로부터 트랙의 앞부분 및 뒷부분의 신호가 추출되게 된다. 상기 제1대역통과필터(212)와 제2대역통과필터(213)는 이러한 추출을 위한 차단주파수를 가지고 있다.
본 바람직한 실시예에 따른 디지탈 브이씨알의 캡스턴 서보회로는 또한 차동증폭부(214)를 구비하고 있다. 이 차동증폭부(214)는 상기 제1 및 제2대역통과필터(212, 213)의 출력측에 연결되어 있으며, 이들 제1 및 제2대역통과필터(212, 213)로부터 입력되는 두 신호의 차신호를 증폭하여 오차신호를 발생 하게 된다.
본 발명의 디지탈 브이씨알의 캡스턴 서보회로는 또한 제1 및 제2샘플홀드부(231, 232), 차동증폭기(233) 및 제3샘플홀드부(234)로 구성된 신호처리부를 구비하고 있다. 제1샘플홀드부(231)는 제1스위치(SW1)와 제1콘덴서(C1)로 구성되어 있고, 제2샘플홀드부(232)는 제2스위치(SW2)와 제2콘덴서(C2)로 구성되어 있으며, 그리고 제3샘플홀드부(234)는 제3스위치(SW3)와 제3콘덴서(C3)로 구성되어 있다. 상기 차동증폭기(233)는 상기 제1 및 제2샘플홀드부(231, 232)와 제3샘플홀드부(234)와의 사이에 설치되어 있다.
본 바람직한 실시예에 따른 디지탈 브이씨알의 캡스턴 서보회로는 또한 절환스위치(SWO), 제4콘덴서(C4) 및 마이크로컴퓨터(221)로 구성된 캡스턴제어부(220)를 구비하고 있다. 이러한 구성의 캡스턴 제어부(220)는 테이프 주행속도에 따라 상기 신호처리부의 처리동작과 후술되는 캡스턴구동부(210)의 구동신호 발생동작을 제어하게 되는데, 이를 제3도를 참조하여 설명한다.
제3도에는 본 바람직한 실시예에 따른 타이밍도가 도시되어 있다. 테이프의 주행속도가 빠른 경우, 마이크로컴퓨터(221)는 제3도의 (가)에 나타낸 헤드스위칭신호(HSW)를 기준으로 (나) 및 (다)와 같이 제1 및 제2샘플홀드부 (231, 232)를 제어하게 된다. 즉, 헤드스위칭신호(HSW)의 1개 펄스의 상승에지와 다음의 1개 펄스의 하강에지에서 제1샘플홀드부(231)를 온시키는 제어를 행하고, 이와 더불어 헤드스위칭신호(HSW)의 1개 펄스의 하강에지와 다음의 1개 펄스의 상승에지에서 제2샘플홀드부(232)를 온시키는 제어를 행하게 된다. 이 제어에 따라, 제1 및 제2샘플홀드부(231, 232)는 차동증폭부(214)로부터 입력되는 오차신호를 샘플 및 홀딩하여 차동증폭기(233)에 제공한다.
차동증폭기(233)는 상기 제1 및 제2샘플홀드부(231, 232)로 부터의 두 신호의 차를 증폭하여 제3샘플 홀드부(234)를 통해 출력한다. 이때, 제3샘플홀드부(234)의 제3스위치(SW3)는 제3도의 (라)와 같이 헤드스위칭신호(HSW)의 각각의 펄스마다 그 하강에지에서 온되도록 마이크로컴퓨터(221)의 제어를 받는다.
본 발명 디지탈 브이씨알의 캡스턴 서보회로는 또한 캡스턴구동부(240)를 구비하고 있다. 캡스턴구동 부(240)는 인버터(R, R, A3)와 제4스위치(SW4)를 구비하고 있다. 상기 제3샘플홀드부(234)에서 출력된 신호는 이 캡스턴구동부(240)에 입력된다. 캡스턴구동부(240)는 두가지의 루트를 가지고 있는데, 하나는 제3샘플홀드부(234)의 출력을 바로 캡스턴모터(250)에 전달하는 루트이고, 다른 하나는 제3샘플 홀드부(234)의 출력을 반전시켜 전달하는 루트이다. 이 두 루트중 어느 한 루트의 선택은 마이크로컴퓨터(221)의 제어에 의해 상기 제4스위치(SW4)의 절환을 통해 행해진다. 상기 반전을 위해 상기 인버터(R, R, A3)가 설치된 것이며, 이 인버터는 저항값이 동일한 두 저항기(R, R)와 연산증폭기(A3)로 구성되어 있다.
마이크로컴퓨터(221)는 테이프의 주행속도가 빠른 경우, 제3도의 (마)에 나타낸 바와같이 캡스턴구동부(240), 보다 구체적으로는 제4스위치(SW4)를 제어하게 된다. 제4스위치(SW4)의 절환을 통해, 재생헤드에 의해 비디오트랙이 정확하게 트레이스되도록 하는 캡스턴 구동신호가 발생되어 캡스턴모터(250)에 제공된다. 한편, 테이프의 주행속도가 느린 경우에는, 마이크로컴퓨터(221)는 제3도의 (바) 및 (사)에 나타낸 바와같이 테이프의 주행속도가 빠를 때와는 달리, 제1 및 제2샘플홀드부(231, 232)를 바꾸어 제어함으로써 비디오트랙이 재생헤드에 의해 정확하게 트레이스 되도록 한다.
이상에서 상세히 설명한 바와같이, 본 발명에서는 비디오헤드에 의해 비디오트랙이 정확하게 트레이스 되므로, 깨끗한 영상이 얻어지게 된다.
지금까지 본 발명의 바람직한 실시예에 대해 설명해 왔지만, 이는 본 발명을 그것에 한정하는 것이 아님은 당업자에게 명백한 사실이며, 첨부된 특허청구의 범위내에서 여러 가지의 수정예 및 변형예가 가능함은 당연하다하겠다.

Claims (1)

  1. 재생헤드의 출력신호로부터 트랙의 앞부분 및 뒷부분의 신호를 추출하는 대역통과필터부와; 상기 대역통과필터부로부터의 두 신호의 차신호를 증폭하여 오차신호를 발생하는 차동증폭부와; 상기 차동증폭부에서 발생된 오차신호를 샘플홀딩 및 증폭의 처리를 행하여 출력하는 신호처리부와; 상기 신호처리부에서 출력되는 오차신호를 반전 또는 비반전시킴으로써 얻어진 캡스턴 구동신호를 캡스턴모터에 제공하는 캡스턴구동부와; 테이프 트랙에 대한 재생헤드의 정확한 트레이스가 이루어지도록 상기 신호처리부의 처리동작과 캡스턴구동부의 캡스턴 구동신호 발생동작을 제어하는 캡스턴제어부를 구비하고 있는 것을 특징으로 하는 디지탈 브이씨알 캡스턴 서보회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960031880A 1996-07-31 1996-07-31 디지탈 브이씨알의 캡스턴 서보회로 KR100215200B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960031880A KR100215200B1 (ko) 1996-07-31 1996-07-31 디지탈 브이씨알의 캡스턴 서보회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960031880A KR100215200B1 (ko) 1996-07-31 1996-07-31 디지탈 브이씨알의 캡스턴 서보회로

Publications (2)

Publication Number Publication Date
KR980011231A true KR980011231A (ko) 1998-04-30
KR100215200B1 KR100215200B1 (ko) 1999-08-16

Family

ID=19468382

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960031880A KR100215200B1 (ko) 1996-07-31 1996-07-31 디지탈 브이씨알의 캡스턴 서보회로

Country Status (1)

Country Link
KR (1) KR100215200B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20240021128A (ko) 2022-08-09 2024-02-16 한국로봇융합연구원 가스생산설비 자동화 씰링 장치 및 이를 이용한 가스생산설비의자동화 씰링 방법

Also Published As

Publication number Publication date
KR100215200B1 (ko) 1999-08-16

Similar Documents

Publication Publication Date Title
JP2724996B2 (ja) 相対位置検出装置
EP0096406A2 (en) Variable speed picture reproducing apparatus for video tape recorder
US4520469A (en) Tracking servo system for optical-disc information reproducing apparatus
KR980011231A (ko) 디지털 브이씨알의 캡스턴 서보회로
EP0373607A2 (en) Focusing error detection circuit
KR930001595Y1 (ko) 2개의 파이로트 신호를 이용한 자동 트래킹화인(atf)회로
JPH0787024B2 (ja) ピックアップの移動速度制御装置
US5001698A (en) Read-out information signal processing circuit in an optical recording and reproducing system
US6195500B1 (en) Phase control apparatus for video cassette recorder
US4743921A (en) Information signal reproducing apparatus having a tracking control system
JPH0452482B2 (ko)
KR920009099B1 (ko) 타코 펄스발생회로
KR950005251B1 (ko) 씨디피의 미러(Mirror) 회로
KR940007541Y1 (ko) 컴팩트 디스크 플레이어의 액츄에이터 진동 보상장치
JP3126109B2 (ja) 光ディスク再生装置のフィードモータ駆動制御回路及びその方法
KR0133866Y1 (ko) 드롭 아웃 펄스를 이용한 테이프 재생 속도 검출 회로
KR910003616Y1 (ko) Rf 동기 신호 정형회로
JPH0548270Y2 (ko)
JPS638963Y2 (ko)
JP2626983B2 (ja) 光学的再生装置
KR890000660Y1 (ko) 모우터의 감속 및 가속 제어회로
JPH0713090Y2 (ja) データレコーダ
JPS647428B2 (ko)
JPS59177753A (ja) コントロ−ル信号再生装置
EP0468472A1 (en) Recording/reproducing circuit for disk apparatus

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee