KR980007804A - 일대다 프로세서 통신장치 및 통신방법 - Google Patents

일대다 프로세서 통신장치 및 통신방법 Download PDF

Info

Publication number
KR980007804A
KR980007804A KR1019960026437A KR19960026437A KR980007804A KR 980007804 A KR980007804 A KR 980007804A KR 1019960026437 A KR1019960026437 A KR 1019960026437A KR 19960026437 A KR19960026437 A KR 19960026437A KR 980007804 A KR980007804 A KR 980007804A
Authority
KR
South Korea
Prior art keywords
communication
message
interrupt
processor
slave
Prior art date
Application number
KR1019960026437A
Other languages
English (en)
Other versions
KR0174679B1 (ko
Inventor
박인석
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019960026437A priority Critical patent/KR0174679B1/ko
Publication of KR980007804A publication Critical patent/KR980007804A/ko
Application granted granted Critical
Publication of KR0174679B1 publication Critical patent/KR0174679B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/24Handling requests for interconnection or transfer for access to input/output bus using interrupt
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline or look ahead
    • G06F9/3877Concurrent instruction execution, e.g. pipeline or look ahead using a slave processor, e.g. coprocessor

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Multi Processors (AREA)

Abstract

1. 청구범위에 기재된 발명이 속한 기술분야 : 일대다 프로세서 통신장치에 관한 것이다.
2. 발명이 해결하려고 하는 기술적 과제 : 원거리 통신에서도 유용하며 확장가능 일대다 프로세서 통신장치를 구현한다.
3. 발명의 해결방법의 요지 : 본 발명은 미리 정해진 각각의 기능을 수행하는 다수의 슬레이브 프로세서와, 상기 다수의 슬레이브 프로세서 각각을 공통으로 연결하는 통신라인과, 상기 다수의 슬레이브 프로세서 각각을 공통으로 연결하는 인터럽트라인과, 상기 인터럽트라인을 통해 소정 슬레이브 프로세서로부터 발생된 인터럽트를 수신하고 소정 메시지를 상기 통신라인을 통해 상기 인터럽트를 발생한 슬레이브 프로세서와 송수신하는 마스터 프로세서로 이루어지는 일대다 프로세서 통신장치를 제공한다.
4. 발명의 중요한 용도 : 광전송장치에 유용하게 이용될 수 있다.

Description

일대다 프로세서 통신장치 및 통신방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명에 따른 일대다 프로세서 통신장치의 구성을 보여주는 도면.
제4도는 제3도에 도시된 통신 장치의 통신동작을 개략적으로 보여주는 도면.
제5도는 본 발명에 따른 통신동작을 위한 마스터 프로세서의 처리흐름도.

Claims (6)

  1. 일대다 프로세서의 통신장치에 있어서, 미리 정해진 각각의 기능을 수행하는 다수의 슬레이브 프로세서와, 상기 다수의 슬레이브 프로세서 각각을 공통으로 연결하는 통신라인과, 상기 다수의 슬레이브 프로세서 각각을 공통으로 연결하는 인터럽트라인과 상기 인터럽트라인을 통해 소정 슬레이브 프로세서로부터 발생된 인터럽트를 수신하고 소정 메시지를 상기 통신라인을 통해 상기 인터럽트를 발생한 슬레이브 프로세서와 송수신하는 마스터 프로세서로 구성함을 특징으로 하는 통신장치.
  2. 하나의 마스터 프로세서와 다수의 슬레이브 프로세서들을 구비하고 있으며. 상기 다수의 슬레이브 프로세서들 각각이 인터럽트라인과 통신라인을 통해 상기 마스터 프로세서에 공통으로 연결되는 통신장치의 통신방법에 있어서, 상기 마스터 프로세서는 상기 인터럽트라인을 통해 소정 인터럽트가 수신될시 상기 다수의 슬레이브 프로세서들 각각을 순차적으로 폴링하여 상기 인터럽트를 발생시킨 슬레이브 프로세서를 찾은 후 상기 통신라인을 통해 이 슬레이브 프로세서와 소정 메시지를 주고 받는 것을 특징으로 하는 통신방법.
  3. 하나의 마스터 프로세서와 각각이 고유의 어드레스를 가지는 다수의 슬레이브 프로세서들을 구비하고 있으며, 상기 다수의 슬레이브 프로세서들 각각이 인터럽트라인과 통신라인을 통해 상기 마스터 프로세서에 공통으로 연결되는 통신장치의 통신방법에 있어서, 상기 인터럽트라인을 통해 소정 인터럽트가 수신될 시 상기 마스터 프로세서가 상기 다수의 슬레이브 프로세서들 각각의 어드레스값을 순차적으로 세팅한 후 이 세팅된 어드레스값을 포함하는 토큰 메시지로서 상기 통신라인을 통해 전송하는 제1과정과, 상기 다수의 슬레이브 프로세서들 각각이 상기 통신라인을 통해전송된 토큰메시지에 포함된 어드레스값과 자신의 어드레스값을 비교하여 동일한 경우 전송을 위한 메시지가 있는지 유무를 판단하고, 전송을 위한 메시지가 있는 경우 상기 통신라인을 통해 해당하는 통신메시지를 상기 마스터 프로세서로 전송하는 제2과정으로 구성함을 특징으로 하는 통신방법.
  4. 제3항에 있어서, 상기 다수의 슬레이브 프로세서들 각각은 상기 통신라인을 통해 전송된 토큰메시지에 포함된 어드레스값과 자신의 어드레스값이 동일하고, 전송을 위한 통신메시지가 없는 것으로 판단되는 경우 상기 통신라인을 통해 전송할 통신메시지가 없음을 나타내는 메시지를 상기 마스터 프로세서로 전송하는 제3과정으로 더 포함함을 특징으로 하는 통신방법.
  5. 제3항 또는 제4항에 있어서, 상기 마스터 프로세서는 상기 다수의 슬레이브 프로세서들중 어는 한 프로세서의 어드레스값을 포함하는 토큼 메시지를 전송하고 대응하는 프로세서로부터 전송할 통신메시지가 없음을 나타내는 메시지가 전송된 경우에 다른 어드레스값을 세팅하여 토큰메시지로 전송하는 것을 특징으로 하는 통신방법.
  6. 제5항에 있어서, 상기 마스터 프로세서는 상기 다수의 슬레이브 프로세서들중 대응하는 프로세서로부터 통신메시지가 전송된 경우에 다른 어드레스값을 세팅하지 않는 것을 특징으로 하는 통신방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960026437A 1996-06-29 1996-06-29 일대다 프로세서 통신장치 및 통신방법 KR0174679B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960026437A KR0174679B1 (ko) 1996-06-29 1996-06-29 일대다 프로세서 통신장치 및 통신방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960026437A KR0174679B1 (ko) 1996-06-29 1996-06-29 일대다 프로세서 통신장치 및 통신방법

Publications (2)

Publication Number Publication Date
KR980007804A true KR980007804A (ko) 1998-03-30
KR0174679B1 KR0174679B1 (ko) 1999-04-01

Family

ID=19465143

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960026437A KR0174679B1 (ko) 1996-06-29 1996-06-29 일대다 프로세서 통신장치 및 통신방법

Country Status (1)

Country Link
KR (1) KR0174679B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010056115A (ko) * 1999-12-14 2001-07-04 박종섭 마스터/슬래이브 구조의 양방향 인터럽트 방법
KR20020039128A (ko) * 2000-11-20 2002-05-25 방영진 레버클러치

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100440444B1 (ko) * 2001-11-06 2004-07-15 에스케이 텔레콤주식회사 차세대 이동통신 시스템 기지국 내에서의 보드간 통신 방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010056115A (ko) * 1999-12-14 2001-07-04 박종섭 마스터/슬래이브 구조의 양방향 인터럽트 방법
KR20020039128A (ko) * 2000-11-20 2002-05-25 방영진 레버클러치

Also Published As

Publication number Publication date
KR0174679B1 (ko) 1999-04-01

Similar Documents

Publication Publication Date Title
KR960006642A (ko) 멀티미디어 회의 시스템에서 사용하기 위한 향상된 주변장치
KR890702140A (ko) 버스에서 엑세스를 얻기 위한 노드용 장치 및 그 방법
KR930009284A (ko) 멀티프로세서 통신 시스템에서의 데이타 충돌 검출을 위한 장치 및 방법
KR980004067A (ko) 멀티프로세서 시스템의 데이터 송수신장치 및 방법
KR890007528A (ko) 통신 회로망에서 프로토콜 전송방법
KR960006388A (ko) 클라이언트 · 서버 · 시스템 및 그 제어 방법
KR910008578A (ko) 인터럽트 통지방식
KR980007804A (ko) 일대다 프로세서 통신장치 및 통신방법
US5475816A (en) Reply monitor for a network of microprocessor-based systems
JPS55154851A (en) Data transmission system
EA199700054A1 (ru) Система передачи данных
JPH02230356A (ja) 情報処理装置のバス拡張装置
KR100388065B1 (ko) 유닉스를 사용하는 분산 시스템 상에서 공유 라이브러리 지원방법 및 장치
KR970056517A (ko) 전송시스템에서 듀얼포트램을 이용하여 통신하는 장치 및 방법
KR970012108A (ko) 화상형성장치의 멀티 유저 식별 프린팅방법
KR930007020B1 (ko) 버스로 연결된 멀티 프로세서 시스팀에서의 프로세서간 통신방법
JPS6282843A (ja) 通信制御装置
KR950020207A (ko) 다중 프로세서의 통신장치
JPS6363242A (ja) 複合プロセツサシステムによる通信処理装置のシミユレ−タ
KR940012893A (ko) 페이징 송신기에 있어서 주/예비장치의 절체방법 및 회로
KR840005230A (ko) 데이타 처리 시스템에 있어서의 악세스 요구 제어장치
JPH0241544A (ja) 制御表によるプログラム呼出し方式
KR950022514A (ko) 복수의 시스템과 통신하는 단일 프로세서의 통신포트제어방법 및 그 장치
KR950020175A (ko) 다중 프로세서의 통신장치
KR970002687A (ko) 통신 방법 및 통신 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20061018

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee