KR980004293A - Flat panel display device - Google Patents

Flat panel display device Download PDF

Info

Publication number
KR980004293A
KR980004293A KR1019960025073A KR19960025073A KR980004293A KR 980004293 A KR980004293 A KR 980004293A KR 1019960025073 A KR1019960025073 A KR 1019960025073A KR 19960025073 A KR19960025073 A KR 19960025073A KR 980004293 A KR980004293 A KR 980004293A
Authority
KR
South Korea
Prior art keywords
signal
mode
input
flat panel
display device
Prior art date
Application number
KR1019960025073A
Other languages
Korean (ko)
Other versions
KR100207315B1 (en
Inventor
이효성
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019960025073A priority Critical patent/KR100207315B1/en
Publication of KR980004293A publication Critical patent/KR980004293A/en
Application granted granted Critical
Publication of KR100207315B1 publication Critical patent/KR100207315B1/en

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0828Several active elements per pixel in active matrix panels forming a digital to analog [D/A] conversion circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/066Adjustment of display parameters for control of contrast
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/14Use of low voltage differential signaling [LVDS] for display data communication

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 평판 디스플레이 장치에 관한 것으로서, 모니터의 해상도와 다른 해상도를 가진 비디오 신호가 입력되면 모니터에 디스플레이 하기 적합한 해상도로 변환해 주는 기능과, 상게 해상도 변환에 따라서 XGA 모니터에 SVGA 모드 입력시 비대칭적인 화면의 상하좌우 여백을 대칭적으로 화면을 중심에 구현하는 기능과, 온스크린디스플레이(On Screen Display : 이하 OSD라 약칭한다) 신호의 간략화된 인터페이스 장치를 구현하기 위한 기능과, 인버터 외에 비디오 신호에 DC 전압을 더하여 화면의 밝기를 조절하는 기능과, 화면의 명암 대비를 위한 콘트라스트 기능과, 모니터의 전원 절전 모드인 DPMS(Display Power Management Signaling)를 구현하는 기능을 구비한 평판 디스플레이 장치에 관한 것이다.The present invention relates to a flat panel display device, and more particularly, to a flat panel display device capable of converting a video signal having a resolution different from that of a monitor to a resolution suitable for display on a monitor, A function for realizing a symmetrical center of the screen of the screen, a function for implementing a simplified interface device of an on screen display (hereinafter referred to as OSD) signal, To a flat panel display device having a function of adjusting a brightness of a screen by adding a DC voltage, a contrast function for contrast of a screen, and a function of implementing Display Power Management Signaling (DPMS), which is a power saving mode of a monitor.

Description

평판 디스플레이 장치Flat panel display device

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is a trivial issue, I did not include the contents of the text.

제3도는 본 발명에 따른 액정 디스플레이 모니터의 블록도.3 is a block diagram of a liquid crystal display monitor according to the present invention.

제4도는 제3도의 상세 블록도.4 is a detailed block diagram of FIG. 3;

Claims (26)

컴퓨터의 비디오카드로부터 R.G.B신호와 동기신호를 제공받아 패널에 디스플레이하는 평판 디스플레이 장치에 있어서, 상기 R.G.B 신호를 처리하는 비디오신호 처리부와; 상기 동기신호를 입력받아 모드를 판별하고 시스템의 전반적인 제어기능을 하는 마이크로 컴퓨터와; 상기 마이크로 컴퓨터에서 입력된 비디오신호의 모드를 판별하면 상기 비디오신호 처리부에서 출력된 비디오 신호를 모니터에 디스플레이하기 적합한 해상도로 변환하여 패널에 출력하는 변환부로 구성한 것을 특징으로 하는 평판디스플레이 장치.A flat panel display device for receiving a R.G.B signal and a synchronization signal from a video card of a computer and displaying the signal on a panel, the flat panel display comprising: a video signal processor for processing the R.G.B signal; A microcomputer for receiving the synchronization signal to determine a mode and performing an overall control function of the system; And a conversion unit converting the video signal output from the video signal processing unit to a resolution suitable for display on a monitor and outputting the converted video signal to a panel when the mode of the video signal input from the microcomputer is determined. 제1항에 있어서, 상기 평판 디스플레이 장치는 고정된 도트 메트릭스 구조를 갖는 액정(LCD), 플라즈마(PDP), FED(Fied Emission Display), EL과 같은 디스플레이 장치임을 특징으로 하는 평판 디스플레이 장치.The flat panel display device of claim 1, wherein the flat panel display device is a display device having a fixed dot matrix structure, such as a liquid crystal display (LCD), a plasma display panel (PDP), a FED (FED Emission Display) 제1항에 있어서, 상기 해상도 변환부의 출력신호는 디지털신호이므로 판넬에 N비트의 디지털신호를 한 라인으로 전송할 수 있도록 하는 LVDS를 상기 해상도 변환부에 연결할 수 있는 것을 특징으로 하는 평판 디스플레이 장치.The flat panel display device of claim 1, wherein the output signal of the resolution converter is a digital signal, so that an LVDS capable of transmitting an N-bit digital signal to the panel can be connected to the resolution converter. 제1항에 있어서, 상기 비디오신호 처리부는, 상기 컴퓨터에서 출력한 RGB신호를 소정의 크기고 증폭하고 노이즈를 제거하는 신호진폭 조절부와; 온스크린디스플레이 신호와 상기 신호진폭 조절부의 출력신호인 RGB신호를 먹싱하는 먹스수단과; 상기 먹스수단에서 출력된 비디오신호의 밝기를 조절하는 클램프와; 상기 클램프에서 출력된 비디오신호를 디지털신호로 변환함과 동사에 명암 조절을 위한 콘크라스트 기능을 가지고 있는 아날로그/디지털 변환부로 구성된 것을 특징으로 하는 평판 디스플레이 장치.The apparatus of claim 1, wherein the video signal processor comprises: a signal amplitude controller for amplifying a RGB signal output from the computer by a predetermined magnitude and removing noise; A multiplexer for multiplexing an on-screen display signal and an RGB signal, which is an output signal of the signal amplitude controller; A clamp for adjusting the brightness of the video signal output from the muxing means; And an analog / digital converter for converting the video signal output from the clamp into a digital signal and having a con- cerning function for controlling contrast in the verb. 제4항에 있어서, 상기 온스크린디스플레이 신호를 비디오신호와 먹싱시키기 위한 먹스수단은, 상기 마이크로 컴퓨터로부터 제어신호를 받아 온스크린디스플레이신호를 출력하는 온스크린디스플레이부와; 상기 온스크린디스플레이 신호를 상기 신호진폭 조절부의 출력신호인 비디오 신호의 전압 레벨과 같도록 변환하는 레벨 변환기와; 상기 온스크린디스플레이 신호와 상기 RGB신호를 먹싱하는 먹스로 구성된 것을 특징으로 하는 평판 디스플레이 장치.5. The apparatus of claim 4, wherein the mux unit for muxing the on-screen display signal with the video signal comprises: an on-screen display unit for outputting a screen display signal received from the microcomputer; A level converter for converting the on-screen display signal to a voltage level of a video signal which is an output signal of the signal amplitude adjusting unit; And a mux for mobilizing the on-screen display signal and the RGB signal. 제4항에 있어서, 상기 클램프는, 상기 먹스로부터 입력되는 비디오 신호의 DC전압을 제거하는 제1콘덴서와; 드레인 상기 제1콘덴서와 출력 단자 사이의 접점에 연결되어 있고, 게이트는 수평동기신호 입력단자에 연결되어 수평동기신호에는 제어전압을 더하지 않도록 수평동기신호가 입력될 때 턴오프되는 전계효과 트랜지스터와; 상기 전계효과 트랜지스터 소오스 단자에 연결되어 DC 제어전압을 충전하는 제2콘덴서와; 제어전압단자에 연결되어 제어전압을 전계효과 트랜지스터의 소오스 단자와 제2콘덴서의 플러스 단자에 전달하고, 입력전원의 임피던스 매칭 및 회로보호 기능을 수행하는 제1연산 증폭기로 구성된 것을 특징으로 하는 평판 디스플레이 장치.The apparatus of claim 4, wherein the clamp comprises: a first capacitor for removing a DC voltage of a video signal input from the mux; A drain connected to a contact between the first capacitor and an output terminal, a gate connected to the horizontal synchronizing signal input terminal and turned off when a horizontal synchronizing signal is input so as not to add a control voltage to the horizontal synchronizing signal, ; A second capacitor connected to a source terminal of the field effect transistor to charge a DC control voltage; And a first operational amplifier connected to the control voltage terminal for transmitting a control voltage to a source terminal of the field effect transistor and a positive terminal of the second capacitor and for performing an impedance matching and a circuit protection function of the input power source. Device. 제4항에 있어서, 상기 아날로그/디지털 변환부는, 상기 클램프로부터 비디오 신호를 입력하는 입력단자와, 가변 가능한 제어 전압이 제1연산증폭기에 의해 안정화되어 입력되는 최고 전압 입력단자와, 고정된 전압이 제2연산증폭기에 의해 안정화되어 입력되는 최저전압 입력단자로 이루어진 것을 특징으로 하는 평판 디스플레이 장치.The digital-to-analog converter according to claim 4, wherein the analog-to-digital converter comprises: an input terminal for inputting a video signal from the clamp; a maximum voltage input terminal to which a variable control voltage is stabilized by the first operational amplifier; And a lowest voltage input terminal that is stabilized and input by the second operational amplifier. 제7항에 있어서, 상기 콘트라스트 값의 조절은, 상기 아날로그/디지털 변환부의 최고 전압값을 낮추면, 입력된 비디오신호는 상대적으로 큰 신호로 판단되어 큰트라스트 값이 커지고, 최고 전압값을 높이면, 입력된 비디오신호는 상대적으로 작은 신호로 판단되어 콘트라스트 값이 작아지는 것을 특징으로 하는 평판디스플레이 장치.The method of claim 7, wherein, when the maximum voltage value of the A / D conversion unit is lowered, the input video signal is determined to be a relatively large signal so that a large trast value is increased. When the maximum voltage value is increased, Wherein the video signal is determined as a relatively small signal so that the contrast value is reduced. 제4항에 있어서, 상기 디지털 아날로그 변환부는, 상기 해상도 변환부의 제1분주기의 출력신호로 클럭의 주파수 및 위상이 설정되어 상기 클램프에서 출력된 비디오신호를 샘플링하는 것을 특징으로 하는 평판 디스플레이 장치.The flat panel display device of claim 4, wherein the digital-to-analog converter unit samples and outputs a video signal output from the clamp by setting a frequency and a phase of a clock to an output signal of a first frequency divider of the resolution converter. 제1항에 있어서, 상기 해상도 변환부는 상기 아날로그/디지털 변한부로부터 출력된 RGB신호를 일시저장하고, 상기 LVDS에 출력하는 그래픽 제어부와; 상기 그래픽 제어부에 연결되어 있고, 수평동기신호를 이용하여 그래픽 제어부에 쓰기 동작을 위한 위상과 주파수가 입력 비디오 신호에 동기된 클럭을 발생하는 제1위상동기루프와; 상기 제1위상동기루프에 연결되어 입력되는 그래픽 모드가 모니터에 적합하도록 분주값을 조절하는 제1분주기와; 상기 그래픽 제어부에 연결되어 있고, 수평동기신호를 이용하여 그래픽 제어부에 읽기 동작을 위한 위상과 주파수가 입력 비디오 신호에 동기된 클럭을 발생하는 제2위상동기루프와; 상기 제2위상동기루프에 연결되어, 입력되는 그래픽 모드가 모니터에 적합하도록 분주값을 조절하는 제2분주기로 구성되어 해상도 변환 기능을 수행하는 것을 특징으로 하는 평판 디스플레이 장치.The apparatus of claim 1, wherein the resolution converting unit temporarily stores the RGB signals output from the analog / digital converting unit and outputs the RGB signals to the LVDS; A first phase locked loop connected to the graphics controller and generating a clock synchronized with the input video signal in phase and frequency for writing to the graphics controller using a horizontal sync signal; A first frequency divider for adjusting a frequency division value to be connected to the first phase locked loop and adapted to be input to the graphic mode; A second phase locked loop connected to the graphics controller and generating a clock synchronized with the input video signal in phase and frequency for a read operation to a graphics controller using a horizontal sync signal; And a second frequency divider that is connected to the second phase-locked loop and adjusts the frequency division value so that the input graphic mode is suitable for the monitor, thereby performing a resolution conversion function. 제10항에 있어서, 상기 그래픽 제어부는, 상기 아날로그/디지털 변환부에서 출력된 R신호를 일시 저장하는 R신호 메모리부와; 상기 아날로그/디지털 변환부에서 출력된 G신호를 일시 저장하는 R신호 메모리부와; 상기 아날로그/디지털 변환부에서 출력된 B신호를 일시 저장하는 B신호 메모리부와; 수평동기신호 발진부로 구성되어 있는 것을 특징으로 하는 평판 디스플레이 장치.11. The apparatus of claim 10, wherein the graphic controller comprises: an R signal memory part for temporarily storing the R signal output from the analog / digital converter; An R signal memory part for temporarily storing the G signal output from the analog / digital converter; A B signal memory for temporarily storing the B signal output from the A / D converter; And a horizontal synchronizing signal oscillation unit. 제11항에 있어서, 상기 R신호 메모리부, G신호 메모리부, B신호 메모리부는 각각 세 개의 라인메모리로 구성된 것을 특징으로 하는 평판 디스플레이 장치.The flat panel display device of claim 11, wherein the R signal memory unit, the G signal memory unit, and the B signal memory unit are each composed of three line memories. 제12항에 있어서, 상기 각각의 RGB신호가 각각의 라인메모리에 쓰이는 과정은, 사이 마이크로 컴퓨터의 제어신호에 따라서 세 개의 라인메모리 중 하나가 선택되어 RGB신호가 쓰여지는 것을 특징으로 하는 평판 디스플레이 장치.13. The flat panel display device of claim 12, wherein each of the RGB signals is used in each of the line memories, wherein one of the three line memories is selected according to a control signal of the microcomputer, . 제13항에 있어서, 상기 RGB신호를 라인메모리에 쓰기위한 쓰기클럭의 주파수값은, 상기 제1분주기의 분주값에 수평주파수를 곱한 값으로 설정되는 것을 특징으로 하는 평판 디스플레이 장치.14. The flat panel display device of claim 13, wherein a frequency value of a write clock for writing the RGB signal to the line memory is set to a value obtained by multiplying a frequency division value of the first frequency divisor by a horizontal frequency. 제12항에 있어서, 상기 RGB신호가 각각의 라인메모리에서 읽혀지는 과정은, 상기 수평동기신호 발진기의 제어신호에 따라서 세 개의 라인메모리 중 하나가 선택되어 RGB신호가 읽혀지는 것을 특징으로 하는 평판 디스플레이 장치.13. The flat panel display of claim 12, wherein, in the process of reading the RGB signals from the respective line memories, one of the three line memories is selected in accordance with a control signal of the horizontal synchronous signal oscillator, Device. 제15항에 있어서, 상기 RGB신호 읽기 동작은, VGA모드 입력시 XGA로 변환할 경우, 해상도 변환비가 1.6배이므로 5개의 라인 중 3개의 라인을 두 번씩 읽고, 2개의 라인은 한 번씩 읽어 8개의 라인으로 전환하도록 다섯 개의 라인마다 반복하여 라인수를 증가시키고, SVGA모드 입력시 XGA로 변환할 경우에는 해상도 변환비가 1.25이므로 4개의 라인 중 1개의 라인을 두 번씩 읽고, 3개의 라인을 한번씩 읽어 5개의 라인으로 전환하도록 네 개의 라인마다 반복하여 전체라인 수를 증가시키도록 하는 것을 특징으로 하는 평판 디스플레이 장치.16. The method of claim 15, wherein the RGB signal reading operation is performed when converting into an XGA mode when the VGA mode is input, the resolution conversion ratio is 1.6 times, so three lines out of five lines are read twice and two lines are read once, When converting to XGA when inputting SVGA mode, the resolution conversion ratio is 1.25, so 1 line of 4 lines is read twice and 3 lines are read once. And the number of lines is increased by repeating every four lines so as to switch to the number of lines. 제15항에 있어서, 상기 RGB신호가 라인메모리에서 읽혀지는 읽기 클럭의 주파수값은, 상기 제2분주기의 분주값에 수평주파수를 곱한 값으로 설정되는 것을 하는 평판 디스플레이 장치.16. The flat panel display device of claim 15, wherein a frequency value of a read clock in which the RGB signal is read from the line memory is set to a value obtained by multiplying a frequency division value of the second frequency divisor by a horizontal frequency. 제10항에 있어서, 상기 아날로그/디지털 변환부의 주파수 및 클럭을 설정하는 제1분주기의 분주값 설정은, 변환하고자하는 전체 해상도의 수평신호값으로 설정하는 것을 특징으로 하는 평판 디스플레이 장치.The flat panel display device of claim 10, wherein the division value setting of the first frequency divider for setting the frequency and the clock of the analog / digital converter is set to a horizontal signal value of the entire resolution to be converted. 제10항에 있어서, 상기 제2분주기의 분주값은 상기 제1분주기의 분주값에 해상도의 수직축 변환비를 곱해준 값으로 설정하는 것을 특징으로 하는 평판 디스플레이 장치.11. The flat panel display device of claim 10, wherein the frequency division value of the second frequency divider is set to a value obtained by multiplying a frequency division ratio of the first divider by a vertical axis conversion ratio of the resolution. 제10항에 있어서, 해상도 변환시 SVGA모드가 입력되면, 입력되는 비디오 신호의 모드를 판별하여 상기 그래픽 제어부에 판별 결과를 출력하고, 동시에 제1딜레이와 제2딜레이의 지연시간도 제어하는 모드 검출부와; 상기 모드 검출부의 수직동기신호 입력단에 연결되어 있고, 화면의 상하 중심을 맞추기 위해 상기 모드 검출부의 제어신호에 따라서 수직동기신호를 임의의 시간 동안 지연시켜 출력하는 제1딜레이와; 상기 모드 검출부의 수평동기신호 입력단에 연결되어 있고, 화면의 좌우 중심을 맞추기 위해 모드 검출부의 제어 신호에 따라서 수평동기신호를 임의의 시간 동안 지연시켜 출력하는 제2딜레이로 구성되어 화면의 상하좌우 여백이 대칭적으로 이루어지도록 화면을 중심에 구현하는 것을 특징으로 하는 평판 디스플레이 장치.The apparatus of claim 10, further comprising: a mode detector for determining a mode of an input video signal and outputting a determination result to the graphic controller when the SVGA mode is input during resolution conversion, and also controlling a delay time of the first delay and the second delay; ; A first delay connected to a vertical synchronization signal input terminal of the mode detection unit and delaying a vertical synchronization signal for a predetermined time according to a control signal of the mode detection unit to align the vertical center of the screen; And a second delay which is connected to a horizontal synchronizing signal input terminal of the mode detecting unit and outputs a horizontal synchronizing signal by delaying the horizontal synchronizing signal for an arbitrary time according to a control signal of the mode detecting unit to align the left and right center of the screen, And the display is implemented centrally so as to be symmetrical. 제20항에 있어서, 상기 모드 검출부는 마이크로 컴퓨터인 것을 특징으로 하는 평판 디스플레이 장치.The flat panel display device of claim 20, wherein the mode detector is a microcomputer. 제1항에 있어서, 상기 마이크로 컴퓨터는, 상기 컴퓨터로부터 절전모드를 위한 신호가 입력되면, 마이크로 컴퓨터를 제외한 모든 전원을 차단하는 전력차단의 절전제어단계를 수행하는 것을 특징으로 하는 평판 디스플레이 장치.The flat panel display device of claim 1, wherein the microcomputer performs a power saving control step of shutting down all power sources except for the microcomputer when a signal for power saving mode is input from the computer. 제22항에 있어서, 상기 절전모드를 위한 신호는, 상기 컴퓨터로부터 비디오신호와 수평 및 수직동기신호가 입력되지 않는 신호임을 특징으로하는 평판 디스플레이 장치.23. The flat panel display device of claim 22, wherein the signal for the power saving mode is a signal from which the video signal and the horizontal and vertical sync signals are not input from the computer. 제22항 또는 제23항에 있어서, 상기 컴퓨터에서 절전모드를 위한 신호를 출력하는 방법은, 키보드 또는 마우스와 같은 외부기기로부터 신호가 입력되는지 판단하는 스텝과; 상기 신호 입력 판단 스텝에서 외부기기로부터 신호가 입력되면, 정상모드를 수행하는 스텝과; 상기 신호 입력 판단 스텝에서 외부기기로부터 신호가 입력되지 않으면, 절전모드를 수행하는 스텝으로 이루어지는 것을 특징으로 하는 평판 디스플레이 장치.The method of claim 22 or claim 23, wherein the method for outputting a signal for the power saving mode in the computer includes the steps of: determining whether a signal is input from an external device such as a keyboard or a mouse; Performing a normal mode when a signal is input from an external device in the signal input determination step; And performing a power saving mode when no signal is input from an external device in the signal input determination step. 제24항에 있어서, 상기 정상모드 수행 스텝은, 외부기기로부터 신호가 입력되는 현재 절전모드인지 정상모드인지 판별하는 스텝과; 상기 모드판별 스텝에서 절전모드이면, 정상모드로 전환하는 스텝과, 현재 정상 모드이거나 또는 정상모드로 전환된 상태이면 카운터 값을 0으로 세트시키는 스텝을 수행하는 것을 특징으로 하는 평판 디스플레이 장치.25. The method of claim 24, wherein the normal mode performing step comprises the steps of: determining whether a current power saving mode or a normal mode in which a signal is inputted from an external device; A step of switching to a normal mode when the mode discriminating step is in a power saving mode; and a step of setting a counter value to 0 when the mode is the normal mode or the normal mode. 제24항에 있어서, 상기 절전모드 수행 스텝은, 외부기기로부터 신호가 입력되지 않으면 현재 절전모드인지 정상모드인지 판별하는 스텝과; 상기 모드 판별 스텝에서 정상모드이면 카운터 값을 증가시켜 카운터 값이 일정시간이 N이상인지 판단하는 스텝과; 상기 카운터값 판단 스텝에서 카운터 값이 일정시간인 N이상이면 절전모드를 수행하는 스텝과; 상기 모드 판별 스텝에서 절전모드이거나, 절전모드 수행중인스텝 그리고, 카운터값 판단 시스템에서 카운터 값이 N 이상이 아닌 경우, 상기 외부기기로부터 신호가 입력되는지 체크하는 신호 입력 판단 스텝을 수행하는 것을 특징으로 하는 평판 디스플레이 장치.25. The method of claim 24, wherein the power saving mode performing step comprises the steps of: determining whether the power saving mode or the normal mode is present if no signal is input from an external device; Determining whether the counter value is equal to or greater than N for a predetermined time by increasing the counter value in the normal mode in the mode discriminating step; Performing the power saving mode when the counter value is equal to or greater than N, which is a predetermined time, in the counter value determination step; And a signal input determination step of checking whether a signal is input from the external device when the counter value is not equal to or greater than N in the step of determining whether the counter is in the power saving mode or the power saving mode in the mode determination step, . ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: It is disclosed by the contents of the first application.
KR1019960025073A 1996-06-28 1996-06-28 Plate display device KR100207315B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960025073A KR100207315B1 (en) 1996-06-28 1996-06-28 Plate display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960025073A KR100207315B1 (en) 1996-06-28 1996-06-28 Plate display device

Publications (2)

Publication Number Publication Date
KR980004293A true KR980004293A (en) 1998-03-30
KR100207315B1 KR100207315B1 (en) 1999-07-15

Family

ID=19464259

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960025073A KR100207315B1 (en) 1996-06-28 1996-06-28 Plate display device

Country Status (1)

Country Link
KR (1) KR100207315B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100713743B1 (en) * 2000-05-31 2007-05-02 산요덴키가부시키가이샤 Electric Compressor and Chilling Device Using Thereof

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100331838B1 (en) * 1999-08-24 2002-04-09 구자홍 On screen display apparatus for use flat panel display television as monitor of PC
KR100365499B1 (en) * 2000-12-20 2002-12-18 엘지.필립스 엘시디 주식회사 Method and Apparatus of Liquid Crystal Display
CN102905056B (en) * 2012-10-18 2015-09-02 利亚德光电股份有限公司 Method of video image processing and device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100713743B1 (en) * 2000-05-31 2007-05-02 산요덴키가부시키가이샤 Electric Compressor and Chilling Device Using Thereof

Also Published As

Publication number Publication date
KR100207315B1 (en) 1999-07-15

Similar Documents

Publication Publication Date Title
USRE40905E1 (en) Video signal converting apparatus and display device having the same
KR100365497B1 (en) Liquid Crystal Display and Driving Method Thereof
US6577322B1 (en) Method and apparatus for converting video signal resolution
KR0162529B1 (en) Device and method for controlling display of multi-sync.correspondence crystal display device
KR100330037B1 (en) Liquid Crystal Display and Driving Method Thereof
US6329981B1 (en) Intelligent video mode detection circuit
KR200172661Y1 (en) A flat panel display apparatus having on screen display function
KR980004293A (en) Flat panel display device
JP2008276132A (en) Dot clock generation circuit, semiconductor device and dot clock generation method
KR970071446A (en) L. Seed. D. (LCD) monitor resolution conversion device
KR200142986Y1 (en) Flat panel display driving apparatus using feature connector
KR19980048821A (en) Scan rate controller
KR980004280A (en) Horizontal Transistor Stabilization Device and Method of Image Display Equipment
KR200148842Y1 (en) Circuit controlling vertical screen size of fixed two-dimensional display device
KR100277041B1 (en) Mode search device
KR100483532B1 (en) PLEL system implements multi-sync
JPH0944118A (en) Interface circuit
KR100266222B1 (en) Signal processing apparatus for displaying monitor
KR200160667Y1 (en) Video signal delay circuit of flat panel display apparatus
KR940001842Y1 (en) Selecting circuit for display type
KR20010081557A (en) Apparatus for stabilizing sync signal of flat monitor
KR19980024543U (en) Screen magnifier when changing mode of FPD monitor
KR100265703B1 (en) Lcd monitor with a display centering function
KR890004992B1 (en) Electronics lumiescent monitor circuits
TW546949B (en) Apparatus and method for processing synchronizing signal of monitor

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070329

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee