KR970705286A - Method, device, control circuit for power synchronization (Power Supply Synchronization) - Google Patents

Method, device, control circuit for power synchronization (Power Supply Synchronization) Download PDF

Info

Publication number
KR970705286A
KR970705286A KR1019970700620A KR19970700620A KR970705286A KR 970705286 A KR970705286 A KR 970705286A KR 1019970700620 A KR1019970700620 A KR 1019970700620A KR 19970700620 A KR19970700620 A KR 19970700620A KR 970705286 A KR970705286 A KR 970705286A
Authority
KR
South Korea
Prior art keywords
frequency
trigger
integer
repetition frequency
repetition
Prior art date
Application number
KR1019970700620A
Other languages
Korean (ko)
Other versions
KR100341705B1 (en
Inventor
킨추안 후앙
Original Assignee
요트. 게. 아. 롤페즈
필립스 일렉트로닉스 엔. 브이.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 요트. 게. 아. 롤페즈, 필립스 일렉트로닉스 엔. 브이. filed Critical 요트. 게. 아. 롤페즈
Publication of KR970705286A publication Critical patent/KR970705286A/en
Application granted granted Critical
Publication of KR100341705B1 publication Critical patent/KR100341705B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/18Generation of supply voltages, in combination with electron beam deflecting
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/27Circuits special to multi-standard receivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Details Of Television Scanning (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

전원(1, 2)은 다중 주사 속도 라인 어드레싱 회로(7)에서 라인 어드레싱의 반복 주파수에 동기화 된다. 전원(1, 2)은 규정된 주파수 범위내에서 스위칭된 경우에 양호하게 작동한다. 전원(1, 2)의 스위칭 주파수는 0보다 큰 정수로 나뉘어진 반복 주파수와 같다. 전원(1, 2)의 스위칭 주파수가 라인 어드레싱의 모든 반복 주파수에 대해 규정된 주파수 범위내에서 발생하도록 정수가 결정된다.The power supplies 1, 2 are synchronized to the repetition frequency of the line addressing in the multi-scan rate line addressing circuit 7. The power supplies 1, 2 work well when switched within a defined frequency range. The switching frequency of power supplies 1 and 2 is equal to the repetition frequency divided by an integer greater than zero. An integer is determined such that the switching frequency of the power source 1, 2 occurs within a prescribed frequency range for all the repetition frequencies of the line addressing.

Description

전원 동기화를 위한 방법, 장치, 제어 회로(Power Supply Synchronization)Method, device, control circuit for power synchronization (Power Supply Synchronization)

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is a trivial issue, I did not include the contents of the text.

제 1 도는 본 발명에 따른 디스플레이 시스템의 실시예를 도시하는 도면.Figure 1 shows an embodiment of a display system according to the invention;

제 2a 도 내지 제 2d 도는 도1에서 도시된 바와 같은 본 발명에 따른 제어 회로의 작동을 설명하기 위해 소정의 신호들을 도시하는 도면.Figures 2a-d illustrate certain signals to illustrate the operation of the control circuit according to the invention as shown in Figure 1;

Claims (11)

라인 어드레싱 반복 주파수와 동일한 트리거 반복 주파수를 갖는 트리거 모멘트(St)를 발생 (어드레싱 회로(7)에서)시키는 단계와, 상기 트리거 반복 주파수에 따라 0보다 큰 정수를 결정(제어 회로(6)에서)하는 단계와, 전원(1, 2)의 스위칭 주파수를 결정하는 상기 트리거 모멘트(St)에 응답하여 상기 정수로 나뉘어진 트리거 반복 주파수인 반복 주파수를 갖는 제어 모멘트(Scl, Sc2)를 발생(제어 회로(6)에서)시키는 단계를 포함하는 것으로, 상기 라인 어드레싱 회로(7)의 상기 라인 어드레싱 반복 주파수에 상기 전원(1, 2)을 동기화하는 방법에 있어서, 상기 제어 모멘트(Scl, Sc2)의 상기 반복 주파수는 규정된 주파수 범위 내에서 복수의 값을 나타낼 수 있고, 상기 정수 결정(제어 회로(6)에서) 단계는 한 정수로 상기 트리거 반복 주파수를 나눔으로써 상기 규정된 주파수 범위내에서 상기 제어 모멘트(Scl, Sc2)의 반복 주파수가 제공된다고 여겨지는 정수를 발생시키는 것을 특징으로 하는 전원(1, 2)동기화 방법.(In the addressing circuit 7) a trigger moment St having the same trigger repetition frequency as the line addressing repetition frequency; and determining (in the control circuit 6) an integer greater than zero according to the trigger repetition frequency, And generating control moments Scl and Sc2 having a repetition frequency which is a trigger repetition frequency divided by the integer in response to the trigger moment St which determines the switching frequency of the power source 1 and 2 (1, 2) to the line addressing repetition frequency of the line addressing circuit (7), characterized in that the control means The repetition frequency may represent a plurality of values within a prescribed frequency range, and the integer determination (in the control circuit 6) may be performed by dividing the trigger repetition frequency by an integer, The control moment (Scl, Sc2) power source (1, 2), characterized in that the repetition frequency of the service that generates a constant which is considered a method for synchronizing in a frequency range. 제1항에 있어서, 상기 정수 결정(제어 회로(6)에서) 단계는 상기 정수가 상기 규정된 주파수 범위내의 모든 트리거 반복 주파수에 대해 1과 같게 되도록 적합하게 변경되는 것을 특징으로 하는 전원(1, 2) 동기화 방법.2. The method of claim 1, wherein the integer determinations (at the control circuit (6)) are suitably modified such that the integer is equal to 1 for all trigger repetition frequencies within the defined frequency range. 2) Synchronization method. 제2항에 있어서, 상기 정수 결정(제어 회로(6)에서) 단계는 상기 트리거 반복 주파수가 상기 규정된 주파수 범위내에 가장 높은 주파수보다 더 높은 경우에, 제어 신호(Scl, Sc2)의 상기 반복 주파수가 상기 가장 높은 주파수보다는 높지 않지만 상기 규정된 주파수 범위내의 상기 가장 높은 주파수에 가능한한 근사치가 되도록 하는 값을 갖는 정수를 발생하도록 적합하게 변경되는 것을 특징으로 하는 전원(1, 2) 동기화 방법.3. The method according to claim 2, wherein the integer determination (in the control circuit (6)) comprises the step of: if the trigger repetition frequency is higher than the highest frequency within the prescribed frequency range, Is suitably changed to produce an integer having a value that is not higher than the highest frequency but is as close as possible to the highest frequency within the specified frequency range. 제3항에 있어서, 상기 정수 결정(제어 회로(6)에서) 단계는 트리거 신호(St)에 응답하여 소정의 지속 기간을 갖는 기능 억제 주기를 발생(멀티바이브레이터(60,61)에서)하는 단계와, 상기 트리거 신호(St)가 선행 기능 억제 주기 동안에 발생되지 않는 경우에 상기 트리거 신호(St)에 응답하여 제어 신호(Scl, Sc2)를 발생하는 단계를 포함하고, 상기 소정의 지속 기간(Td)은 상기 가장 높은 주파수에 해당하는 것을 특징으로 하는 전원(1, 2) 동기화 방법.4. The method of claim 3, wherein the integer determination (at the control circuit 6) comprises generating (at the multivibrator 60,61) a suppression period having a predetermined duration in response to the trigger signal St And generating control signals Scl and Sc2 in response to the trigger signal St when the trigger signal St is not generated during the preceding function suppression period, ) Corresponds to the highest frequency. ≪ RTI ID = 0.0 > 1, < / RTI > 화상 정보(Pi)를 디스플레이하는 화상 디스플레이 장치(4)와, 라인 어드레싱 반복 주파수를 갖는 상기 화상 디스플레이 장치(4)의 라인 어드레싱을 생성하고, 상기 라인 어드레싱 반복 주파수와 동일한 트리거 반복 주파수를 갖는 트리거 신호(St)를 생성하는 다중 주사 속도 라인 어드레싱 회로(7)와, 공급 전압(Vb, Va)을 생성하는 동기화된 전원(1, 2)과, 상기 트리거 반복 주파수에 따라 0 보다 큰 정수를 결정하는 수단(6)과, 상기 트리거 신호(St)에 응답하여 상기 전원(1, 2)의 스위칭 주파수를 결정하기 위한 신호, 즉 상기 정수로 나뉘어진 트리거 반복 주파수인 반복 주파수를 갖는 제어 신호(Scl, Sc2)를 발생시키는 수단(6)을 포함하는 디스플레이 시스템에 있어서, 상기 제어 신호(Scl, Sc2)의 상기 반복 주파수는 규정된 주파수 범위내에서 복수의 값을 나타낼 수 있고, 상기 정수 결정 수단(6)은 한 정수로 상기 트리거 반복 주파수를 나눔으로써 상기 규정된 주파수 범위내에서 상기 제어 모멘트(Scl, Sc2)의 반복 주파수가 제공된다고 여겨지는 정수를 발생시키도록 적합하게 변경되는 것을 특징으로 하는 디스플레이 시스템.(4) for displaying the image information (Pi) and a line addressing of the image display device (4) having the line addressing repetition frequency, and for generating a trigger signal having a trigger repetition frequency equal to the line addressing repetition frequency (1, 2) for generating a supply voltage (Vb, Va), and an integer greater than zero in accordance with the trigger repetition frequency And a control signal Scl having a repetition frequency which is a trigger repetition frequency divided by the integer, in response to the trigger signal St, a signal for determining the switching frequency of the power source 1, 2, Wherein the repetition frequency of the control signals Scl and Sc2 can represent a plurality of values within a prescribed frequency range, , Said integer determining means (6) being adapted to generate an integer which is considered to provide a repetition frequency of said control moments (Scl, Sc2) within said defined frequency range by dividing said trigger repetition frequency by an integer Wherein the display is changed. 제5항에 있어서, 상기 정수 결정 수단(6)은 상기 트리거 신호(St)를 수신하도록 결합된 입력(B)과, 상기 제어 신호(Scl,Sc2)를 공급하도록 결합된 출력(Q1, Q2)을 갑는 비리트러거러블 멀티바이브레이터(60, 61)를 포함하고, 상기 트리거 신호(St)가 선행 기능 억제 상태 동안에 발생되지 않는 경우에 상기 트리거 신호(St)로 인해 상기 멀티바이브레이터(60, 61)가 소정의지속 기간(Td)을 갖는 기능 억제 상태로 변하고, 상기 트리거 신호(St)가 상기 기능 억제 상태 동안에 발생하는 경우에 상기 출력(Q1, Q2)은 기능 억제 상태로 유지되는 것을 특징으로 하는 디스플레이 시스템.6. The apparatus according to claim 5, characterized in that the integer determining means (6) comprises an input (B) coupled to receive the trigger signal (St) and an output (Q1, Q2) coupled to supply the control signals (Scl, Sc2) (60, 61) due to the trigger signal (St) when the trigger signal (St) is not generated during the preceding function inhibiting state, and a nonvolatile multivibrator (60, 61) Characterized in that the output (Q1, Q2) is maintained in the inhibited state when the trigger signal (St) changes to the inhibited state with a predetermined duration (Td) and the trigger signal (St) Display system. 트리거 반복 주파수에 따라 0보다 큰 정수를 결정하는 수단(6)과, 트리거 신호(St)에 응답하여 전원(1, 2)의 스위칭 주파수를 결정하기 위한 신호, 즉 상기 정수로 나뉘어진 트리거 반복 주파수를 갖는 제어 신호(Scl, Sc2)를 발생시키는 수단 (6)을 포함하고, 라인 어드레싱 회로(7)의 라인 어드레싱 반복 주파수와 동일한 상기 트리거 주파수를 갖는 상기 트리거 신호(St)에 상기 전원(1, 2)을 동기화하는 제어 회로(6)에 있어서, 상기 제어 신호(Scl, Sc2)의 상기 반복 주파수는 규정된 주파수 범위내에서 복수의 값을 나타낼 수 있고, 상기 정수 결정수단(6)은 한 정수로 상기 트리거 반복 주파수를 나눔으로써 상기 규정된 주파수 범위내에서 상기 제어 모멘트(Scl, Sc2)의 반복주파수가 제공된다고 여겨지는 정수를 발생시키도록 적합하게 변경되는 것을 특징으로 하는 전원(1, 2) 동기화용 제어 회로(6).(6) for determining an integer greater than 0 in accordance with the trigger repetition frequency, and a signal for determining a switching frequency of the power source (1, 2) in response to the trigger signal (St) And a means for generating control signals Scl and Sc2 with the trigger signal St having the same trigger frequency as the line addressing repetition frequency of the line addressing circuit 7, Wherein the repetition frequency of the control signals Scl and Sc2 can represent a plurality of values within a prescribed frequency range, Is modified to produce an integer that is considered to provide a repetition frequency of the control moments (Scl, Sc2) within the defined frequency range by dividing the trigger repetition frequency by Circle (1,2) for the synchronization control circuit 6. 라인 어드레싱 반복 주파수와 동일한 트리거 반복 주파수를 갖는 트리거 모멘트(St)를 발생(어드레싱 회로(7)에서)시키는 수단과, 상기 트리거 반복 주파수에 따라 0보다 큰 정수를 결정(제어 회로(6)에서)하는 수단과, 전원(1, 2)의 스위칭 주파수를 결정하는 상기 트리거 모멘트(St)에 응답하여 상기 정수로 나뉘어진 트리거 반복 주파수인 반복 주파수를 갖는 제어 모멘트(Scl, Sc2)를 발생(제어 회로(6)에서)시키는 수단을 포함하는 것으로, 라인 어드레싱 회로(7)의 상기 라인 어드레싱 반복 주파수에 상기 전원(1, 2)을 동기화하는 장치에 있어서, 상기 제어 모멘트(Scl, Sc2)의 상기 반복 주파수는 규정된 주파수 범위내에서 복수의 값을 나타낼 수 있고, 상기 정수 결정(제어 회로(6)에서) 수단은 한 정수로 상기 트리거 반복주파수를 나눔으로써 상기 규정된 주파수 범위내에서 상기 제어 모멘트(Scl, Sc2)의 반복 주파수가 제공된다고 여겨지는 정수를 발생시키는 것을 특징으로 하는 전원(1, 2) 동기화용 장치.Means for generating (in the addressing circuit 7) a trigger moment St having the same trigger repetition frequency as the line addressing repetition frequency; means for determining (in the control circuit 6) an integer greater than 0 in accordance with the trigger repetition frequency; And control moments Sc1 and Sc2 having a repetition frequency which is a trigger repetition frequency divided by the integer in response to the trigger moment St for determining the switching frequency of the power sources 1 and 2 (2) in synchronism with said line addressing repetition frequency of said line addressing circuit (7), characterized in that said control means The frequency may represent a plurality of values within a prescribed frequency range, and the integer determination (in the control circuit 6) may be performed by dividing the trigger repetition frequency by an integer, The control moment (Scl, Sc2) repetition frequency of the power, comprising a step of generating a constant is considered that the service (1,2) of the synchronization device for the extent. 제8항에 있어서, 상기 정수 결정(제어 회로(6)에서) 수단은 상기 정수가 상기 규정된 주파수 범위내의 모든 트리거 반복 주파수에 대해 1과 같게 되도록 적합하게 변경되는 것을 특징으로 하는 전원(1, 2) 동기화용 장치.9. The method according to claim 8, characterized in that the integer determinations (in the control circuit (6)) are suitably modified such that the integer is equal to 1 for all trigger repetition frequencies within the specified frequency range. 2) Devices for synchronization. 제9항에 있어서, 상기 정수 결정(제어 회로(6)에서) 수단은 상기 트리거 반복 주파수가 상기 규정된 주파수 범위내의 가장 높은 주파수보다 더 높은 경우에, 제어 신호(Scl, Sc2)의 상기 반복 주파수가 상기 가장 높은 주파수 보다는 높지 않지만 상기 규정된 주파수 범위내의 상기 가장 높은 주파수에 가능한한 근사치가 되도록 하는 값을 갖는 정수를 발생하도록 적합하게 변경되는 것을 특징으로 하는 전원(1, 2) 동기화용 장치.10. A method as claimed in claim 9, characterized in that the integer determinations (in the control circuit (6)) are performed in such a way that when the trigger repetition frequency is higher than the highest frequency in the prescribed frequency range, Is adapted to produce an integer having a value that is not higher than the highest frequency but is as close as possible to the highest frequency within the specified frequency range. 제10항에 있어서, 상기 정수 결정(제어 회로(6)에서) 수단은 트리거 신호(St)에 응답하여 소정의 지속 기간을 갖는 기능 억제 주기를 발생(멀티바이브레이터(60, 61)에서)시키고, 상기 트리거 신호(St)가 선행 기능 억제 주기 동안에 발생되지 않은 경우에 상기 트리거 신호(St)에 응답하여 제어 신호(Scl, Sc2)를 발생시키는 수단을 포함하고, 상기 소정의 지속 기간(Td)은 상기 가장 높은 주파수에 해당하는 것을 특징으로 하는 전원(1, 2) 동기화용 장치.11. The method according to claim 10, wherein the integer determination (in the control circuit 6) comprises generating (in the multivibrator 60, 61) a function suppression period having a predetermined duration in response to the trigger signal St, And means for generating control signals Scl and Sc2 in response to the trigger signal St when the trigger signal St has not been generated during a preceding function suppression period, And the highest frequency corresponds to the highest frequency. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: It is disclosed by the contents of the first application.
KR1019970700620A 1995-06-01 1995-06-01 Method, device, control circuit for power synchronization KR100341705B1 (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/IB1995/000422 WO1996038977A1 (en) 1995-06-01 1995-06-01 Power supply synchronization

Publications (2)

Publication Number Publication Date
KR970705286A true KR970705286A (en) 1997-09-06
KR100341705B1 KR100341705B1 (en) 2002-11-30

Family

ID=11004335

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970700620A KR100341705B1 (en) 1995-06-01 1995-06-01 Method, device, control circuit for power synchronization

Country Status (4)

Country Link
JP (1) JPH10503639A (en)
KR (1) KR100341705B1 (en)
DE (1) DE29580837U1 (en)
WO (1) WO1996038977A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100587543B1 (en) * 1998-08-07 2006-06-08 톰슨 콘슈머 일렉트로닉스, 인코포레이티드 A power supply for a deflection circuit operating at multi-scan frequencies

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4516169A (en) * 1983-05-27 1985-05-07 Rca Corporation Synchronized switching regulator for a multiple scanning frequency video monitor
DE3602858A1 (en) * 1986-01-31 1987-08-06 Thomson Brandt Gmbh SWITCHING POWER SUPPLY FOR TELEVISIONS
JPH02142355A (en) * 1988-11-24 1990-05-31 Nippon I B M Kk Power unit

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100587543B1 (en) * 1998-08-07 2006-06-08 톰슨 콘슈머 일렉트로닉스, 인코포레이티드 A power supply for a deflection circuit operating at multi-scan frequencies

Also Published As

Publication number Publication date
DE29580837U1 (en) 1997-04-24
JPH10503639A (en) 1998-03-31
KR100341705B1 (en) 2002-11-30
WO1996038977A1 (en) 1996-12-05

Similar Documents

Publication Publication Date Title
KR960030008A (en) Power distribution multiprocessor using device processor and multiple device processors
KR890003084A (en) Circuit and Method for Synchronizing Power Supply in Parallel AC Power System
KR940022366A (en) Driving circuit of display device and display device
KR840009185A (en) Switching power source
KR970705286A (en) Method, device, control circuit for power synchronization (Power Supply Synchronization)
CA2229765A1 (en) Synchronize processing circuit
KR910013877A (en) Character generator
KR970008266A (en) Plasma Display Panel Drive
KR960042505A (en) RASTER control circuit
KR910009048A (en) Image display device circuit including video signal processing circuit and agitator circuit
KR0169370B1 (en) Signal process circuit of liquid crystal system for data enable signal priority process
KR0174908B1 (en) Appaaratus and method for controlling monitor in changing mode
KR970078434A (en) Synchronization signal generator of television receiver
US5940147A (en) Power supply synchronization
KR0140373B1 (en) Automatic frequency oscillation controller
KR970031912A (en) Synchronous signal generator for on screen display
KR950020644A (en) On-Screen Display Stabilization Circuit with No Signal
KR200319358Y1 (en) Clock Signal Generator
KR0128399Y1 (en) Synchronization apparatus of monitor
KR960043499A (en) Monitor horizontal oscillation frequency automatic control circuit and method
KR930006706A (en) Dropout Compensation Circuit of Video System
KR960036530A (en) PAL type burst synchronization control method and circuit
KR960006380A (en) Delay Circuit for Data Clock Signal
KR970004645A (en) Width Control Unit of Horizontal Sync Signal for Plasma Display Televisions
KR970064054A (en) Clock generator

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee