KR970078432A - NTSC / VGA Conversion Method and Circuit in Image Processing Equipment - Google Patents

NTSC / VGA Conversion Method and Circuit in Image Processing Equipment Download PDF

Info

Publication number
KR970078432A
KR970078432A KR1019960019247A KR19960019247A KR970078432A KR 970078432 A KR970078432 A KR 970078432A KR 1019960019247 A KR1019960019247 A KR 1019960019247A KR 19960019247 A KR19960019247 A KR 19960019247A KR 970078432 A KR970078432 A KR 970078432A
Authority
KR
South Korea
Prior art keywords
signal
luminance
image
analog
output
Prior art date
Application number
KR1019960019247A
Other languages
Korean (ko)
Other versions
KR100233138B1 (en
Inventor
이굉희
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019960019247A priority Critical patent/KR100233138B1/en
Publication of KR970078432A publication Critical patent/KR970078432A/en
Application granted granted Critical
Publication of KR100233138B1 publication Critical patent/KR100233138B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0135Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving interpolation processes
    • H04N7/0137Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving interpolation processes dependent on presence/absence of motion, e.g. of motion zones
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/67Circuits for processing colour signals for matrixing

Abstract

TV 이미지를 고해상도로 VGA/SVGA 모니터상에 디스플레이하기 위한 방법에 있어서, 필드 메모리와 온-칩 라인 메모리를 포함하며, 시분할 액세스에 의해 상기 메모리를 최대한 이용하여 상기 메모리 크기를 작게하도록 메모리 할당/스케줄링 하고, 상기 TV 입력신로부터 모션 정보를 검출하여 상기 모션 정보를 기초로한 새로운 라인의 보간 데이타를 발생시키는 동화영역 보간 및 비동화영역 보간한 후 수직, 수평피이킹에 의해 이미지 콘트라스트를 향상시키고, Y, R-Y, B-Y 내지 R, G, B로부터 다른 컬러 공간 변환을 하되, 종횡비를 와이드 모니터에 적합하게 종횡비 변환을 하도록 구성됨을 특징으로 한다.CLAIMS 1. A method for displaying a TV image on a VGA / SVGA monitor at high resolution, comprising: field memory and on-chip line memory, memory allocation / scheduling to reduce the memory size to maximize the memory by time-division access Motion image interpolation and non-movement region interpolation that detects motion information from the TV input scene and generates new line interpolation data based on the motion information, and then improves image contrast by vertical and horizontal peaking, A different color space conversion is performed from Y, RY, BY to R, G, and B, but the aspect ratio is adapted to suit the wide monitor.

Description

영상처리장치에 있어서 엔티에스시/브이지에이(NTSC/VGA) 변환방법 및 회로NTSC / VGA Conversion Method and Circuit in Image Processing Equipment

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제2도는 본 발명의 실시예에 다른 NVC시스템을 실현한 블럭도, 제3도는 NTSC입력신호의 신호처리부의 구조를 도시한 상세한 블럭 다이아그램, 제9도는 루미넌스 신호의 보간기/피킹회로의 블럭 다이아그램을 보여주는 도면.2 is a block diagram showing an NVC system according to an embodiment of the present invention. FIG. 3 is a detailed block diagram showing the structure of a signal processing unit of an NTSC input signal. FIG. 9 is a block of an interpolator / peaking circuit of a luminance signal. Drawing showing the diagram.

Claims (6)

TV 이미지를 고해상도로 VGA/SVGA 모니터상에 디스플레이하기 위한 방법에 있어서, 상기 TV 입력신호로부터 모션 정보를 검출하여 상기 모션 정보를 기초로 한 새로운 라인의 보간 데이타를 발생시키는 동화영역 보간 및 비동화영역 보간하고, 상기 보간된 신호에 대해 수직, 수평피이킹에 의해 이미지 콘트라스트를 향상시켜, Y, R-Y, B-Y 내지 R,G,B로부터 다른 컬러 공간 변환을 하되, 종횡비를 와이드 모니터 스크린상에 적합하게 변환을 시켜 표시토록 구성됨을 특징으로 하는 영상처리 장치에 있어서 엔터에스시 브이지에이 변환방법.A method for displaying a TV image on a VGA / SVGA monitor at a high resolution, comprising: moving picture interpolation and non-moving area for detecting motion information from the TV input signal and generating new line interpolation data based on the motion information. Interpolate and improve image contrast by vertical and horizontal peaking on the interpolated signal to convert other color spaces from Y, RY, BY to R, G, and B, but to fit the aspect ratio on a wide monitor screen. An image processing method according to an image processing apparatus, characterized in that for converting to display. 제1항에 있어서, 와이드 상기 모니터 스크린상의 표시는, 상기 TV 이미지와 VGA/SVGA 이미지를 조합여부를 체킹하는 제1과정과, 상기 과정에서 조합표시를 선택시 조합형 인터페이스 영상 신호를 발생시키는 제2과정과, 상기 조합된 인테페이스 영상에 대해 필드율 상승 변환을 수행하는 제3과정을 더 추가함을 특징으로 하는 영상처리 장치에 있어서, 엔티에시스/브이지에이 변환방법.The display of claim 1, wherein the display on the monitor screen comprises a first step of checking whether the TV image and the VGA / SVGA image are combined, and a second step of generating a combined interface video signal when the combination display is selected. And a third step of performing a field rate rising conversion on the combined interface image. TV 이미지를 고해상도로 VGA/SVGA 모니터상에 디스플레이하기 위한 회로에 있어서, 상기 TV신호를 VGA신호로 변환하는 NVC(200)를 가지며, 상기 NVC(200)에는 NTSC신호를 디지탈화하는 아나로그/디지탈 컨버터(100)가 연결되며, 상기 NVC(200)의 출력단에 VGA로 변환된 디지탈신호를 아나로그신호로 변환하는 디지탈/아날로그 컨버터(400)을 연결하고, 아나로그 멀티플렉서(500)에 VGA신호단과 디지탈/아나로그컨버터(400)의 출력단이 직접연결되며 상기 NVC(200)의 출력에 의해 상기 VGA 또는 디지탈/아나로그컨버터(400)의 출력이 선택되어 R, G, B를 출력하며, 상기 NVC(200)에서 수직 , 수평동기신호(H,Vsync)를 출력토록 구성됨을 특징으로 하는 회로.A circuit for displaying a TV image on a VGA / SVGA monitor at a high resolution, the circuit comprising: an NVC 200 for converting the TV signal into a VGA signal, the NVC 200 having an analog / digital converter for digitizing an NTSC signal; (100) is connected, and connected to the digital / analog converter 400 for converting the digital signal converted to VGA to an analog signal to the output terminal of the NVC (200), the VGA signal stage and the digital multiplexer 500 The output terminal of the analog converter 400 is directly connected, and the output of the VGA or the digital / analog converter 400 is selected by the output of the NVC 200 to output R, G, and B, and the NVC ( 200) a circuit characterized in that it is configured to output vertical, horizontal synchronization signals (H, Vsync). 제3항에 있어서, 상기 아나로그/디지탈변환기(100)는 상기 NVC(200)에서 요구되는 NTSC의 루미넌스와 크로미넨스의 아나로그신호를 디지탈하는 루미넌스, 크로미넌스 아나로그/디지탈변환기(110,120)로 구성됨을 특징으로 하는 회로.4. The analog / digital converter (100) according to claim 3, wherein the analog / digital converter (100) is a luminance and chrominance analog / digital converter (110,120) for digitally measuring the luminance of NTSC and the analog signal of chrominance required by the NVC (200). A circuit comprising: 제3항에 있어서, 메모리(300)은 상기 제1, 제2비디오램(VRAM1, VRAM2)은 영상신호에 대해 필드단위로 처리하기 위한 루미넌스신호를 기록하기 위한 제1, 2비디오램(VRAM1, 2)와, 상기 영상신호에 대해 필드단위로 제1-3번째루미넌스신호를 처리하도록 되어있는 제3비디오램(VRAM3)로 구성됨을 특징으로 하는 회로.4. The memory device of claim 3, wherein the memory 300 stores the first and second video RAMs VRAM1 and VRAM2, and the first and second video RAMs VRAM1, which record luminance signals for processing the image signals in field units. 2) and a third video RAM (VRAM3) configured to process the first to third luminance signals in field units with respect to the video signal. 제3항에 있어서, 상기 NVC(200)는 상기 루미넌스,크로미넌스 아나로그/디지탈변환기(110,120)에서 디지탈화된 데이타를 구분하여 저장하는 제1, 2버퍼(211,212)와, 상기 제1, 2버퍼(211,212)의 출력데이타에서 표본의 일부를 버림으로서 표본율을 낮추어 상기 제1-3비디오램(VRAM1-3)으로 전송하는 데시메이터(220)와, 상기 제1-2비디오램(VRAM1,2)의 출력 루미넌스의 제1-3필드영상데이타를 라인단위로 보관하는 루미넌스 라인메모리(230)와, 상기 제3비디오램(VRAM3)의 출력 크로미넌스의 제1-3필드영상데이타를 라인단위로보관하는 크로미넌스 라인 메모리(24)와, 상기 루미넌스, 크로미넌스라인 메모리(230,240)의 출력데이타로부터 모션을 검출하여 운동영역을 보간하고 수직과 수평에 대해 피이킹처리를 하여 상기 루미넌스, 크로미넌스라인 메모리(230,240)에 제공하여 콘트라스트의 향상에 따른 시각효과를 향상시키기 위한 제1, 2인터폴레이션/ 피이킹회로(250,260)와, 상기 루미넌스, 크로미넌스라인 메모리(230,240)에서 출력되는 Y, B-Y, R-Y 신호를 R, G, B로 변환하는 R, R-Y, B-Y/R G B변환기(270)와, 상기 Y, R-Y, B-Y/R G B변환기(270)에 광폭표시모드로 변환시 종횡비의 선택을 위한 제어신호를 발생하는 ARC(290)와, 상기 메모리(300)와 NVC(200)의 각부 버퍼 및 라이 메모리이 리드/라이트제어를 위한 제어신호를 발생하는 리드/라이트제어부(280)로 구성됨을 특징으로 하는 회로.The first and second buffers 211 and 212 of claim 3, wherein the NVC 200 divides and stores the digitized data in the luminance and chrominance analog / digital converters 110 and 120, and the first and second buffers. By discarding a part of the sample from the output data of the buffers 211 and 212, the sample rate is lowered and the decimator 220 is transferred to the 1-3 video RAM VRAM1-3, and the 1-2 video RAM VRAM1, A line of a luminance line memory 230 for storing the first to third field image data of the output luminance of 2) and a first to third field image data of the output chrominance of the third video RAM VRAM3; The luminance is detected by detecting motion from the chrominance line memory 24 stored in units and the output data of the luminance and chrominance line memories 230 and 240, interpolating a motion region, and performing a peaking process on vertical and horizontal lines. To the chrominance line memories 230 and 240 The first, second interpolation / peaking circuits 250 and 260 for improving the visual effect according to the improvement of the text, and the Y, BY, and RY signals output from the luminance and chrominance line memories 230 and 240 are R, G, R, RY, BY / RGB converter 270 for converting to B, ARC 290 for generating a control signal for selection of aspect ratio when converting to wide display mode in the Y, RY, BY / RGB converter 270; And a read / write control unit (280) for generating a control signal for read / write control of each of the memory (300) and the buffer of each part of the NVC (200) and the write memory. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019960019247A 1996-05-31 1996-05-31 Circuit and method for converting ntsc/vga in image processor KR100233138B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960019247A KR100233138B1 (en) 1996-05-31 1996-05-31 Circuit and method for converting ntsc/vga in image processor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960019247A KR100233138B1 (en) 1996-05-31 1996-05-31 Circuit and method for converting ntsc/vga in image processor

Publications (2)

Publication Number Publication Date
KR970078432A true KR970078432A (en) 1997-12-12
KR100233138B1 KR100233138B1 (en) 1999-12-01

Family

ID=19460458

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960019247A KR100233138B1 (en) 1996-05-31 1996-05-31 Circuit and method for converting ntsc/vga in image processor

Country Status (1)

Country Link
KR (1) KR100233138B1 (en)

Also Published As

Publication number Publication date
KR100233138B1 (en) 1999-12-01

Similar Documents

Publication Publication Date Title
US5883610A (en) Graphics overlay device
KR0146345B1 (en) Superimposing apparatus
KR100255907B1 (en) Image signal processor and tv signal processing device
US8508610B2 (en) Video signal processing apparatus
JP3257728B2 (en) High quality TV picture-in-picture signal processing method and apparatus
KR950030643A (en) Screen size switching device
US6480230B1 (en) Image processing of video signal for display
KR100332329B1 (en) Image signal converting apparatus
GB2293938A (en) Two dimensional spatial interpolator for digital video format converter
US5587744A (en) Image display apparatus
JP2004336608A (en) Method and circuit for converting image data, and electronic camera
JPH07118774B2 (en) Video control circuit for multimedia applications
KR970078432A (en) NTSC / VGA Conversion Method and Circuit in Image Processing Equipment
KR100403692B1 (en) Image display device
KR0175459B1 (en) Codec conversion device from h.261 to itu-r601
US6104376A (en) Equipment for outputting video images to a computer screen
KR100378788B1 (en) Circuit for processing multiple standard two video signals
JP2000125192A (en) Image synthesizing device
JP3966121B2 (en) Screen composition type display device
KR0170803B1 (en) Apparatus for digital video format conversion
JPH0522680A (en) Picture processor
JP3255323B2 (en) Image processing device
JP2809738B2 (en) Video signal converter
KR100397400B1 (en) Multi channel image processing system by digital signal processing
KR100348444B1 (en) Television standard signal converter

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100830

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee