KR970068144A - 도체스트립을 이용한 e면 대역통과 여파기 설계방법 - Google Patents

도체스트립을 이용한 e면 대역통과 여파기 설계방법 Download PDF

Info

Publication number
KR970068144A
KR970068144A KR1019960009222A KR19960009222A KR970068144A KR 970068144 A KR970068144 A KR 970068144A KR 1019960009222 A KR1019960009222 A KR 1019960009222A KR 19960009222 A KR19960009222 A KR 19960009222A KR 970068144 A KR970068144 A KR 970068144A
Authority
KR
South Korea
Prior art keywords
frequency response
input variables
design
determining
variables
Prior art date
Application number
KR1019960009222A
Other languages
English (en)
Other versions
KR100193865B1 (ko
Inventor
윤은철
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019960009222A priority Critical patent/KR100193865B1/ko
Priority to GB9706710A priority patent/GB2312100B/en
Publication of KR970068144A publication Critical patent/KR970068144A/ko
Application granted granted Critical
Publication of KR100193865B1 publication Critical patent/KR100193865B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P1/00Auxiliary devices
    • H01P1/20Frequency-selective devices, e.g. filters
    • H01P1/207Hollow waveguide filters
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P1/00Auxiliary devices
    • H01P1/20Frequency-selective devices, e.g. filters
    • H01P1/212Frequency-selective devices, e.g. filters suppressing or attenuating harmonic frequencies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P1/00Auxiliary devices
    • H01P1/20Frequency-selective devices, e.g. filters
    • H01P1/201Filters for transverse electromagnetic waves
    • H01P1/203Strip line filters
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P11/00Apparatus or processes specially adapted for manufacturing waveguides or resonators, lines, or other devices of the waveguide type
    • H01P11/007Manufacturing frequency-selective devices

Landscapes

  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Control Of Motors That Do Not Use Commutators (AREA)

Abstract

1. 청구 범위에 기재된 발명이 속한 기술분야:
도체스트립을 이용한 E면 대역통과 여파기 설계 방법
2. 발명이 해결하려고 하는 기술적 과제 :
E면 대역통과 여파기의 설계에 있어 기본모드와 함께 고차모드의 영향까지 고려하는 설계방법을 구현한다.
3. 발명의 해결방법의 요지 :
본 발명의 도체스트립을 이용한 E면 대역통과 여파기 설계 방법은, 회로망 합성법 설계방법으로 시뮬레이션 하여 상기 여파기 설계변수들을 결정하는 제1과정과, 상기 결정된 설계변수 결과에 따라 설계사양들을 보정하여 입력 변수들을 실제 최적화된 결과와 가장 근접하게 만들어 상기 입력변수들을 최적화의 초기치로 결정하는 제2과정과, 주파수 응답을 최적화하기 위해서 상기 입력변수들을 변화시켜 가면서 상기 입력변수들이 최적화되는가를 판단하는 집적전개계획 방법을 사용하고 상기 최적화의 판단 기준으로서 에러함수를 사용하여 요구되는 주파수 응답에 근접시켜 가는 제3과정과, 상기 주파수 응답에 근접시켜 감에 의해 도체 스트립 및 공진기 길이를 산출하는 제4과정으로 이루어진다.
4. 발명의 중요한 용도:
E면 대여통과 여파기

Description

도체스트립을 이용한 E면 대역통과 여파기 설계방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제6도는 본 발명에 따라 최적 설계방법의 흐름도.

Claims (4)

  1. 도체스트립을 이용한 E면 대역통과 여파기 설계 방법에 있어서, 회로망 합성법 설계방법으로 시뮬레이션 하여 상기 여파기 설계변수들을 결정하는 제1과정과, 상기 결정된 설계변수 결과에 따라 설계사양들을 보정하여 입력 변수들을 실제 최적화된 결과와 가장 근접하게 만들어 상기 입력변수들을 최적화의 초기치로 결정하는 제2과정과, 주파수 응답을 최적화하기 위해서 상기 입력변수들을 변화시켜 가면서 상기 입력변수들이 최적화되는가를 판단하는 집적전개계획 방법을 사용하고 상기 최적화의 판단 기준으로서 에러함수를 사용하여 요구되는 주파수 응답에 근접시켜 가는 제3과정과, 상기 주파수 응답에 근접시켜 감에 의해 도체 스트립 및 공진기 길이를 산출하는 제4과정으로 이루어짐을 특징으로 하는 방법.
  2. 제1항에 있어서, 상기 제3과정의 에러함수는 원하는 주파수응답과 시뮬레이션된 주파수 응답의 차이에 해당하는 함수이며 상기 에러함수가 작아질수록 시뮬레이션된 결과는 요구되는 주파수 응답에 근접해감을 특징으로 하는 방법.
  3. 제1항에 있어서, 상기 초기치들을 회로망 합성법의 설계변수들을 사용하였고, 모든 변수들을 순차적으로 변화시키는 대신 다른 변수들이 고정된 채로 한 변수만을 변화시키는 방법을 사용하여 최적화의 시간을 크게 감소시킴을 특징으로 하는 방법.
  4. 도체스트립을 이용한 E면 대역통과 여파기 설계 방법에 있어서, 회로망 합성법 설계방법으로 시뮬레이션 하여 상기 여파기 설계변수들을 결정하는 제1과정과, 상기 결정된 설계변수 결과에 따라 설계사양들을 보정하는 제2과정과, 상기 제2과정의 보정에 의한 입력변수들을 실제 최적화된 결과와 가장 근접하게 만들어 상기 입력변수들을 최적화의 초기치로 결정하는 제3과정과, 주파수 응답을 최적화하기 위해서 상기 입력변수들을 변화시켜 가면서 상기 입력변수들이 최적화 되는가를 소정 에러함수를 사용하여 판단하는 제4과정과, 상기 에러함수가 작아질수록 시뮬레이션된 결과가 요구되는 주파수 응답에 근접해감으로 판단하는 제5과정과, 상기 주파수 응답에 근접시켜 감에 의해 도파관의 도체 스트립 및 공진기 길이를 산출하는 제6과정으로 이루어짐을 특징으로 하는 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960009222A 1996-03-29 1996-03-29 도체스트립을 이용한 e면 대역통과 여파기 설계방법 KR100193865B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019960009222A KR100193865B1 (ko) 1996-03-29 1996-03-29 도체스트립을 이용한 e면 대역통과 여파기 설계방법
GB9706710A GB2312100B (en) 1996-03-29 1997-03-27 Method for designing E-Plane bandpass filter with conductive strip

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960009222A KR100193865B1 (ko) 1996-03-29 1996-03-29 도체스트립을 이용한 e면 대역통과 여파기 설계방법

Publications (2)

Publication Number Publication Date
KR970068144A true KR970068144A (ko) 1997-10-13
KR100193865B1 KR100193865B1 (ko) 1999-06-15

Family

ID=19454501

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960009222A KR100193865B1 (ko) 1996-03-29 1996-03-29 도체스트립을 이용한 e면 대역통과 여파기 설계방법

Country Status (2)

Country Link
KR (1) KR100193865B1 (ko)
GB (1) GB2312100B (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102527365B1 (ko) 2022-08-05 2023-05-02 주식회사 스매피 물품 배송 서비스 시스템, 서버 및 방법

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4761625A (en) * 1986-06-20 1988-08-02 Rca Corporation Tunable waveguide bandpass filter
FR2604305B1 (fr) * 1986-09-18 1988-12-02 Alcatel Thomson Faisceaux Filtre composite a large bande de type plan e

Also Published As

Publication number Publication date
GB2312100B (en) 1998-06-03
GB2312100A (en) 1997-10-15
GB9706710D0 (en) 1997-05-21
KR100193865B1 (ko) 1999-06-15

Similar Documents

Publication Publication Date Title
Prokop et al. Design and analysis of simple robust controllers
Acharya et al. Extending the concept of analog Butterworth filter for fractional order systems
Prajapati et al. Reduced-order modelling of LTI systems by using Routh approximation and factor division methods
Forssell et al. Identification of unstable systems using output error and Box-Jenkins model structures
Litrico et al. Frequency modeling of open-channel flow
KR910006807A (ko) 처리 제어 장치
CA2203506A1 (en) Model predictive control apparatus and method
Khodabakhshian et al. Robust load frequency controller design for hydro power systems
Rautio Tuning ports in the middle of resonators
KR970068144A (ko) 도체스트립을 이용한 e면 대역통과 여파기 설계방법
JP5526909B2 (ja) フィルタ設計方法及びプログラム
Kinnaert et al. A new decoupling precompensator for indirect adaptive control of multivariable linear systems
Janssen Influence of long-range interactions on the critical behavior of systems with a negative Fisher exponent
Huba et al. Designing automatic-reset controllers with higher-order derivatives
US5557530A (en) System for synthesizing microwave filters in a rectangular waveguide
Vucic et al. A class of systems with symmetric impulse response
Vrančić et al. Improving Disturbance-Rejection by Using Disturbance Estimator
Rhaima et al. H∞ and Asymptotic Stability via delay feedback for hybrid neutral stochastic delay differential equations with Lévy noise
US20020022948A1 (en) Method of adjusting characteristics of electronic part
Swift et al. Techniques for the rapid calculation of the excitation pattern in the time varying extensions to ANSI S3. 4-2007
CN110334421A (zh) 零件设计模型可加工性批量分析方法及装置
Nagamune et al. Sensitivity shaping in feedback control and analytic interpolation theory
Kwakernaak Uncertainty models and the design of robust control systems
JPH10308650A (ja) フィルタ設計方法およびディジタルフィルタ
Casagrande et al. On the asymptotic accuracy of reduced-order models

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020125

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee