KR970060699A - 구형파 출력 동기회로 - Google Patents

구형파 출력 동기회로 Download PDF

Info

Publication number
KR970060699A
KR970060699A KR1019960001688A KR19960001688A KR970060699A KR 970060699 A KR970060699 A KR 970060699A KR 1019960001688 A KR1019960001688 A KR 1019960001688A KR 19960001688 A KR19960001688 A KR 19960001688A KR 970060699 A KR970060699 A KR 970060699A
Authority
KR
South Korea
Prior art keywords
multiplexer
output
signal
square wave
square
Prior art date
Application number
KR1019960001688A
Other languages
English (en)
Other versions
KR100206890B1 (ko
Inventor
옥창효
Original Assignee
문정환
엘지반도체 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 문정환, 엘지반도체 주식회사 filed Critical 문정환
Priority to KR1019960001688A priority Critical patent/KR100206890B1/ko
Publication of KR970060699A publication Critical patent/KR970060699A/ko
Application granted granted Critical
Publication of KR100206890B1 publication Critical patent/KR100206890B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/131Digitally controlled

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Electronic Switches (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

본 발명의 구형파 출력 동기회로는, 서로 다른 타이머로부터 입력되는 신호중 저주파 파형을 입력으로하는 제2 멀티플렉서와, 상기 제1 멀티플렉서의 출력을 입력으로 하며, 상기 제2 멀티플렉서의 출력반전신호를 클럭신호로 하고 제1 멀티플렉서의 출력을 입력신호로 하여 제1 멀티플렉서의 출력을 고주파특 동기에 맞추도록 하는 래치를 포함하역 구성되며, 상기 회로를 통해 서로 다른 두 형태의 구형파, 특히 두 파형간의 주기가 두배이상 차이가 나고 시스템 클럭으로는 동기를 맞출 수없는 경우 상호간에 동기를 맞춤으로써 저주파, 고주파간의 어떠한 형태의 구형파라도 동기를 맞추는 것이 가능해지며, 이에 따라 리모콘등과 같이 타이머로부터 나오는 구형파 신호의 상호논리조함 형태의 신호를 만들어야 하는 경우 불필요한 파형의 발생을 방지하고 안정된 구형파 조합신호를 얻을 수 있는 효과가 있다.

Description

구형파 출력 동기회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 의한 구형파 출력 동기회로의 출력 파형을 도시한 것이다.

Claims (1)

  1. 서로 다른 타이머로부터 입력되는 신호중 저주파 파형을 입력으로 하는 제1멀티플렉서와 고주파 파형을 입력으로 하는 제2 멀티플렉서의와, 상기 제1 멀티플렉서의 출력을 입력으로하며, 상기 제2 멀티플렉서의 출력반전신호를 클럭신호로 하고 제1 멀티플렉서의 출력을 하여 제1멀티플렉서의 출력을 고주파측 동기에 맞추도록 하는 래치를 포함하여 구성된 것을 특징으로 하는 구형파 출력 동기회로.
KR1019960001688A 1996-01-26 1996-01-26 구형파 출력 동기회로 KR100206890B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960001688A KR100206890B1 (ko) 1996-01-26 1996-01-26 구형파 출력 동기회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960001688A KR100206890B1 (ko) 1996-01-26 1996-01-26 구형파 출력 동기회로

Publications (2)

Publication Number Publication Date
KR970060699A true KR970060699A (ko) 1997-08-12
KR100206890B1 KR100206890B1 (ko) 1999-07-01

Family

ID=19450124

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960001688A KR100206890B1 (ko) 1996-01-26 1996-01-26 구형파 출력 동기회로

Country Status (1)

Country Link
KR (1) KR100206890B1 (ko)

Also Published As

Publication number Publication date
KR100206890B1 (ko) 1999-07-01

Similar Documents

Publication Publication Date Title
KR920022684A (ko) 고주파 위상 동기 루프용 주파수 제어 발진기
SE9201163D0 (sv) System och foerfarande foer oeverfoering av telekommunikationsignaler
KR910007267A (ko) 시간축 발생기 회로와 동일 주파수의 2기준 신호 발생 방법
AUPM587094A0 (en) Microwave loop oscillators
EP0316878A3 (en) Pll circuit for generating output signal synchronized with input signal by switching frequency dividing ratio
AU7085598A (en) Resonator having a selection circuit for selecting a resonance mode
KR970060699A (ko) 구형파 출력 동기회로
GB1171753A (en) Phase Coherent Synchronization.
WO2001086397A3 (en) Apparatus for a radiation hardened clock splitter
ES445187A1 (es) Un sistema de filtro no resonante, de elevada energia y po- cas perdidas.
KR940012090A (ko) 클럭분주회로
JPS55112008A (en) Low frequency clock formation circuit
DE59009692D1 (de) Taktsynchronisationsschaltung.
KR880013402A (ko) 화상 표시장치
KR890016774A (ko) 위상동기회로
SU634471A1 (ru) Устройство синхронизации
JPS6413833A (en) Frame synchronizing clock generating circuit
GB2077963B (en) Electronic timepiece
SU604177A1 (ru) Частотный манипул тор
RU2024191C1 (ru) Устройство фазовой синхронизации пространственно разнесенных источников колебаний
SE9001405D0 (sv) 180 graders hybridkoppling
SU1319237A1 (ru) Генератор
JPS5967730A (ja) Pll回路
JPS52104855A (en) Phase synchronization
JPS5620355A (en) Clock signal forming circuit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050322

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee