Claims (4)
두 개의 비디오 데이터원에서 출력되는 두 개의 서로 다른 비디오 데이터 열을 오버레이부에서 제공하는 하나의 비디오 입력단에 동시에 입력시키기 위하여, 트라이-스테이트 버스 드라이버를 사용하고, 상기 트라이-스테이트 버스 드라이버의 출력을 디지털 다중 표준 디코더에서 출력되는 odd 신호로 제어함으로써 두 개의 비디오 데이터 열을 필드단위로 멀티플렉싱 하는 것을 특징으로 하는 디지털 비디오 데이터 멀티플렉싱 회로.In order to simultaneously input two different video data streams output from two video data sources to one video input terminal provided by an overlay unit, a tri-state bus driver is used, and the output of the tri-state bus driver is digitally output. A digital video data multiplexing circuit comprising multiplexing two video data strings in field units by controlling odd signals output from multiple standard decoders.
디지털 비디오 데이터 열 멀티플렉싱 장치에 있어서, 아날로그 입력신호를 디지털 입력신호로 변환하여 출력하는 입력신호 변환수단과; 상기 입력신호 변환수단의 출력신호를 입력받아 디코딩하여 수평동기 신호와 수직동기 신호와 비디오 데이터 신호와 홀수 프레임 신호를 출력하는 디코딩 수단과; 상기 디코딩 수단의 상기 수평동기 신호와 상기 수직동기 신호를 입력받아 비디오 데이터 신호를 출력하는 코덱수단과; 상기 디코딩 수단의 출력신호인 홀수 프레임 신호에 의해 제어되어 상기 디코딩 수단의 출력 신호인 상기 비디오 데이터 신호를 입력받아 영상 데이터를 출력하는 제 1 삼상태 버스 구동수단과; 상기 디코딩 수단의 출력신호인 홀수 프레임 신호의 반전 신호에 의해 제어되어 상기 코덱 수단의 출력신호인 상기 비디오 데이터 신호를 입력받아 영상 데이터를 출력하는 제 2 삼상태 버스 구동수단 ; 및 상기 영상 데이터와 상기 수평동기 신호와 상기 수직동기 신호를 입력받아 입력되는 상기 영상 데이터를 프레임 버퍼에 저장하는 비디오 오버레이 수단을 포함하는 것을 특징으로 하는 디지털 비디오 데이터 열 멀티플렉싱 장치.A digital video data string multiplexing apparatus, comprising: input signal converting means for converting an analog input signal into a digital input signal and outputting the digital input signal; Decoding means for receiving an output signal of the input signal converting means and decoding the same to output a horizontal synchronous signal, a vertical synchronous signal, a video data signal, and an odd frame signal; Codec means for receiving the horizontal synchronization signal and the vertical synchronization signal of the decoding means and outputting a video data signal; First tri-state bus driving means controlled by an odd frame signal which is an output signal of said decoding means and receiving said video data signal which is an output signal of said decoding means and outputting image data; Second tri-state bus driving means which is controlled by an inverted signal of an odd frame signal which is an output signal of the decoding means and receives the video data signal which is an output signal of the codec means and outputs image data; And video overlay means for receiving the image data, the horizontal synchronizing signal, and the vertical synchronizing signal, and storing the input image data in a frame buffer.
제 2 항에 있어서, 상기 입력신호 변환수단과 상기 디코딩 수단과 상기 코덱수단과 상기 비디오 오버레이 수단에 각각 클럭 신호를 공급하는 클럭 발생기를 더 포함하는 것을 특징으로 하는 디지털 비디오 데이터 열 멀티플렉싱 장치.3. The apparatus of claim 2, further comprising a clock generator for supplying a clock signal to the input signal converting means, the decoding means, the codec means and the video overlay means, respectively.
디지털 비디오 데이터 열의 멀티플렉싱 방법에 있어서, 아날로그 입력신호를 디지털 입력신호로 변환하여 출력하는 제 1 과정과; 상기 제 1 과정에서 출력된 출력신호를 입력받아 디코딩하여 수평동기 신호와 수직동기 신호와 비디오 데이터 신호와 홀수 프레임 신호를 출력하는 제 2 과정과; 상기 제 2 과정에서 출력된 상기 수평동기 신호와상기 수직동기 신호를 입력받아 비디오 데이터 신호를 출력하는 제 3 과정과; 상기 제 2 과정에서 출력된 출력신호인 홀수 프레임 신호에 의해 제어되어 상기 제 2 과정에서 출력된 출력신호인 상기 비디오 데이터 신호를 입력받아 영상 데이터를 출력하는 제 4 과정과; 상기 제 2 과정에서 출력된 출력신호인 홀수 프레임 신호의 반전 신호에 의해 제어되어 상기 제 3 과정에서 출력된 출력신호인 상기 비디오 데이터 신호를 입력받아 영상 데이터를 출력하는 제 5 과정; 및 상기 영상 데이터와 상기 수평동기 신호와 상기 수직동기 신호를 입력받아 입력되는 상기 영상 데이터를 프레임 버퍼에 저장하는 제 6 과정을 포함하는 것을 특징으로 하는 디지털 비디오 데이터 열 멀티플렉싱 방법.A multiplexing method of digital video data streams, comprising: a first process of converting an analog input signal into a digital input signal and outputting the digital input signal; A second step of receiving and decoding an output signal output in the first step and outputting a horizontal synchronous signal, a vertical synchronous signal, a video data signal, and an odd frame signal; A third process of receiving the horizontal sync signal and the vertical sync signal output in the second process and outputting a video data signal; A fourth process of controlling the odd frame signal which is the output signal output in the second process and receiving the video data signal which is the output signal output in the second process and outputting image data; A fifth process of receiving the video data signal, which is an output signal output in the third process, controlled by an inversion signal of an odd frame signal, which is an output signal output in the second process, and outputting image data; And a sixth process of receiving the image data, the horizontal synchronization signal, and the vertical synchronization signal, and storing the input image data in a frame buffer.
※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.