KR970055350A - 동기원 입력 자동 절체 장치 - Google Patents

동기원 입력 자동 절체 장치 Download PDF

Info

Publication number
KR970055350A
KR970055350A KR1019950052301A KR19950052301A KR970055350A KR 970055350 A KR970055350 A KR 970055350A KR 1019950052301 A KR1019950052301 A KR 1019950052301A KR 19950052301 A KR19950052301 A KR 19950052301A KR 970055350 A KR970055350 A KR 970055350A
Authority
KR
South Korea
Prior art keywords
signal
output
outputting
receiving
synchronization
Prior art date
Application number
KR1019950052301A
Other languages
English (en)
Other versions
KR0154859B1 (ko
Inventor
최민호
장종수
최준균
Original Assignee
양승택
한국전자통신연구소
이준
한국전기통신공사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 한국전자통신연구소, 이준, 한국전기통신공사 filed Critical 양승택
Priority to KR1019950052301A priority Critical patent/KR0154859B1/ko
Publication of KR970055350A publication Critical patent/KR970055350A/ko
Application granted granted Critical
Publication of KR0154859B1 publication Critical patent/KR0154859B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/0805Details of the phase-locked loop the loop being adapted to provide an additional control signal for use outside the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • H03L7/183Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number
    • H03L7/187Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number using means for coarse tuning the voltage controlled oscillator of the loop
    • H03L7/189Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number using means for coarse tuning the voltage controlled oscillator of the loop comprising a D/A converter for generating a coarse tuning voltage

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

본 발명은 복수의 동기원 입력을 가지는 동기원 주파수(클럭) 공급 장치 입력신호 절체하는 동기원 입력 자동 절체 장치에 관한 것으로서, 다수의 신호와 분주된 신호를 받아 이를 비교하여 다수의 입력된 신호 중 가장 높은 우선 순위를 갖는 신호를 선택하기 위한 선택 제어 신호를 출력하는 동기 판정 수단(1) : 다수의 신호를 입력받아 상기 동기 판정 수단(1)의 선택 제어 신호에 의해 우선 순위가 가장 높고, 장애가 없는 하나의 신호를 선택하여 출력하는 스위칭 수단(2) : 상기 스위칭 수단(2)의 선택된 신호와 분주된 신호를 입력받아 위상을 비교하여 디지탈 신호를 출력하는 위상 비교 수단(3) : 상기 위상 비교 수단(3)의 출력을 입력받아 위상차의 위상변위의 순간적인 변이를 억압하도록 필터링하여 출력하는 루프 필터링 수단(4) : 상기 루프 필터링 수단(4)의 출력을 입력받아 아날로그 전압 신호로 변환하여 출력하는 디지탈 / 아날로그 변환 수단(5) : 상기 디지탈 / 아날로그 변환 수단(5)의 출력을 입력받아 입력 전압신호의 크기에 따라 변화하는 주파수를 출력하는 전압 제어 발진 수단(6) : 및 상기 전압 제어 발진 수단(6)의 출력을 입력받아 필요한 주파수로 분주하여 클럭을 발생하여 상기 위상 비교 수단(3)과 상기 동기 판정 수단(1)에 출력하고, 외부로 다수의 분주 신호를 출력하는 분주 수단(7)을 구비하여 다수의 입력된 신호로부터 한 신호를 동기원 신호로 선택하여 이 신호에 장애가 발생한 경우 다음 우선 순위의 신호를 자동으로 선택하여 출력하여 동기를 상실하지 않도록 자동으로 제어할 수 있는 효과가 있다.

Description

동기원 입력 자동 절체장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 동기원 입력 자동 절체 장치의 일시예에 구성도.

Claims (2)

  1. 다수의 신호와 분주된 신호를 입력받아 이를 비교하여 다수의 입력된 신호중 가장 높은 우선 순위를 갖는 신호를 선택하기 위한 선택 제어 신호를 출력하는 동기 판정 수단(1) ; 다수의 신호를 입력받아 상기 동기 판정수단(1)의 선택 제어 신호에 의해 우선 순위가 가장 높고, 장애가 없는 하나의 신호를 선택하여 출력하는 스위칭 수단(2) ; 상기 스위칭 수단(2)의 선택된 신호와 분주된 신호를 입력받아 위상을 비교하여 디지탈 신호를 출력하는 위상비교 수단(3) ; 상기 위상 비교 수단(3)의 출력을 입력받아 위상차의 위상변위의 순간적인 변이를 억압하도록 필터링하여 출력하는 루프필터링 수단(4) ; 상기 루프필터링 수단(4)의 출력을 입력 받아 아날로그 전압 신호로 변환하여 출력하는 디지탈/아날로그 변환 수단(5) ; 상기 디지탈 / 아날로그 변환 수단(5)의 출력을 입력받아 입력 전압 신호의 크기에 따라 변화하는 주파수를 출력하는 전압 제어 발진 수단(6) ; 및 상기 전압 제어 발진 수단(6)의 출력을 입력받아 필요한 주파수로 분주하여 클럭을 발생하여 상기 위상 비교 수단(3)과 상기 동기 판정 수단(1)에 출력하고, 외부로 다수의 분주신호를 출력하는 분주 수단(7)을 구비한 것을 특징으로 하는 동기원 입력 자동 절체 장치.
  2. 제1항에 있어서, 상기 동기 판정 수단(1)은, 외부로부터 다수의 신호를 입력받아 프레임 동기 신호를 추출하여 출력하는 프레임 패턴 검출 수단(10) ; 상기 프레임 패턴 검출 수단(10)의 출력과 분주 수단(7)의 분주된 신호를 입력받아 위상차를 비교하여 동기여부를 판정하여 출력하는 프레임 동기 판정 수단(11) ; 상기 프레임 동기 판정 수단(11)의 출력을 입력받아 경과 시간을 계수하여 출력하는 타이머 수단(12) ; 및 상기 타이머 수단(12)의 출력을 입력받아 가장 운선 순위가 높은 한 개의 신호를 선택하기 위한 선택 제어 신호를 스위칭 수단(2)에 출력하는 우선 순위 인코더 수단(13)을 구비한 것을 특징으로 하는 동기원 입력 자동 절체 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950052301A 1995-12-20 1995-12-20 동기원 입력 자동 절체 장치 KR0154859B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950052301A KR0154859B1 (ko) 1995-12-20 1995-12-20 동기원 입력 자동 절체 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950052301A KR0154859B1 (ko) 1995-12-20 1995-12-20 동기원 입력 자동 절체 장치

Publications (2)

Publication Number Publication Date
KR970055350A true KR970055350A (ko) 1997-07-31
KR0154859B1 KR0154859B1 (ko) 1998-12-15

Family

ID=19441625

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950052301A KR0154859B1 (ko) 1995-12-20 1995-12-20 동기원 입력 자동 절체 장치

Country Status (1)

Country Link
KR (1) KR0154859B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100264681B1 (ko) * 1997-11-12 2000-09-01 이영호 전원절체기의 동작제어방법 및 그 회로구조

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100264681B1 (ko) * 1997-11-12 2000-09-01 이영호 전원절체기의 동작제어방법 및 그 회로구조

Also Published As

Publication number Publication date
KR0154859B1 (ko) 1998-12-15

Similar Documents

Publication Publication Date Title
US5781054A (en) Digital phase correcting apparatus
KR920010172B1 (ko) 자동주파수 절환장치
KR910017776A (ko) 위상동기회로
KR940017226A (ko) 위상동기회로
FI943017A (fi) Kellosignaalin vaiheen siirto, erityisesti digitaalisen signaalin ajastuksen ilmaisua varten
KR940023208A (ko) 고선명 텔레비젼용 디지탈 오디오 기기의 클럭검출 및 위상동기 루프장치
KR970055350A (ko) 동기원 입력 자동 절체 장치
KR840003938A (ko) 동조 제어 시스템
KR910009071A (ko) Aft 기능을 구비한 주파수 신세사이저형 텔레비젼 신호 수신 장치 및 그 제어 방법
KR870009556A (ko) 비트 동기회로 및 방법
KR950035076A (ko) 주파수 신세사이저
KR970056136A (ko) 시스템 클럭 발생기
JPS564938A (en) Phase synchronizing circuit
KR870003666A (ko) 자동 위상 제어회로
JPS5531386A (en) Time reference signal generator
JPS5535545A (en) Digital phase synchronous circuit
SU1665537A1 (ru) Синхрогенератор
KR100253303B1 (ko) 파일럿신호 검출장치
JPS5787241A (en) Phase synchronizing circuit for optional frequency conversion
KR960006299A (ko) 위상 동기 루프 장치
KR960016148A (ko) 위상 동기 루우프 회로
KR890016746A (ko) 발진기 동기용 회로장치
JP2716294B2 (ja) 系切り替え方式
KR960003107A (ko) 디지탈 위상동기루프 및 그 방법
KR950035095A (ko) 디지탈 신호의 위상동기 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030701

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee