KR970031815A - Input Polarity Control Circuit of Synchronization Signal - Google Patents

Input Polarity Control Circuit of Synchronization Signal Download PDF

Info

Publication number
KR970031815A
KR970031815A KR1019950041307A KR19950041307A KR970031815A KR 970031815 A KR970031815 A KR 970031815A KR 1019950041307 A KR1019950041307 A KR 1019950041307A KR 19950041307 A KR19950041307 A KR 19950041307A KR 970031815 A KR970031815 A KR 970031815A
Authority
KR
South Korea
Prior art keywords
synchronization signal
signal
input
polarity
level
Prior art date
Application number
KR1019950041307A
Other languages
Korean (ko)
Other versions
KR0164527B1 (en
Inventor
김병일
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950041307A priority Critical patent/KR0164527B1/en
Publication of KR970031815A publication Critical patent/KR970031815A/en
Application granted granted Critical
Publication of KR0164527B1 publication Critical patent/KR0164527B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)

Abstract

본 발명은 복합 영상신호에서 픽업되어 입력된 동기신호의 레벨에 따라 스위칭 작동을 하여 입력된 동기 신호의 극성과 반대되는 동기신호를 출력하는 제1동기신호 출력부와, 상기 복합 영상신호에서 픽업되어 입력된 동기 신호의 레벨이 접지레벨이하일 때 상기 동기 신호를 바이 패스하는 바이 패스부와, 상기 바이 패스부에서 출력된 동기 신호의 레벨에 따라 스위칭 작동을 하여 입력된 동기 신호의 극성과 같은 극성을 가진 동기신호를 출력하는 제2동기신호 출력부로 구성되어, 영상신호에서 픽업되는 동기신호의 극성에 관계없이 시스템이 요구하는 동기신호를 출력하여 상기 시스템에 공급하는 동기신호의 입력 극성 제어 회로에 관한 것이다.According to an embodiment of the present invention, a first synchronization signal output unit for switching a polarity of a polarity of an input synchronization signal by switching operation according to a level of an input synchronization signal picked up from a composite video signal and picked up from the composite video signal When the level of the input synchronization signal is less than the ground level, the bypass unit bypasses the synchronization signal, and the switching operation is performed according to the level of the synchronization signal output from the bypass unit. And a second synchronization signal output section for outputting an excitation synchronization signal, and an input polarity control circuit for outputting a synchronization signal required by the system and supplying it to the system regardless of the polarity of the synchronization signal picked up from the video signal. will be.

Description

동기신호의 입력 극성 제어 회로Input Polarity Control Circuit of Synchronization Signal

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제2도는 본 발명에 따른 동기신호의 입력 극성 제어 회로를 나타낸 도면.2 is a diagram showing an input polarity control circuit of a synchronization signal according to the present invention.

Claims (5)

복합 영상신호에서 픽업되어 입력된 동기신호의 레벨에 따라 스위칭 작동을 하여 입력된 동기신호의 극성과 반대되는 동기신호를 출력하는 제1동기신호 출력부와, 상기 복합 영상신호에서 픽업되어 입력된 동기신호의 레벨이 접지레벨이하일 때 상기 동기신호를 바이 패스하는 바이 패스부와, 상기 바이 패스부에서 출력된 동기신호의 레벨에 따라 스위칭 작동을 하여 입력된 동기신호의 극성과 같은 극성을 가진 동기신호를 출력하는 제2동기신호 출력부로 구성된 것을 특징으로 하는 동기신호의 입력 극성 제어 회로.A first synchronous signal output unit configured to switch according to the level of the input sync signal picked up from the composite video signal and output a sync signal opposite to the polarity of the input sync signal; When the signal level is below the ground level, the bypass unit bypasses the synchronization signal and the synchronization signal has the same polarity as that of the input synchronization signal by switching according to the level of the synchronization signal output from the bypass unit. And a second synchronous signal output unit configured to output a synchronous signal input polarity control circuit. 제1항에 있어서, 상기 제1동기신호 출력부는 입력되는 동기 신호의 극성이 플러스일 경우에 온되어 동기신호를 발생하는 스위칭소자로 구성된 것을 특징으로 하는 동기신호의 입력 극성 제어 회로.2. The input polarity control circuit of claim 1, wherein the first synchronous signal output unit is composed of a switching element that is turned on when the polarity of the input synchronous signal is positive and generates a synchronous signal. 제1항에 있어서, 상기 바이패스부는 입력되는 동기신호의 극성에 따라 작동을 하여 입력된 동기신호를 바이패스하는 베이스 접지 스위칭소자로 구성된 것을 특징으로 하는 동기신호의 입력 극성 제어 회로.The input polarity control circuit of claim 1, wherein the bypass unit comprises a base ground switching device configured to bypass the input synchronization signal by operating according to the polarity of the input synchronization signal. 제1항에 있어서, 상기 제2동기신호 출력부는 바이 패스부에서 출력된 동기신호의 레벨에 따라 스위칭 작동을 하여 입력된 동기신호의 극성과 같은 극성을 가진 동기신호를 출력하는 스위칭소자로 구성된 것을 특징으로 하는 동기신호의 입력 극성 제어 회로.The synchronization device of claim 1, wherein the second synchronization signal output unit comprises a switching device configured to output a synchronization signal having the same polarity as that of the input synchronization signal by switching according to the level of the synchronization signal output from the bypass unit. An input polarity control circuit for a synchronization signal. 복합 영상신호에서 픽업되어 입력된 동기 신호의 레벨에 따라 스위칭작동을 하여 입력된 동기신호의 극성과 반대되는 동기신호를 출력하는 제1동기신호 출력부와, 상기 복합 영상신호에서 픽업되어 입력된 동기신호의 레벨이 접지레벨이하일 때 상기 동기신호를 바이 패스하는 바이 패스부와, 상기 바이 패스부에서 출력된 동기신호의 레벨에 따라 스위칭 작동을 하여 입력된 동기신호의 극성과 같은 극성을 가진 동기신호를 출력하는 제2동기신호 출력부와, 상기 제1, 2동기신호 출력부에서 출력되는 동기신호의 극성을 반전하여 출력하는 인버터부로 구성된 것을 특징으로 하는 동기신호의 입력 극성 제어 회로.A first synchronous signal output unit configured to switch according to the level of the input sync signal picked up from the composite video signal and output a sync signal opposite to the polarity of the input sync signal; When the signal level is below the ground level, the bypass unit bypasses the synchronization signal and the synchronization signal has the same polarity as that of the input synchronization signal by switching according to the level of the synchronization signal output from the bypass unit. And a second synchronizing signal output unit for outputting a second synchronizing signal output unit, and an inverter unit for inverting and outputting the polarity of the synchronizing signals outputted from the first and second synchronizing signal output units. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019950041307A 1995-11-14 1995-11-14 Circuit for controlling input-polarity of synchronization signals KR0164527B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950041307A KR0164527B1 (en) 1995-11-14 1995-11-14 Circuit for controlling input-polarity of synchronization signals

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950041307A KR0164527B1 (en) 1995-11-14 1995-11-14 Circuit for controlling input-polarity of synchronization signals

Publications (2)

Publication Number Publication Date
KR970031815A true KR970031815A (en) 1997-06-26
KR0164527B1 KR0164527B1 (en) 1999-03-20

Family

ID=19434088

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950041307A KR0164527B1 (en) 1995-11-14 1995-11-14 Circuit for controlling input-polarity of synchronization signals

Country Status (1)

Country Link
KR (1) KR0164527B1 (en)

Also Published As

Publication number Publication date
KR0164527B1 (en) 1999-03-20

Similar Documents

Publication Publication Date Title
KR970051253A (en) Digital Delay Synchronous Loop Circuit Using Synchronous Delay Line
KR960020365A (en) Line-lock device of the video camera
KR880012082A (en) Clamp circuit
KR860003735A (en) TV receiver
KR970031815A (en) Input Polarity Control Circuit of Synchronization Signal
KR960028398A (en) Audio / Video Input Automatic Switching Device
KR910007281A (en) Output control circuit
KR970076821A (en) Latch circuit
KR890015244A (en) Digital clip circuit
KR920001924A (en) Field detection circuit
KR970051196A (en) Clock Synchronization Circuit of Semiconductor Memory
KR950022965A (en) Character or title signal mixer circuit of video equipment
KR960024864A (en) Monitor's Sync Signal Separation Circuit
KR940027583A (en) Surveillance camera
KR950025692A (en) Video Mute Circuit on Monitor
KR950028418A (en) Vertical Synchronous Phase Circuit for Monitor
KR970060857A (en) Composite sync signal output circuit for video mute
KR970019562A (en) Input / Output Clock Frequency Control Circuit of Digital Composite Video Equipment
KR970022913A (en) Transient Response Protection Circuit of Image Display Device Using Micom
KR960024803A (en) Clock signal input device of synchronous memory device
KR960015180A (en) Monitor's Synchronous Signal Output Circuit
KR970048891A (en) Camera lock mode switching circuit
KR950022962A (en) Main / sub sync signal switching circuit by synchronous counting
KR960008504A (en) Monitor's Sync Isolation Circuit
KR960024801A (en) Clock matching device

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060830

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee