KR970025238A - Message Exchange Device Using Parallel Bus in Wireless Private Exchange - Google Patents

Message Exchange Device Using Parallel Bus in Wireless Private Exchange Download PDF

Info

Publication number
KR970025238A
KR970025238A KR1019950036360A KR19950036360A KR970025238A KR 970025238 A KR970025238 A KR 970025238A KR 1019950036360 A KR1019950036360 A KR 1019950036360A KR 19950036360 A KR19950036360 A KR 19950036360A KR 970025238 A KR970025238 A KR 970025238A
Authority
KR
South Korea
Prior art keywords
line
output
parallel bus
message
input
Prior art date
Application number
KR1019950036360A
Other languages
Korean (ko)
Other versions
KR100204873B1 (en
Inventor
최상준
Original Assignee
정장호
엘지정보통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정장호, 엘지정보통신 주식회사 filed Critical 정장호
Priority to KR1019950036360A priority Critical patent/KR100204873B1/en
Publication of KR970025238A publication Critical patent/KR970025238A/en
Application granted granted Critical
Publication of KR100204873B1 publication Critical patent/KR100204873B1/en

Links

Abstract

본 발명은 무선 사설교환기에서 컨트롤 보드와 라인보드들 간의 메시지 교환 통로인 패러렐버스를 이용한 메시지 교환장치에 관한 것으로, 특히 더욱더 많은 메시지를 신속하게 송수신하도록 한 무선 사설교환기에서 패러렐버스를 이용한 메시지 교환장치에 관한 것이다. 즉, 본 발명은 패러렐버스를 통한 통화 메시지의 송수신이 HDLC(High level Data Link Control) 프로토콜에 의해 이루어지도록 하는 메시지 교환장치로서, 많은 양의 메시지 송수신이 신속하게 이루어지도록 함을 목적으로 한다. 이에 따라, 각 라인보드에 할당되는 송수신 주기가 길어져 보다 많은 메시지의 송수신이 가능해지고, 이에 따라 제품에 대한 사용자의 신뢰성이 향상된다.The present invention relates to a message exchange device using a parallel bus, which is a message exchange passage between a control board and a line board in a wireless private exchange, and more particularly, to a message exchange device using a parallel bus in a wireless private exchange that transmits and receives more messages quickly. It is about. That is, the present invention is a message exchange device for transmitting and receiving a call message through a parallel bus by a high level data link control (HDLC) protocol, and an object thereof is to quickly transmit and receive a large amount of messages. As a result, a transmission / reception period allocated to each line board becomes longer, and thus more messages can be transmitted and received, thereby improving user reliability of the product.

Description

무선 사설교환기에서 패러렐버스를 이용한 메시지 교환장치Message Exchange Device Using Parallel Bus in Wireless Private Exchange

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음As this is a public information case, the full text was not included.

제4도는 본 발명 무선 사설교환기에서 패러렐버스를 이용한 메시지 교환장치의 구성 블럭도,4 is a block diagram of a message exchange apparatus using parallel buses in the wireless private exchange of the present invention;

제5도는 제4도에서 라인 컨트롤부와 메인 컨트롤부 사이의 메시지 교환을 위한 상세 구성 블럭도,FIG. 5 is a detailed block diagram for message exchange between the line control unit and the main control unit in FIG. 4;

(A)도는 라인 컨트롤부와 구성 블럭도,(A) is a line control section and a block diagram,

(B)도는 메인 컨트롤부의 구성 블럭도,(B) is a block diagram of the main control unit,

Claims (4)

무선 사설교환기에서 패러렐버스를 이용한 메시지 교환장치에 있어서, 사설교환기에 가입된 각각의 가입자들과 연결되어 메시지 통신을 하는 수개의 통신용 라인보드와, 통신외의 다른 기능을 하는 수개의 라인보드와, 상기 가입자와 연결되지 않은 라인보드들을 제어하면서 가입자와 연결되어 메시지 통신을 하는 통신용 라인보드를 통한 통화메세지를 8비트를 패러레버스를 통해 32바이트씩 순차 입력하여 패킷화면서 HDLC 프로토콜에 따라 출력되도록 하는 라인 컨트롤부(130)(230)(330)(430)로 구성되는 수개의 라인셀프(100~400)로 이루어지면서, 상기 라인셀프(100~400)중 제1라인셀프(100)에는 상기 각 라인셀프(100~400)의 라인 컨트롤부(130)(230)(330) (430)를 제어하면서 상기 각 라인셀프(100~400)의 라인 컨트롤부(130)(230)(330)(430)에서 HDLC프로토콜에 따라 동시에 출력되는 데이터 프레임들을 입력하여 그에 따른 각 라인보드로의 응답 메시지를 하나의 데이터 프레임으로 생성하여 HDLC 프로토콜에 따라 출력하는 메인 컨트롤부(140)를 포함시킴을 특징으로 하는 무선 사설교환기에서 패러렐버스를 이용한 메시지 교환장치.A message exchange apparatus using parallel buses in a wireless private exchange, comprising: several communication line boards connected to respective subscribers subscribed to the private exchange to communicate messages, several line boards having other functions than communication; Controlling line boards that are not connected to subscribers while receiving message messages through serial line through 32-bit by 8 bytes through parallax for packet message to be outputted according to HDLC protocol. The line control unit 130, 230, 330, 430 consists of a number of line self (100 ~ 400) consisting of, each of the line self (100 ~ 400) of the first line self 100 Line control units 130, 230, 330 and 430 of the line self 100 to 400 while controlling the line control units 130, 230, 330 and 430 of the line self 100 to 400. At the same time according to HDLC protocol Using the parallel bus in the wireless private exchange comprising a main control unit 140 for inputting the data frames to generate a response message to each line board according to the corresponding data frame to output according to the HDLC protocol Message exchanger. 제1항에 있어서, 상기 각 라인셀프(100~400)에 우선순위를 할당하여 각 라인 컨트롤부(130)(230)(330)(430)에서 동시에 출력되는 통화 메시지가 각 라인셀프(100~400)에 할당된 우선순위애 따라 상기 메인 컨트롤부(140)로 입력되도록 함을 특징으로 하는 무선 사설교환기에서 패러렐버스를 이용한 메시지 교환장치.The call message of claim 1, wherein priority is assigned to each of the line selfies 100 to 400 to simultaneously output the call messages output from each of the line control units 130, 230, 330, and 430. The message exchange apparatus using the parallel bus in the wireless private exchange, characterized in that the input to the main control unit 140 according to the priority assigned to. 제1항에 있어서, 상기 각 라인셀프(100~400)에 장착되는 라인 컨트롤부(130)(230)(330) (430)는 입출력되는 신호를 처리 제어하는 CPU(510)와; 상기 CPU(510)의 동작을 위한 프로그램을 저장하는 롭(520)과; 상기 CPU(510)에서 처리되는 데이터를 저장하는 램(530)과; 각 라인보드에서 8비트 패러렐버스를 통해 입출력되는 32바이트의 통화 메시지를 저장하는 패러렐버스 메모리(560)와; 상기 패러렐버스 메모리(560)의 출력 데이터를 8비트 패러렐버스로 실어주면서 8비트 패러렐버스를 통해 입력되는 데이터를 상기 패러렐버스 메모리(560)로 전달하는 패러렐버스 컨트롤부(570)와; 상기 각 라인보드에서 출력되는 32바이트의 데이터를 패킷화하여 다중점 방식으로 HDLE 프로토콜에 따라 출력되도록 하면서 상기 메인 컨트롤부(140)에서 출력되는 데이터를 입력하여 상기 패러렐버스 메모리(560)에 저장되도록하여 해당 라인보드로 출력되도록하는 시리얼 입출력부(540) 및; 상기 시리얼 입출력부(540)를 통해 다중점 방식으로 입출력되는 데이터를 상기 메인 컨트롤부(140)와 인터페이스하는 입출력 드라이버(550)를 포함하여 구성됨을 특징으로 하는 무선교환기에서 패러렐버스를 이용한 메시지 교환장치.According to claim 1, wherein the line control unit (130, 230, 330, 430) mounted on each of the line self (100 ~ 400) is a CPU (510) for processing and controlling the input and output signals; A rob 520 for storing a program for operating the CPU 510; A RAM 530 for storing data processed by the CPU 510; A parallel bus memory 560 for storing a 32-byte call message input and output through an 8-bit parallel bus in each line board; A parallel bus control unit 570 for carrying the output data of the parallel bus memory 560 into an 8-bit parallel bus and transferring the data input through the 8-bit parallel bus to the parallel bus memory 560; 32 bytes of data output from each line board are packetized and output according to the HDLE protocol in a multi-point manner while inputting data output from the main controller 140 to be stored in the parallel bus memory 560. A serial input / output unit 540 for outputting to the corresponding line board; Message exchange device using a parallel bus in the wireless switch, characterized in that it comprises an input and output driver 550 for interfacing the data input and output in the multi-point method through the serial input and output unit 540 with the main control unit 140. . 제1항에 있어서, 상기 메인 컨트롤부(140)는 입출력되는 신호를 처리 제어하는 CPU(610)와; 상기 CPU(610)의 동작을 위한 프로그램을 저장하는 롬(620)과: 상기 CPU(610)에서 처리되는 데이터를 저장하는 램(630)과; 상기 각 라인 컨트롤부(130)(230)(330)(430)로부터 송신되는 통화메세지를 입력하면서 외부 통신라인을 통해 전달되는 통화 메시지를 하나의 테이터 프레임으로 패킷화하여 다중중점 방식으로 HDLC프로토쿨에 따라 상기 각 라인 컨트롤부 (130)(230)(330)(430)로 출력되도록 하는 시리얼 입출력부(640) 및; 상기 시리얼 입출렵부(640)를 통해 다중범 방식으로 입출력되는 데이터를 상기 각 라인 컨트롤부 (130)(230)(330)(430)와 인터페이스하는 입출력 드라이버(650)를 호함하여 구성됨을 특징으로 하는 무선 사설교환기에서 페러렐버스를 이용한 메시지 교환장치.According to claim 1, wherein the main control unit 140 includes a CPU (610) for controlling the processing of the input and output signals; A ROM 620 for storing a program for the operation of the CPU 610; a RAM 630 for storing data processed by the CPU 610; HDLC protocol by multi-point method by packetizing a call message transmitted through an external communication line while inputting a call message transmitted from each of the line controllers 130, 230, 330, 430 into one data frame A serial input / output unit 640 for outputting to each of the line control units 130, 230, 330, 430; Characterized by the input and output driver 650 for interfacing the data input and output in the multi-criminal manner through the serial entry and exit unit 640 with each of the line control unit 130, 230, 330, 430 Message exchange device using parallel bus in a wireless private exchange.
KR1019950036360A 1995-10-20 1995-10-20 Message exchange apparatus using parallel bus in a pbx system KR100204873B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950036360A KR100204873B1 (en) 1995-10-20 1995-10-20 Message exchange apparatus using parallel bus in a pbx system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950036360A KR100204873B1 (en) 1995-10-20 1995-10-20 Message exchange apparatus using parallel bus in a pbx system

Publications (2)

Publication Number Publication Date
KR970025238A true KR970025238A (en) 1997-05-30
KR100204873B1 KR100204873B1 (en) 1999-06-15

Family

ID=19430799

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950036360A KR100204873B1 (en) 1995-10-20 1995-10-20 Message exchange apparatus using parallel bus in a pbx system

Country Status (1)

Country Link
KR (1) KR100204873B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010035652A (en) * 1999-10-01 2001-05-07 박종섭 HDLC controller and method for communication between processor of communication system

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100506273B1 (en) * 1997-12-31 2005-10-21 삼성전자주식회사 Line Interface Card Control System Using Line Processor

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010035652A (en) * 1999-10-01 2001-05-07 박종섭 HDLC controller and method for communication between processor of communication system

Also Published As

Publication number Publication date
KR100204873B1 (en) 1999-06-15

Similar Documents

Publication Publication Date Title
US4323728A (en) Conversion circuit arrangement and method for switching digital encoded signals
KR970025238A (en) Message Exchange Device Using Parallel Bus in Wireless Private Exchange
KR930001080A (en) Data communication method between master system and multiple slave system using serial I / O device
US6912210B1 (en) Data communication system and communication device used
CA2181333C (en) Method and system for controlling statistically multiplexed atm bus
KR100295831B1 (en) Integrated E1 trunk function and No.7 protocol function subsystem in switching system
KR20000009541A (en) Serial communication device and method thereof
KR950005644B1 (en) Packet assembling and disassembling controller of full electronic switching system
KR930006031B1 (en) Message transfer part system by common channel signalling method
KR0143045B1 (en) Time division transmission method of packet data
KR100258255B1 (en) Method for disposing common control protocol of v5.2 interface
KR100427853B1 (en) Digital Message Routing System
KR100290094B1 (en) Atu-c device for maintenance of adsl system
JPH0414342A (en) Message call routing information processing system
KR890011239A (en) Switch Network Remote Maintenance Circuit and Method in Private Exchange
JPH04156739A (en) Communication system
KR950000673B1 (en) Control method of transfer date packet
KR19990079839A (en) Wireless terminal access card in keyphone system
KR920005008B1 (en) Signal terminal control system
KR0138391B1 (en) Message transmitter in exchange system
KR0116918Y1 (en) No.7 terminal board
JPS62164347A (en) Time division multiplex communications i/o device
KR960012853A (en) Statistical Frame Multiplexing Method for D-Channel Packet Switching
JPH02305247A (en) Communication control equipment
KR930015468A (en) Packet assembly and disassembly device of all electronic switch

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20011224

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee