KR970014129A - 실영상 구간내의 클럭 안정화회로 - Google Patents

실영상 구간내의 클럭 안정화회로 Download PDF

Info

Publication number
KR970014129A
KR970014129A KR1019950027214A KR19950027214A KR970014129A KR 970014129 A KR970014129 A KR 970014129A KR 1019950027214 A KR1019950027214 A KR 1019950027214A KR 19950027214 A KR19950027214 A KR 19950027214A KR 970014129 A KR970014129 A KR 970014129A
Authority
KR
South Korea
Prior art keywords
clock
signal
flip flop
real
output signal
Prior art date
Application number
KR1019950027214A
Other languages
English (en)
Inventor
강봉순
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950027214A priority Critical patent/KR970014129A/ko
Publication of KR970014129A publication Critical patent/KR970014129A/ko

Links

Landscapes

  • Picture Signal Circuits (AREA)

Abstract

본 발명은 실영상 구간내에서 생성되는 13.5MHz 클럭의 위상을 항상 일정하게 유지하기 위한 클럭안정화회로에 관한 것인 바, 그 특징으로는 클럭입력신호의 위상을 반전시키기 위한 클럭 반전수단과, 아날로그 영상입력신호중에 영상신호가 실려있는 실영상 구간을 검출하기 위한 실영상구간 검출수단과, 영상 입력신호의 실영상구간내에서 2분주 클럭신호의 첫 번째 변화되는 부분을 항상 상승에지로 설정하기 위해 수평동기구간의 마지막 클럭신호를 논리로우로 고정시키는 클럭 고정수단과, 상기 클럭 고정수단의 출력신호를 이용하여 위상 반전된 클럭신호의 2분주된 신호를 발생시키기 위한 반전클럭 분주수단과, 상기 영상구간 검출수단의 출력신호를 2분주된 클럭주파수에 동기시키기 위한 2분주클럭 동기수단으로 구성함에 있다.

Description

실영상 구간내의 클럭 안정화회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 2도는 본 발명에 의한 실영상 구간내의 클럭 안정화회로의 일 실시예를 보인 블럭도,
제 3도는 본 발명의 구성에 따른 시뮬레이션 결과를 보인 출력파형도로서, (가)는 영상출력신호 파형도, (나)는 13.5MHz 주파수 클럭신호 파형도, (다)는 아날로그 영상 입력신호 파형도, (라)는 27MHz 주파수 클럭입력신호 파형도, (마)는 13.5MHz 주파수의 위상 반전 클럭신호 파형도, (바)는 아날로그 영상 입력신호의 지연신호 파형도, (사)는 영상 출력신호의 위상 반전신호 파형도.

Claims (6)

  1. 클럭입력신호의 위상을 반전시키기 위한 클럭 반전수단과, 아날로그 영상입력신호중에 영상신호가 실려있는 실영상 구간을 검출하기 위한 실영상구간 검출수단과, 영상 입력신호의 실영상구간내에서 2분주 클럭신호의 첫 번째 변화되는 부분을 항상 상승에지로 설정하기 위해 수평동기구간의 마지막 클럭신호를 논리로우로 고정시키는 클럭 고정수단과, 상기 클럭 고정수단의 출력신호를 이용하여 위상 반전된 클럭신호의 2분주된 신호를 발생시키기 위한 반전클럭 분주수단과, 상기 영상구간 검출수단의 출력신호를 2분주된 클럭주파수에 동기시키기 위한 2분주클럭 동기수단으로 구성함을 특징으로 하는 실영상 구간내의 클럭 안정화회로.
  2. 제1항에 있어서, 상기 클럭 반전수단은 27MHz 주파수의 클럭입력신호의 위상을 180도 반전시키는 인버터로 구성함을 특징으로 하는 실영상 구간내의 클럭 안정화회로.
  3. 제1항에 있어서, 상기 실영상구간 검출수단은 아날로그 영상입력신호를 27MHZ 클럭에 동기시켜 안정상태로 유지시키는 제1플립플롭과, 상기 제1플립플롭의 출력신호를 27MHz 반전클럭에 동기시켜 안정상태로 유지시키는 제2플립플롭과, 상기 제2플립플롭의 출력신호를 다시 27MHZ 클럭에 동기시켜 안정상태로 유지시키는 제3플립플롭으로 구성함을 특징으로 하는 실영상 구간내의 클럭 안정화회로.
  4. 제1항에 있어서, 상기 클럭 고정수단은 상기 제1플립플롭의 출력신호와 제3플립플롭의 출력신호가 논리 하이인 경우를 검출하는 앤드 게이트와, 상기 앤드 게이트의 출력을 27MHz 클럭으로부터 2분주된 클럭신호에 따라 그 논리값을 변화시키기 위한 노어 게이트로 구성함을 특징으로 하는 실영상 구간내의 클럭 안정화회로.
  5. 제1항에 있어서, 상기 반전클럭 분주수단은 상기 노어 게이트의 출력신호를 입력으로 받아들이고 위상반전신호를 클럭으로 받아들여 노어 게이트의 출력신호를 반전클럭신호에 동기시켜 2분주된 안정상태로 유지시키는 제4플립플롭으로 구성함을 특징으로 하는 실영상 구간내의 클럭 안정화회로.
  6. 제1항에 있어서, 상기 2분주클럭 동기수단은 상기 제3플립플롭의 실영상구간 검출신호를 2분주된 반전클럭신호에 동기시켜 2가지 안정상태로 유지시키는 제5플립플롭으로 구성함을 특징으로 하는 실영상 구간내의 클럭 안정화회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950027214A 1995-08-29 1995-08-29 실영상 구간내의 클럭 안정화회로 KR970014129A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950027214A KR970014129A (ko) 1995-08-29 1995-08-29 실영상 구간내의 클럭 안정화회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950027214A KR970014129A (ko) 1995-08-29 1995-08-29 실영상 구간내의 클럭 안정화회로

Publications (1)

Publication Number Publication Date
KR970014129A true KR970014129A (ko) 1997-03-29

Family

ID=66596366

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950027214A KR970014129A (ko) 1995-08-29 1995-08-29 실영상 구간내의 클럭 안정화회로

Country Status (1)

Country Link
KR (1) KR970014129A (ko)

Similar Documents

Publication Publication Date Title
KR890004576A (ko) 클럭신호 발생시스템
JPS6277770A (ja) ビデオ信号のサンプリングクロツク発生回路
KR860008676A (ko) 텔레비젼 동기 장치
KR970075975A (ko) 액정표시장치
KR970014129A (ko) 실영상 구간내의 클럭 안정화회로
KR890006059A (ko) 텔레비젼 수상기
KR970022937A (ko) 액정표시장치의 제어신호 발생회로
KR920009222A (ko) 문자 표시 장치
KR880013402A (ko) 화상 표시장치
KR0123651Y1 (ko) 문자 표시용 발진기의 동작 제어회로
KR970005112Y1 (ko) 위상동기장치
KR930020857A (ko) 전압제어 발진기의 안정화 시스템
KR960006486A (ko) 클럭발생기
KR940017870A (ko) 윈도우 신호 발생장치
KR100244870B1 (ko) Lcd판넬의구동제어회로
KR970019561A (ko) 수평동기신호 동기장치
KR100290845B1 (ko) 평판디스플레이시스템의동기신호처리장치
KR970078493A (ko) 온스크린 디스플레이(osd)용 클럭발생장치
KR950007281A (ko) 게이트 펄스 발생회로
KR950024536A (ko) 액정프로젝터의 신호처리장치 및 그 방법
KR960020350A (ko) 수평동기 펄스 분리회로
JPS63122366A (ja) テレビジヨン受信機の水平同期用pll回路
JPH0683306A (ja) 画像表示ic
KR940010507A (ko) 버스트 게이트 펄스 발생회로
KR960032426A (ko) 위상동기루프회로

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination