KR970013800A - 인터리버 및 디인터리버와 그 방법 - Google Patents

인터리버 및 디인터리버와 그 방법 Download PDF

Info

Publication number
KR970013800A
KR970013800A KR1019950025472A KR19950025472A KR970013800A KR 970013800 A KR970013800 A KR 970013800A KR 1019950025472 A KR1019950025472 A KR 1019950025472A KR 19950025472 A KR19950025472 A KR 19950025472A KR 970013800 A KR970013800 A KR 970013800A
Authority
KR
South Korea
Prior art keywords
symbols
shifting
column
matrix
sequentially
Prior art date
Application number
KR1019950025472A
Other languages
English (en)
Other versions
KR0183171B1 (ko
Inventor
임호근
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950025472A priority Critical patent/KR0183171B1/ko
Publication of KR970013800A publication Critical patent/KR970013800A/ko
Application granted granted Critical
Publication of KR0183171B1 publication Critical patent/KR0183171B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2703Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques the interleaver involving at least two directions
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/65Purpose and implementation aspects
    • H03M13/6502Reduction of hardware complexity or efficient processing
    • H03M13/6505Memory efficient implementations

Landscapes

  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Error Detection And Correction (AREA)

Abstract

1. 청구범위에 기재된 발명이 속한 기술분야
심볼들을 매트릭스형태의 열과 행을 변환하여 인터리빙 또는 디인터리빙하는 인터리버 및 디인터리버에 관한 것이다.
2. 발명이 해결하고자 하는 기술적 과제
시공간적 용장성을 배제하면서도 메모리 용량을 감소시킬 수 있는 인터리버 및 디인터리버를 제공한다.
3. 발명의 해결방법의 요지
직렬로 입력되는 연속되는 심볼들을 순차적으로 직렬로 쉬프트시키면서, 하나의 처리단위가 되는 매트릭스의 마지막 행의 첫번째 열의 심볼이 상기 쉬프트단계중 첫번째 쉬프트단계에 나타낼때를 기준으로 각 쉬프트 단계의 심볼들을 선택하여 출력한다.
4. 발명의 중요한 용도
매트릭스형태의 열과 행 변환에 의한 인터리빙 또는 디인터리빙시 시공간적 용장성을 배제하고 메모리 용량을 감소시키는데 이용한다.

Description

인터리버 및 디인터리버와 그 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 인터리버 및 디인터리버의 회로도.

Claims (3)

  1. 하나의 처리단위를 이루는 심볼들을 매트릭스형태의 열과 행 변환에 의해 인터리빙 또는 디인터리빙하는 인터리버 및 디인터리버에 있어서, 상기 처리단위의 모든 심볼들을 수보다 하나 더 많은 수의 쉬프트 단계를 가지며, 직렬로 입력되는 연속되는 상기 심볼들을 순차적으로 직렬로 쉬프트시키며 모든 쉬프트단계들의 비트들을 병렬로 출력하는 쉬프트수단과, 상기 쉬프트수단의 출력 비트들중 연속적으로 인가되는 어드레스에 대응하는 쉬프트단계의 비트를 하나씩 순차적으로 선택하여 출력하는 선택수단과, 상기 쉬프트단계들에 대응하는 값을 가지는 어드레스들중 상기 매트릭스의 마지막 행의 첫번째 열의 심볼이 상기 쉬프트수단의 첫번째 비트에 나타낼때를 첫번째값으로하여 상기 심볼들의 행을 열로 변환하기 위한 어드레스들을 상기 선택수단에 인가하는 어드레스 발생수단을 구비하는 것을 특징으로 하는 인터리버 및 디인터리버.
  2. 하나의 처리단위를 이루는 심볼들을 매트릭스형태의 열과 행 변환에 의해 인터리빙 또는 디인터리빙하는 인터리버 및 디인터리버에 있어서, 상기 처리단위의 모든 심볼들의 수보다 하나 더 많은 수의 쉬프트 단계를 가지며, 직렬로 입력되는 연속되는 상기 심볼들을 순차적으로 직렬로 쉬프트시키며 모든 쉬프트단계들의 비트들을 병렬로 출력하는 쉬프트수단과, 상기 쉬프트수단의 출력 비트들중 연속적으로 인가되는 어드레스에 대응하는 쉬프트단계의 비트를 하나씩 순차적으로 선택하여 출력하는 선택수단과, 상기 쉬프트단계들에 대응하는 값을 가지는 어드레스들중 상기 매트릭스의 마지막 열의 첫번째 행의 심볼이 상기 쉬프트수단의 첫번째 비트에 나타낼때를 첫번째값으로 하여 상기 심볼들의 열을 행으로 변환하기 위한 어드레스들을 상기 선택수단에 인가하는 어드레스 발생수단을 구비하는 것을 특징으로 하는 인터리버 및 디인터리버.
  3. 하나의 처리단위를 이루는 심볼들을 매트릭스형태의 열과 행 변환에 의해 인터리빙 또는 디인터리빙하는 방법에 있어서, 직렬로 입력되는 연속되는 상기 심볼들을 순차적으로 직렬고 쉬프트시키는 과정과, 상기 매트릭스의 마지막 행의 첫번째 열의 심볼이 상기 쉬프트단계중 첫번재 쉬프트단계에 나타낼때를 기준으로 상기 각 쉬프트단계의 심볼들을 선택하여 출력하는 과정으로 이루어지는 것을 특징으로 하는 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950025472A 1995-08-18 1995-08-18 인터리버 및 디인터리버와 그 방법 KR0183171B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950025472A KR0183171B1 (ko) 1995-08-18 1995-08-18 인터리버 및 디인터리버와 그 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950025472A KR0183171B1 (ko) 1995-08-18 1995-08-18 인터리버 및 디인터리버와 그 방법

Publications (2)

Publication Number Publication Date
KR970013800A true KR970013800A (ko) 1997-03-29
KR0183171B1 KR0183171B1 (ko) 1999-04-15

Family

ID=19423756

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950025472A KR0183171B1 (ko) 1995-08-18 1995-08-18 인터리버 및 디인터리버와 그 방법

Country Status (1)

Country Link
KR (1) KR0183171B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100438427B1 (ko) * 2001-12-04 2004-07-03 삼성전자주식회사 디인터리빙 장치 및 방법
KR100711326B1 (ko) * 1998-12-04 2007-04-27 콸콤 인코포레이티드 선형 합동 시퀀스들을 이용한 터보 코드 인터리버

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100711326B1 (ko) * 1998-12-04 2007-04-27 콸콤 인코포레이티드 선형 합동 시퀀스들을 이용한 터보 코드 인터리버
KR100438427B1 (ko) * 2001-12-04 2004-07-03 삼성전자주식회사 디인터리빙 장치 및 방법

Also Published As

Publication number Publication date
KR0183171B1 (ko) 1999-04-15

Similar Documents

Publication Publication Date Title
JP3634004B2 (ja) 低減メモリ要件およびアドレス生成器を有する畳込みインタリーバ
EP0342832B1 (en) Dynamic feedback arrangement scrambling technique keystream generator
KR100417450B1 (ko) 연속적으로동작하는디지털메모리의특정라인에대한점프형어드레싱장치
JP4383672B2 (ja) 第3世代の符号分割多重アクセスのためのターボコード・インターリーバ
KR100192797B1 (ko) 정적 램을 이용한 길쌈인터리버의 구조
KR960008833A (ko) 반도체 기억 장치
KR970702520A (ko) 순열 유닛이 포함된 회로 및 아이템 군 처리방법(Circuit arrangement comprising a permutation unit and method of processing a batch of items)
JP2005527999A5 (ko)
KR880004395A (ko) 화상 데이타 회전처리 방법 및 장치
RU2003136830A (ru) Перемежитель и способ перемежения в системе связи
US4800535A (en) Interleaved memory addressing system and method using a parity signal
US7363552B2 (en) Method and apparatus for convolutional interleaving/de-interleaving technique
KR970013800A (ko) 인터리버 및 디인터리버와 그 방법
US20020114197A1 (en) Address converter, interleaver and de-interleaver
KR20010088148A (ko) 블록 인터리빙 방법 및 그를 위한 장치
JP2007158463A (ja) インタリーブ方法、インタリーブ装置及びデインタリーブ装置
US5942002A (en) Method and apparatus for generating a transform
EP0120371A2 (en) Fault alignment control system and circuits
CN105099599B (zh) 交织、解交织方法以及相应的装置
JP4532637B2 (ja) データ順序変更装置
KR970004864A (ko) 병렬 입력/직렬 출력 장치 및 그 방법
JPH0962585A (ja) インターリーブ装置
KR100447177B1 (ko) 인터리빙 방법 및 이를 위한 장치
KR100237651B1 (ko) 셀룰러(Cellullar) 시스템의 부호화 장치
KR100239727B1 (ko) 행렬 전치회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20071129

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee