KR970009784B1 - 클럭 신호 발생 장치 - Google Patents

클럭 신호 발생 장치 Download PDF

Info

Publication number
KR970009784B1
KR970009784B1 KR1019860006211A KR860006211A KR970009784B1 KR 970009784 B1 KR970009784 B1 KR 970009784B1 KR 1019860006211 A KR1019860006211 A KR 1019860006211A KR 860006211 A KR860006211 A KR 860006211A KR 970009784 B1 KR970009784 B1 KR 970009784B1
Authority
KR
South Korea
Prior art keywords
signal
voltage
capacitor
main voltage
coupled
Prior art date
Application number
KR1019860006211A
Other languages
English (en)
Other versions
KR870001734A (ko
Inventor
헨리 윌리스 도날드
로드리게즈-카바조스 엔리끄
Original Assignee
알 씨 에이 코포레이션
글렌 에이취. 브르스틀
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 알 씨 에이 코포레이션, 글렌 에이취. 브르스틀 filed Critical 알 씨 에이 코포레이션
Publication of KR870001734A publication Critical patent/KR870001734A/ko
Application granted granted Critical
Publication of KR970009784B1 publication Critical patent/KR970009784B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/60Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being bipolar transistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/30Modifications for providing a predetermined threshold before switching
    • H03K17/305Modifications for providing a predetermined threshold before switching in thyristor switches
    • GPHYSICS
    • G04HOROLOGY
    • G04GELECTRONIC TIME-PIECES
    • G04G3/00Producing timing pulses
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/60Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being bipolar transistors
    • H03K17/601Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being bipolar transistors using transformer coupling
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/72Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices having more than two PN junctions; having more than three electrodes; having more than one electrode connected to the same conductivity region
    • H03K17/722Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices having more than two PN junctions; having more than three electrodes; having more than one electrode connected to the same conductivity region with galvanic isolation between the control circuit and the output circuit
    • H03K17/723Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices having more than two PN junctions; having more than three electrodes; having more than one electrode connected to the same conductivity region with galvanic isolation between the control circuit and the output circuit using transformer coupling

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Electric Clocks (AREA)
  • Television Receiver Circuits (AREA)
  • Measurement Of Current Or Voltage (AREA)
  • Rectifiers (AREA)

Abstract

내용 없음.

Description

클럭 신호 발생 장치
제1도는 비디오 장치의 시간 날짜 츨정 회로(200)의 블럭 다이어그램.
제2도는 시간 기준 정보를 포함하는 주기적인 출력 신호를 발생하여 본 발명의 개념을 구현하는 제1도의 시간 날짜 측정 회로의 제1실시예의 상세도.
제3도는 주기 신호를 발생하며, 제1도의 시간 날짜 측정 회로의 제2실시예의 상세도.
* 도면의 주요부분에 대한 부호의 설명
20 : 시간 날짜 측정 회로 22 : 표시 유닛
23 : 스탠바이 공급원 25 : 냉(cold) 대지 도체
26 : 브릿지 정류기 27 : 열(hot) 대지 도체
28 : 정상 작동 공급원 29 : 시간 기준 신호 발생 회로
40 : 펄스 정형회로
본 발명은 타이밍 정보 또는 동기화 정보를 제공하기 위해 교류(AC)주 공급 전압으로부터 주 공급전압 주파수에 관련된 주파수를 가진 주기 신호를 발생하는 회로에 관한 것이다.
몇몇 비디오 장치는, 수신기의 공동 도체에서 발생되는 예를 들어 R, G 및 B 입력 신호와 같은 외부 비디오 입력 신호를 수신하기 위해 수신기의 공동 도체와 관련하여 개발된 신호 단자를 가진다. 상기 신호 단자 및 수선기 공동 도체는 VCR 또는 텔리텍스트 디코더와 같은 외부 장치의 대응 신호 단자 및 공동 도체에 결합될 수 있다.
외부 장치와 비디오 장치 사이의 신호 결합을 단순화 하기 위해, 비디오 장치 및 외부 장치의 공동도체는 함께 접속되어 모두 동일한 전위를 가진다. 외부 장치의 신호 라인은 수신기의 관련 신호 단자와 결합된다. 상기 장치에 있어서, 텔레비젼 수신기와 같은 각 장치의 공동 도체는 장치를 활성화시키는 대응하는 AC 주 공급원과 관련하여 부동(floating)되거나 또는 전도적으로 절연되어 유지된다.
공동 도체가 부동상태를 유지할 때, 공동 도체의 전위에 있는 단자에 접촉되어 있는 사용자는 전기 충격을 받지 않는다. 상기 전기 충격은 공동 도체가 부동 상태를 유지하지 않을 때 발생할 수 있다. 또한, 공동 도체가 부동이면 바람직하지 않은 전류 흐름 또는 상술한 바와 같이 함께 접속된 공동 도체 사이의 바람직하지 않은 전류 루프를 피할 수 있다.
따라서, 전원을 장치에 제공하는 AC 주 공급원 단자의 전위로부터 텔레비젼 수신기와 같은 비디오 장치의 공동 도체 또은 대지를 절연시키는 것이 요망된다. 상기 절연은 통상적으로 후술할 변압기에 의해 이루어진다. 절연된 공동 도체를 냉(cold)대지 도체라고도 한다.
몇몇 비디오 장치에 있어서, AC 주 공급 전압은 비조정 직류(DC) 입력 전압을 발생시키기 위해 브릿지 정류기에 직접 결합되어 있다. 비조정 DC 입력 전압은 스위칭, 또는 쵸퍼, 조정된 DC전압을 발생시키는 쵸퍼 변압기를 가지는 전원 공급원에 인가된다. 조정된 DC 전압은 통상적으로 냉대지도체와 관련하여 쵸퍼 변압기의 2차 권선으로부터 발생된다. 쵸퍼 변압기는 조정된 전압을 AC주 공급 전압원단자의 전위에 관하여 전도적으로 절연시켜 조정된 전압을 부동되게 한다.
AC 주 공급 전압원 단자에서의 전위에 대해 부동되지 않으며, 초퍼 변압기의 1차 권선에서의 전압과 같은 전압을 제공하는 전력 공급원의 회로망은 공동 도체와 관련되어 있으며, 즉 AC 주 공급 전압원도체로부터 절연되지 않으며, 열(hot)대지 도체라 한다.
조정된 DC 전압으로부터 활성화되는 회로는 공동도체로서 냉대지 도체를 사용한다. 외부 비디오 장치가 수신기에 결합될 때, 예를 들어 수신기의 비디오 신호에 전류궤환로(current return path)를 제공하는 냉대지 도체도 외부 비디오 장치의 공동 도체에 접속된다. 따라서, 각각의 공동 도체를 부동시킴으로써, 공동 도체 사이의 상술한 바람직하지 않은 전류 루프는 제거된다. 또, 부동 공동 도체에 접촉되는 사용자는 전기적 충격을 받지 않는다.
열대지 도체와 관련된 회로와 냉대지 도체와 관련된 회로 사이를 신호로 결합시킬 때 비디오 장치의 열대지 도체와 냉대지도체 사이를 절연시키는 것이 바람직하다. 예로서, 열대지도체와 관련된 회로로부터 추출되는 주 공급 전압 주파수의 주기 신호는 냉대지 도체와 관련된 시간 날짜 측정 회로(time-of-day measurement circuit)에 시간 기준 정보 또는 클럭 정보를 제공한다. 상기 시간 날짜 측정 회로는 표시 스크린상에 시간을 나타내기 위해 비디오 장치에 표시 정보를 제공한다.
종래의 회로는 변압기 1차 권선을 통해 AC 주 공급 전압원 전아의 정현파를 일가하는 주 변압기를 사용한다. 이러한 변압기의 2차 권선을 시간 기준이나 클럭 정부를 표함하는 정현파를 시간 날짜 측정회로에 제공한다. 주 변압기는 절연변압기처럼 작용하여 2차 권선 단자의 전압을 AC 주 공급원 단자의 전압으로부터 부동시키거나 전도적으로 절연시킨다. 상기 변압기는 AC 주 공급원으로부터 클럭 정보를 결합시키며 열 및 냉대지 도체 사이를 절연시킨다.
상기 절연 변압기의 단점은 다수의 권선 턴(winding turns)을 가진 1차 권선이 요구되므로 부피가 커지게 되어 가격이 증대하는 것이다. 저 주파수이며 저 임피던스인 AC주 공급원에 대해 충분히 높은 직렬 임피던스 나타내기 위해서는 권선수가 많은 1차 권선이 필요하다. 따라서, 변압기의 작동이 AC 주공급 전압으로부터 전도적으로 절연된 시간 날짜 특정 회로에 클럭 신호를 공급하는 작동일 경우에는 AC 주 공급 전압원의 저주파수 정현파가 공급되는 상기 절연 변압기를 피하는 것이 바람직하다.
본 발명에 따라, AC 입력 전압의 주파수와 관련된 주파수로 발생되는 펄스를 가진 주기적인 제1신호가 AC 입력전압원으로부터 유도된다. 주어진 펄스의 지속 시간은 AC 입력 전압의 주기의 반주기보다 짧다. 주기적인 제1신호는 자기 결합 장치에 의해 결합되어 제1공동 도체에 연관되어 발생하는 주기적인 출력 신호를 형성한다. 자기 결합 장치는 제1공동 도체와 AC입력 전압원 사이를 절연시킨다.
상기 제1공동 도체는 출력 신호를 수신하는 회로, 즉 시간 날짜 측정회로와 같은 회로의 공동 도체이다.
본 발명의 또다른 형태에 있어서, 자기 결합 장치는 제로 또는 DC로부터 AC 입력 저압의 주파수보다 높은 주파수까지의 주파수 범위를 가지는 AC입력 전압으로부터 제1공동도체를 절연시킨다.
주기적인 신호의 주어진 펄스폭이 AC입력 전압의 주어진 반주기 보다 짧으므로, 주기적인 출력 신호를 수신 회로에 제공하는 자기 결합 장치는 적은 1차 권선 인덕턴스만을 요구하는 장점을 가진다. 따라서, 자기 결합 장치는 종래 장치 회로에 사용되는 절연 변압기의 1차 권선에서의 턴보다 실질적으로 더적은 수의 1차 권선 턴을 가지며, AC주 입력 전압 주파수의 정현 전압은 1차 권선 양단에 직접 결합한다. 본 발명의 실시예에 사용된 자기 결합 장치는 상술한 종래 장치 회로에서 사용된 절연 라인 전압 변압기 보다 용적이 적고 가격이 더 낮아지게 된다.
본 발명의 또 다른 형태에 있어서, AC 입력 전압은 브릿지 정류기의 한 싸의 입력 잔자 사이에 결합되며 상기 브릿지 정류기는 이 브릿지 정류기의 출력 단자와 전류 궤한 단자 사이에서 전압 조정기와 같은 부하 회로를 활성화시키는데 사용하는 정류도니 공급 전압을 발생한다. 전류 궤환 단자의 전위는 열대지 도체의 기준 전위를 제공한다. AC 입력 전압으로부터 얻어지는 반파 정류 신호는 브릿지 정류기의 한쌍의 입력 단자의 제1단자
Figure kpo00001
류 궤환 단자 사이에서 발생한다. 반파 정류 신호는 열대지 도체로부터 전도적으로 절연된 주기적인 출력 신호를 발생시키 위해 상용된다. 반파 정류 신호를 사용하면 후술하는 출력 신호의 발생을 단순화 시키는 이점이 있다. 반파 정류 신호는 정류된 공급 전압을 발생하는데 사용하는 동일한 브릿지 정류기의 일부분을 이롭게 사용하여 AC 입력 전압을 반파 정류시킴으로써 얻어진다.
본 발명의 또 다른 형태에 있어서, 예를 들어 시간 날짜 측정 회로에 기준 전위를 제공하는 냉대지 도체가 열대지도체로부터 도전적으로 절연되어 있다.
본 발명의 제1실시예에 있어서, 반파 정류 신호는 반파 정류 신호의 각 사이클의 반 주기 동안에 전류 제한 저항을 통해 캐패시터를 충전하는데 사용되며 반파 정류 신호 파형은 실질적으로 AC 입력 전압을 따른다. 캐패시터 양단의 전압이 예정된 레벨에 도달할 때, 캐패시터에 저장된 에너지는 AC 입력 전압의 반주기보다 실질적으로 더 짧은 지속 기간내에 방전된다. 방전 전류는 펄스는 페라이트 토포이달 철심(ferrite toroidal core)을 통하여 삽입되는 단일으 1차 권선 턴내로 흐른다. 단일의 2차 권선은 각각의 방전 전류 펄스에 대해, 출력 신호의 대응 펄스를 발생한다. 따라서, 출력 신호의 필스는 AC 입력 전압의 주파수로 나타난다. 자기 결합은 출력신호를 AC 입력 전압원 단자에서의 전위 및 브릿지 정류기 단자에서의 전위와 관련하여 부동되게 한다.
본 발명의 제2실시예에 있어서, 반파 정류 신호는 주기적인 버스트(burss)를 발생시키는 발진기의 활성화시킨다. 각각의 버스트는 반주기 동안에 발생하며, 반파 정류 신호 파형은 AC 입력 전압의 파형을 실질적으로 따른다. 각각의 버스트는 발진기에 의해 생성되는 다수의 고주파 신호 사이클을 포함한다. 고주파 신호는 고주파 변압기에 의해 자기적으로 펄스 형성 회로 또는 복조기 회로에 결합되며, 상기 펄스 형성히로는 냉대지 버스트에 결합된 변압기로부터 신호를 발생하며 이 신호는, AC 입력 전파의 주파수에서 AC 입력 전압원의 단자 및 브릿지 정류기의 단자와 관련하여 부동된다.
본 발명의 특징은 발진기가 AC 입력 전압과 동기하여 발진하기 시작하는 점이다. 따라서, 주어진 버스트의 고주파 신호의 각 사이클은 AC 입력 전압과 동기하여 발생한다.
이하, 본 발명을 첨두된 도면츨 참조로 하여 상세히 설명한다.
제1도는 시간 날짜 측정 회로(200)의 블럭 다이아그램이다. 회로(200)는 예를 들어 알 씨 에이 사이에서 제작한 CTC 111 텔레비젼 새시내에 사용되는 종래의 시간 날짜 측정 회로(20)를 포함하며 시간 날짜 정보를 포함하는 출력 신호(21)를 제1도의 표시 유닛(22)에 제공한다. 표시 유닛(22)은 제1도에는 도시되어 있지 않은 비디오 스크린상에 시간을 표시하는 종래의 표시 회로를 나타낸다.
시간 날짜 측정 회로(20)는 스탠바이 공급원(standby supply)(23)에서 생성되는 DC 조정 전압에 B+(sb)에 의해 단자(20a)에서 활성화된다. 시간 날짜 측정 회로(20)는 클럭 입력 단자 CK에서 수신한 신호 P60HZ의 각 펄스에 따랄 증분되는 카운터를 포함한다. 신호 P60HZ는 AC 입력 전압 VAC와 동일한 주파수를 가지며, 상기 VAC전압은 후술하는 AC 주 공급 전압원(24)에 의해 공급된다. 회로(20)의 카운터 신호 P60HZ에 의해 새로워진 시간 날짜를 포함하여 전압 VAC의 각 주기마다 출력 신호(21)를 제공한다.
주 공급원(24)은 다이오드 D1 내지 D4를 구비하는 전파 브릿지 정류기(full-wave bridge rectifier)(6)의 단자(26c) 및 (26d) 사이에 결합되어, 전원을 스탠바이 공급원(23) 및 정상 작동 공급원(28)에 제공하는 전파 정류 비조정 전압 VIN을 생성한다. 브릿지 정류기(26)의 전압 VIN은 캐패시터 CO에 의해 정류되며 브릿지 정류기(26)의 출력 단자(26a) 및 전류 궤환 단자(26b) 사이에서 나타난다.
스탠바이 공급(23)은 단자(20a)와 냉대지 도체(25)사이의 조정된 DC 공급 전압 B+(sb) 생성한다. 공급 전압 B+(sb)는 AC 입력 전압 및 비조정 전압 VIN으로부터 부동되거나 전도적으로 절연된다. 상기 절연은 제1도에서 쵸퍼 조정 스탠바이 공급원(23)을 나타내는 블럭내에 상징적으로 도시된 쵸퍼 변압기(23a)에 의해 종래 방법으로 이루어진다.
기준 전위를 전압 Vin에 제공하는 브릿지 정류기(26)의 단자(26b)는 쵸퍼 변압기(23a)의 1차 권선에 도전적으로 접속되며 스탠바이 공급원(23)의 회로에 의해 공동 도체로 사용되는 열대지 도체 (27)에 접속되어 있다. 열대지 도체(27)와 관련된 스탠바이 공급원(23)의 회로는 쵸퍼 변압기(23a)에 의해 형성되는 열-냉각 베리어에 의해 냉각 대지 도체(25)와 관련된 회로로부터 절연된다. 이것은 열대지 도체(27)가 쵸퍼 변압기(23a)에 의해 냉대지 도체(25)로부터 절연되는 것에 따른다.
정상 작동 공급원(28)은 스탠바이 공급원(23)과 유사하게 작동할 수 있다. 열대지 도체0(27)의 전위에 대해 부동되는 조정된 전압 B+(n)은 전원 온/오프 스위치 S1이 전도적으로 될때 공급원(28)의 단자(28a)와 냉대지 도체(25) 사이에서 나타난다. 전압 B+(n)은 전원을 표시 유닛(22)에 제공한다. 스탠바이 공급원(23)과 유사하게, 정상 작동 공급원(28)은 냉대지도체(25)와 열대지 도체(27) 사이의 절연을 쵸퍼 변입기(28b)를 사용하여 유지하며 사기 쵸퍼 변압기는 스탠바이 공급원(23)의 변압기(23b)와 유사하게 작동한다.
스탠바이 공급원(23)은, 스위치 S1이 비전도 될때조차도, 시간이 나타나는 것이 것이 끊어지기 않게 하기 위해 전원을 시간 날짜 측정 회로(20)에 제공한다. 반면에, 정상 작동 공급원(28)은 비디오 장치가 스위치 S1의 전도에 의해 턴온될때만 전원을 다른 회로에 제공한다.
주 공급 전압 VAC의 반파 정류를 나타내는 반파 정류 신호 VHW가 브릿지 정류기(26) 및 열대지 도체(27)의 단자(26d)사이에서 나타난다. 신호 VHW의 각각의 제1반주기 동안에, 후술하는 바와 같이, 전도 다이오드 D3은 시간 기준 신호 발생 회로(29)의 입력 임피던스 양단의 전압 VAC와 결합된다. 따라서, 신호 VHW의 양의 부분(positive portion)은 전압 VAC의 파형을 따른다. 신호 VHW의 피크 진폭은 전압 VIN보다 현저하게 더 많은 양의 부분이 되지는 않는다는 것에 주목하라. 왜냐하면, 다이오드 D1에 의해 전압 VIN이 클램핑되기 때문이다. 각 주기는 제2반주기 동안에는, 신호 VHW는 열대지 도체(27)에 대해 실질적으로 0이 된다.
반파 정류 신호 VHW는 시간 기준 신호 발생 회로(29)와 결합되며, 상기 회는 신호 VHW의 타이밍 정보로부터 AC주 공급 전압 VAC의 주파수를 가지는 신호 P60Hz을 발생한다. 더욱 상세히 후술되는 바와같이, 신호 P60Hz는 열대지 도체(27)에 대해 부동되어 있다. 변압기 T1에 의해 열대지 도체(27)와 냉대지 도체(25)상는 전도적으로 절연되어 있다. 신호 P60Hz는 회로(20)의 클럭 입력 단자 CK와 냉대지 도체(25)사이에서 나타난다. 그럼에도 불구하고, 예를 들어 60Hz의 레이트로 정압 VAC로부터 발생되는 타이밍 신호 P60Hz는 전압 VAC에 대해 부동되어 있으므로 신호 P60Hz는 냉대지 도체(25)와 관련된 시간 날짜 측정 회로(20)에 의해 사용될 수 있다.
제2도 및 제3도는 제1도에 도시된 장치의 일부분을 본 발명을 구현하는 제1도의 시간 기준 신호 발생 회로(29)의 제1및 2실시예를 각각 나타내는 회로(29') 및 (29)를 포함한다. 제1도, 2도 및 3도의 동일번호 및 표식은 동일한 장치 또는 기능을 나타낸다. 제2도 또는 3도의 반파 정류 신호 VHW는 제1도의 브릿지 정류기(26)로부터 결합되어 있다. 제2동 또는 3도의 신호 P60Hz는 제1도의 시간 날짜 측정 회로(20)에 결합되어서 AC 전압 VAC의 주파수로 시간 기준 정보를 제공한다.
제2도의 회로(29')에서, 저항 R1, R4, 및 R3는 브릿지 정류기(26)의 단자(26d)와 브릿지 정류기(26)의 정류 궤한 단자(26b)의 전위와 같은 열재지 도체(27)사이에 직렬로 접속되어 있다. 캐패시터 C1은 저항 R1가 R4사이의 접합에 위치하는 단자(29'a)와 상승 전압(upramping voltage) VC1을 발생시키기 위한 열대지 도체(27)사이에 결합되어 있다. 상승 전압 VC1은 신호 VHW의 제1반추기 동안에 발생한다. 상승 전압 VC1을 발생시키기 위한 시정수는 저항 R1,R4 및 R3 및 캐패시터 C1에 의해 공지된 방법으로 결정된다.
상승 전압 VC1의 일부와 동일한 전압 VG는 저항 R4 및 R3 간의 정합인 단자(29'b)와 열대지 도체(27)사이에서 발생한다. 전압 VG는 실리콘 제어 정류기(SCR, 3)의 게이트 전극과 캐소오드 전극 사이에 결합되어 있어서 전압 VG가 SCR(30)의 입계 턴-온 전압(threshold turn-on voltage)을 초과 할때 SCR(30)은 턴온 또는 점화(firing)된다. SCR의 캐소으드 전극은 열대지(27)에 결합되어 있다. SCR(30)의 애노우드 전극은 전류 제한 저항 R2와 직렬로 연결된 고주파 변압기 T1의 단일 턴(single-turn)의 1차 권선 W1을 통해 단자(29'a)에 접속되어 있다. 1차 권선 W1과 단일 턴의 2차 권선 W2은 변압기 T1의 페라이트 철심 T1c주위에 감겨져 있다. 2차 권선 W2는 펄스 정형 회로(40)의 다이오드 D5의 애노우드 전극에 결합되어 이다. 다이오드 D5의 캐소오드 전극은 펄스 정형 회로(40)의 캐패시터 C2및 저항 R5를 포함하는 병렬 장치의 접합 단자(29'C)에 결합되어 있다. 다이오드 D5는 권선 W2 양단에서 발생하는 신호 VW2의 양이 부분만을 단자(29'C)에 결합시킨다. 캐패시터 C2 및 저항 R2의 다른 종단은 냉대지 도체(25)에 결합되어 있다.
작동에 있어서, 캐패시터 C1양단의 상승 전압 VC1으로 부터 얻어지는 전압 VG가 신호 VHW의 각각의 제1반주기 동안에 SCR(30)의 임계 턴-온 전압을 초과할때 SCR(3)는 턴온된다. SCR(30)가 턴온될때, SCR(30)의 애노두으-대-캐소오드 전류는 직렬 연력된 저항 R2및 1차 권선(W1)을 통해 캐패시터 C1을 신속하게 방전시킨다. 1차 권선 W1을 통해 전류를 발전시킴으로써, 크지만 짧은 지속 기간의 신호 VW2의 펄스가 2차 권선 W2양단에서 발생한다. 2차 권선 W2양단의 짧은 지속기간의 펄스는 다이오드 D2를 통해 캐패시터 C2를 충전시켜 신호 P60HZ의 각 펄스에 대한 증강 엣지(rising edge)를 생성시킨다. 방전 전류는 변압기 T1의 철심 T1C를 포화시킨다. 변압기 T1이 포화될때, 2차 권선 W2양단에 신호 VW2의 짧은 지속 기간 펄스의 하강 엣지(trailing edge)가 형성된다. 신호 Vw2의 펄스의 하강엣지가 변압기 T1의 포화에 의해 발생된 후, 캐패시터 C2가 저항 R5를 거쳐 점차적으로 방전되어 신호 P60HZ에 대응하는 펄스의 하강 에지를 제공한다. 그래서 캐패시터 C2및 저항 R5는 신호 P60HZ의 짧은 지속기간 펄스의 폭을 신장시키거나 증가시킨다. 상기 신장은 단자 CK에서 신호 P60HZ을 수신하는 제1도의 시간 날짜 측정 회로(20)의 회로 성분의 초소 펄스폭 요구에 부합하도록 요구될 수 있다. 1마이크로 초 길이의 일부분이 될 수 있는 각 펄스 신호 VW2의 지속 기간은 주 주파수 60HZ일때, 약 8밀리초이니 신호 VHW의 각 펄스보다 실질적으로 짧다는 것에 유의해야 한다.
본 발명의 관점에 따라, 제2도의 1차 권선 W1에서의 짧은 지속 기간의 방전 펄스 전류에 의해, 냉대지 도체(25)로부터 열대지 도체(27)을 절연시키기 위해 변압기 T1과 같은 소형이며 저렴한 고주파 변압기를 사용할 수 있다.
SCR(30)은 전압 VAC의 각 사이클동안 한번 턴온되며 한번 턴오프된다. 따라서, 전압 VAC가, 예를들어 60HZ이면 신호 P60HZ는 동일한 60HZ주파수의 펄스를 포함한다.
본 발명의 다른 관점에 따라, 고주파 변압기 T1은 또한 열대지 도체(27)로부터 냉대지 도체(25)를 용량적으로(capacitively)분리시킨다. 권선 W1과 W2사이의 낮은 캐패시턴스 때문에, 60HZ와 같은 저주파 전류는 열대지 도체(27)에서 냉대지 도체(25)로 결합되지 않는다.
제3도는 본 발명의 또 다른 과점을 구현하며 제1도의 시간 기준 신호 발생 회로(29)의 제2실시예인 회로(29)를 도시한 것이다. 제3도의 회로(29)는 브릿지 정류기(26)의 단자(26d)와 열대지 도체(27) 사이의 반파 정류 신호 VHW에 의해 활성화 되는 발진기(33)을 포함한다. 여기서 도체(27)의 전위는 브릿지 정류기(26)의 전류 궤한 단자(26b)의 전위와 같다.
본 발명의 또 다른 관점에 따라, 반파 정류 신호 VHW가 이 정류 신호 VHW의 제1반주기동안 양의 부분일때 발진기(33)는 130KHZ와 같은 고주파로 발진하지만, 신호 VHW가 실질적으로 0일때는 신호 VHW의 제2반주기 동안에는 발진하지 않는다.
발진기(33)는 종래의 하트레이(Hartley)형 발진기로 작동하며 변압기 T1의 1차 권선 W1를 포함한다. 튜닝(tuning) 캐패시터 C4와 병렬로 결합되 권선 W1의 인덕턴스는 예를들어 130KHZ와 같은 전압 VAC의 주파수보다 실질적으로 더 높은 주파수로 동조되는 동조 회로를 제공한다. 권선 W1를 제1부분 권선 W1a와 제1부분 권선 W1b로 분리시키는 권선 W1의 중단 탭은 트랜지스터 Q1의 베이스 전극은 DC차단 캐패시터 C3를 통해 동조 캐피시터 C4의 한 단자에 접속된다. 캐패시터 C4의 다른 단자에 접속된 권선 W1b의 종단 단자는 열대지 도체(27)의 전위와 같다. 저항 R7은 브릿지 정류기(26)의 단자(26d)로부터 나오는 신호 VHW를 트랜지스터 Q1의 콜렉터 전극에 연결시켜 신호 VHW의 제1반주기 동안에 트랜지스터 Q1의 콜렉터-에미터 전압을 제공한다. 저항 R7은 저항 R0를 거쳐 트랜지스터 Q1의 베이스 전극에 접속되어 트랜지스터 Q1에 베이스 전류를 제공한다.
작동에 있어서, 발진기(33)는, 신호 VHW의 각각의 제1반주기 동안에 2차 권선 W2 양단의 신호 VW2의 버스트 또는 다수의 고주파 사이클을 발생한다. 신호 VHW의 제2반주기 동안에 발진기(33)는 발진하지 않는다.
신호 VHW의 제1반주기 동안에 발생되는 신호 VW2의 고주파 신호의 각 버스트는 펄스 정형 회로(40)의 다이오드 D5의 애노우드에 접속된다. 다이오드 D5의 캐소오드는 제3도에서 회로(40)의 저항 R6과 캐패시터 C5의 병렬 연결의 한 접합인 접한은 냉대지 도체(25)의 전위와 같다. 펄스 정형 회로(40)는 종래의 진폭 변조 신호 검출기로 작동한다. 회로(40)는 진폭 변조 신호 VW2를 복조하여 신호 VW2의 각 버스트에서 고주파 신호의 양의 피크 펄스의 엔벨로프를 추출한다. 신호 VHW의 각각의 제1반주기 동안에 발생되는 상기 엔벨로프는 신호 P50HZ의 대응 펄스를 나타낸다. 고주파 펄스의 각 버스트는 신호 VHW의 제1반주기 동안에 발생하며 신호 VHW의 파형을 따르는 엔벨로프를 가진다. 따라서, 각 버스트의 엔벨로프를 포함하는 신호 P60HZ의 주파수는 전압 VAC의 주파수와 동일하다.
본 발명의 또다른 관점에 따라, 제3도에서 적은 1차 권선 W1의 턴 수(number of turns)를 필요로 하는 고주파 변압기 T1는 AC주 공급원(24)으로부터 신호 P60HZ를 전도적으로 절연시키며 용량적으로 분리시킨다. 변압기 T1는 공기 철심 또는 페라이트 철심을 사용하여 제잘될 수 있다.

Claims (15)

  1. AC 주 전압의 주파수와 관련된 주파수로 상기 AC 주 전압에서 주기적인 클럭 신호를 발생하여 시간 날짜 표시 유닛(22)에 타이밍 정보를 제공하는 클록 신호 발생 장치에 있어서 AC 주 전압원(24)과 상기 AC 주 전압에 응담하여 상기 AC 주 전압의 주파수와 연관돤 반복 주파수로 발생하는 펄스를 가진 주기적인 제1신호(VHW)를 발생하며, 상기 펄스의 소정의 펄스는 상기 AC 주 전압의 반 주기보다 짧은 지속기간을 가지는 제1신호 발생 수단과 상기 AC 주 전압과 전도적으로 결합되고 상기 제1주기 신호와 결합된 1차 권선(W1, W1)을 구비하며, 상기 제1주기 신호를 2차 권선(W2, W2)에 자기적으로 결합시키며, 상기 AC 주 전압에 전도적으로 절연되고 상기 1차 권선에 자기적으로 결합되어 주기적인 제2신호(VWZ)를 발생하여 이 제2신호를 상기 AC 주 전압으로부터 전도적으로 절연시키는 변압기 수단(T1, T1)과 상기 주 전압과는 전도적으로 절연되며 주기적인 제2신호에 응답하여 클럭 신호(P60HZ)를 발생하는 클럭 신호 발생 수단(D5, C2) 및 상기 클럭 신호 발생 수단과 결합되며 상기 AC 주 전압과는 전도적으로 절연되고 상기 클럭 신호의 펄스를 카운트하여 시간 날짜 정보를 보유한 신호를 발생하는 시간 날짜 측정 회로로서, 상기 시간 날짜 정보 보유 신호는 이 시간 날짜 정보 보유 신호에 포함된 시간 날짜 정보를 표시하는 시간 날짜 표시 유닛에 결합되는, 상기 시간 날짜 측정 회로(20)를 구비하는 것을 특징으로 하는 클럭 신호 발생 장치.
  2. 제1항에 있어서, 상기 제1신호 발생 수단은 AC 주 전압(VAC의 각각의 주기 동안에 충전되는 상기 AC 주 전압에 접속된 캐패시터(C1)와, 상기 캐패시터(C1) 양단의 전압이 예정된 값을 초과할 때 캐패시터(C1)의 전압(VC1)에 응답하여 상기 캐패시터(C1)의 전압(VC1)으로부터 (W1 양단의) 제1신호의 소정의 펄스를 발생하는 수단을 구비하는 것을 특징으로 하는 클럭 신호 발생 장치.
  3. 제2항에 있어서, 상기 AC 주 전압(VAC)에 결합된 한쌍의 단자(26c, 26d)와 전류 궤환 단자(26b)와 출력 단자(26a)로 구성되어 상기 전류 궤환 단자(26b)와 관련된 정류 공급 전압을 상기 출력 단자(26a)에서 발생하며 상기 한쌍의 단자중 한 단자(26d)와 상기 전류 궤환 단자(26b) 사이에서 반파 정류 전압(VHW)을 발생하며 상기 반파 정류 전압(VHW)은 상기 캐패시터(C1)과 결합되어 상기 AC 주 전압(VAC)의 각각의 주기동안 상기 반파 정류 전압(VHW)으로부터 캐패시터(C1)를 충전하는, 브릿지 정류기(26)를 더 구비하는 것을 특징으로 하는 클럭 신호 발생 장치.
  4. 제2항에 있어서, 사기 제1신호 발생 수단은, AC 주 전압(VAC)에 응답하여 상기 변압기 수단의 상기 1차 권선을 통해 사기 캐패시터(C1)의 전하를 방전시키고 캐피시터(C1)의 전압이 예정된 값을 초과할 때 캐피시터(C1)의 전압으로부터 상기 (W1 양단의) 제1신호의 주어진 펄스를 발생시키기 위해 상기 AC 주 전압의 반주기 보다 실질적으로 짧은 간격동안에 상기 캐패시터(C1)에서 방전이 일어나도록 하는 스위칭 수단을 더 구비하는 것을 특징으로 하는 클럭 신호 발생 장치.
  5. 제4항에 있엇, 상시 스위칭 수단은 상기 캐패시터(C1)의 전압이 상기 예정된 값을 초과할 때 SCR(SCR30)을 턴-온시키기 위해 상기 캐패시터(C1)에 결합된 게이트를 가지는 상기 SCR(SCR30)을 구비하는 것을 특징으로 하는 클럭 신호 발생 장치.
  6. 제1항에 있어서, 상기 변압 수단(T1)의 상기 1차 권선(W1)은 단일의 권선 턴을 구비하는 것을 특징으로 하는 클럭 신호 발생 장치.
  7. 제1항에 있어서, (W1 양단의) 제1신호는 상기 변압기 수단(T1)의 상기 2차 권선(W2)에 자기적으로 결합되어 반주기 보다 실질적으로 짧은 듀티 사이클을 가진 비대칭 교류 신호를 발생하며, 상기 클럭 신호 발생 수단은 상기 클럭 신호(P60HZ를 발생시키기 위해 상기 2차 권선(W2)의 신호를 정류하는 정류기(D5)를 구비하는 것을 특징으로 하는 클럭 신호 발생 장치.
  8. 제7항에 있어서, 상기 2차 권선(W2)의 신호(VW2)가 제1극성에 있을 때 상기 2차 권선(W2)의 신호(VW2)로부터 캐패시터(C2)를 충전시키는 정류기(D5)와 결합된 상기 캐패시터(C2)와, 사기 캐패시터(C2)가 상기 정류기에 의해 충전된 후, 상기 캐패시터(C2)의 대응 전압으로부터 발생되는 상기 클럭신호(P60HZ)의 각 펄스가 시간 날짜 측정 회로(20)가 필요로 하는 충분한 지속 기간을 갖는 방전비로, 상기 캐패시터(C2)를 방전하는 수단(R5)을 구비하는 것을 특징으로 하는 클럭 신호 발생 장치.
  9. 제1항에 있어서, 상기 제1신호 발생 수단은 상기 AC 주 전압(AAC)의 주파수보다 실질적으로 높은 주파수의 고주파 신호원과, 상기 AC 주 전압에 응답하여 상기 클럭 신호(P60HZ)를 발생시키기 위해 상기 AC 주 전압에 따라 고주파 신호를 변조하는 변조 수단을 구비하는 것을 특징으로 하는 클럭 신호 발생 장치.
  10. 제9항에 있어서, 상기 고주파 신호원은 고주파 신호를 발생하는 발진기(33)를 구비하며, 상기 변조 수단은 상기 발진기(33)에 접속되어 AC 주 전압(VAC)의 각 주기의 제1부분동안에는 상기 고주파 신호를 발생시키며 AC 주 전압(VAC)의 각 주기의 제2부분동안에는 상기 발진기(33)가 상기 고주파 신호를 발생하는 것을 방지하는 것을 특징으로 하는 클럭 신호 발생 장치.
  11. 제9항에 있어서, 상기 변조 수단이 상기 고주파 신호의 진폭을 변조시킴으로써 (W1 양단의) 제1신호가 상기 AC 주 전압(VAC)의 주파수에 관련된 상기 고주파의 성분 신호를 포함하는 것을 특징으로 하는 클럭 신호 발생 장치.
  12. 제11항에 있어서, 상기 2차 권선(W1)에 자기적으로 결합된 상기 1차 권선(W2)의 신호에 응답하며 상기 성분 신호를 상기 제1신호에서 분리하여 출력 신호(P60HZ)를 발생하는 복조기(40)를 더 구비하는 것을 특징으로 하느 출력 신호 발생 장치.
  13. 제9항에 있어서, 상기 변조 수단은, AC 주 전압(VAC)에 결합된 한쌍의 단자(26c, 26d)와 전류궤환 단자(26b)와 출력 단자(26a)로 구성되어 상기 전류 궤환 단자(26b)와 관련된 정류 공급 전압을 상기 출력 단자(26a)에서 발생하며 상기 한쌍의 단자중 한 단자(26d)와 상기 전류 궤환 단자(26b) 사이에서 반파 정류 전압(VHW)을 발생하며 상기 반파 정류 전압(VHW)의 상기 캐패시터(C1)과 결합되어 상기 AC 주 전압(VAC)의 각각의 주기동안 상기 반파 정류 전압(VHW)으로부터 캐패시터(C1)를 충전하는, 브릿지 정류기(26)를 더 구비하는 것을 특징으로 하는 클럭 신호 발생 장치.
  14. 제13항에 있어서, 제1신호로부터 상기 변압기 수단(T1)에서 유도된 2차 권선(W2)의 신호의 응답하여, 1차 권선(W1)의 신호의 피크 진폭의 엔벨로프에 따라 클럭 신호(P60HZ)를 형성하는 복조기(40)를 구비하는 것을 특징으로 하는 클럭 신호 발생 장치.
  15. 제1항에 있어서, 제1신호 발생 수단은 AC 주 전압(VAC)과 동일한 주파수의 제1신호(VC1)를 발생하는 것을 특징으로 하는 클럭 신호 발생 장치.
KR1019860006211A 1985-07-30 1986-07-29 클럭 신호 발생 장치 KR970009784B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US760,545 1985-07-30
US760545 1985-07-30
US06/760,545 US4672642A (en) 1985-07-30 1985-07-30 Circuit for generating a clock signal at an AC line frequency

Publications (2)

Publication Number Publication Date
KR870001734A KR870001734A (ko) 1987-03-17
KR970009784B1 true KR970009784B1 (ko) 1997-06-18

Family

ID=25059422

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019860006211A KR970009784B1 (ko) 1985-07-30 1986-07-29 클럭 신호 발생 장치

Country Status (3)

Country Link
US (1) US4672642A (ko)
JP (1) JPH071931B2 (ko)
KR (1) KR970009784B1 (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6348035A (ja) * 1986-08-18 1988-02-29 Oki Electric Ind Co Ltd 複流検出装置
US5013980A (en) * 1988-11-01 1991-05-07 Thomson Consumer Electronics, Inc. Voltage regulator in a television apparatus
US4916366A (en) * 1988-11-21 1990-04-10 Thomson Consumer Electronics, Inc. Power supply protection circuit
GB2311878A (en) * 1996-04-01 1997-10-08 Thomson Multimedia Sa VCR Clock correction
US7443276B2 (en) * 2005-08-30 2008-10-28 Netio Networking Technology Electromagnetic coupling galvanic isolated digital output circuit with output feedback
KR101216677B1 (ko) * 2011-04-14 2012-12-28 서영석 Led조명용 ac-dc컨버터의 제어기
AU2015414468B2 (en) * 2015-11-12 2021-06-17 Razer (Asia-Pacific) Pte. Ltd. Watches
US11011986B2 (en) * 2019-08-02 2021-05-18 Advanced Energy Industries, Inc. High energy pulse on a high-voltage-direct-current offset

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3183372A (en) * 1962-06-21 1965-05-11 Ibm Control and synchronizing circuit for a wave generator
US3576467A (en) * 1967-08-31 1971-04-27 Penn Controls High voltage spark generator from low voltage supply
US3639782A (en) * 1970-06-01 1972-02-01 Gen Electric Magnetic slave gating circuit for full wave phase-controlled thyristor circuits
US3862439A (en) * 1973-11-19 1975-01-21 Athena Controls Zero crossover switching circuit
US4068465A (en) * 1975-07-14 1978-01-17 Bernard M. Licata Clock using alternating current cycle counting
US4040247A (en) * 1975-12-02 1977-08-09 Tri-Tech, Inc. Clock drive apparatus
US4052623A (en) * 1976-08-10 1977-10-04 General Electric Company Isolated semiconductor gate control circuit

Also Published As

Publication number Publication date
JPS6337784A (ja) 1988-02-18
JPH071931B2 (ja) 1995-01-11
KR870001734A (ko) 1987-03-17
US4672642A (en) 1987-06-09

Similar Documents

Publication Publication Date Title
US4980611A (en) Overvoltage shutdown circuit for excitation supply for gas discharge tubes
KR940009477B1 (ko) 비디오 디스플레이 장치용 공진 소자 회로
KR970009784B1 (ko) 클럭 신호 발생 장치
KR0136871B1 (ko) 스위치형 전원 장치
KR900008981B1 (ko) 전자 밸러스트장치
JPH11230994A (ja) 交流電流計測装置
US4316127A (en) Process for maintaining an electric oscillation circuit and horizontal deflection device for a cathode-ray tube
KR860009577A (ko) 텔레비젼 표시 시스템
US4680687A (en) Switch-mode power supply having a free-running forward converter
EP0219287B1 (en) Cathode ray tube degaussing circuitry
US4737881A (en) Resonant degaussing apparatus
FI70103B (fi) Avboejningskrets
FI70104C (fi) Reglerad linjeavlaenkningsapparat
EP0282290B1 (en) Resonant degaussing apparatus
JPS63260372A (ja) 電源絶縁形式で制御されるスイツチング電源部を有するテレビジヨン受像機
DE3477441D1 (en) Energy economising circuit
KR870000819A (ko) 텔레비젼용 전원스위치 제어 회로
KR790000815B1 (ko) S c r 편향 회로를 가진 선 절연회로
JPH0223108Y2 (ko)
JPS6120877Y2 (ko)
US4207603A (en) Surge protection of full-wave rectifier by biased ionization tube
US4143306A (en) Horizontal deflection circuit
KR800000845B1 (ko) 음극선관의 선편향회로
JPH01128391A (ja) 高周波加熱装置
JPH0340754A (ja) 電源装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application
J2X1 Appeal (before the patent court)

Free format text: APPEAL AGAINST DECISION TO DECLINE REFUSAL

G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020604

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee